SU1734194A1 - Pulse-train generator - Google Patents

Pulse-train generator Download PDF

Info

Publication number
SU1734194A1
SU1734194A1 SU894768533A SU4768533A SU1734194A1 SU 1734194 A1 SU1734194 A1 SU 1734194A1 SU 894768533 A SU894768533 A SU 894768533A SU 4768533 A SU4768533 A SU 4768533A SU 1734194 A1 SU1734194 A1 SU 1734194A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
bus
series
transistor
current generator
Prior art date
Application number
SU894768533A
Other languages
Russian (ru)
Inventor
Михаил Степанович Козлов
Original Assignee
Всесоюзный научно-исследовательский институт "Электронстандарт"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный научно-исследовательский институт "Электронстандарт" filed Critical Всесоюзный научно-исследовательский институт "Электронстандарт"
Priority to SU894768533A priority Critical patent/SU1734194A1/en
Application granted granted Critical
Publication of SU1734194A1 publication Critical patent/SU1734194A1/en

Links

Abstract

Изобретение относитс  к технике управлени  устройств импульсной техники, в частности к генераторам серий пр моугольных импульсов с регулируемой частотой, и может быть использовано дл  электронных блоков и интегральных схем, Целью изобретени   вл етс  повышение точности формировани  начальной фазы путем исключени  зависимости задержки формировани  серии импульсов от параметров входного напр жени . Генератор серии импульсов содержит четыре транзистора, два генератора тока, врем задающий конденсатор, общую шину, шины питани , симметричный дифференциальный каскад, состо щий из двух транзисторов, двух резисторов и генератора тока.1 ил.The invention relates to a technique for controlling devices of a pulsed technique, in particular, to generators of a series of rectangular pulses with adjustable frequency, and can be used for electronic units and integrated circuits. The aim of the invention is to improve the accuracy of forming the initial phase by eliminating the dependence of the delay in forming a series of pulses input voltage The pulse train generator contains four transistors, two current generators, a time specifying a capacitor, a common bus, a power bus, a symmetrical differential cascade consisting of two transistors, two resistors, and a current generator.

Description

СПSP

СWITH

Изобретение относитс  к управл емым устройствам импульсной техники, в частности к генераторам серий пр моугольных импульсов с регулируемой частотой, и может быть использовано дл  проверки электронных блоков и интегральных схем.The invention relates to controllable devices of pulsed technology, in particular, to generators of a series of rectangular pulses with adjustable frequency, and can be used to test electronic units and integrated circuits.

Цель изобретени  - повышение точности формировани  начальной фазы путем исключени  зависимости задержки формировани  серии импульсов от параметров входного напр жени .The purpose of the invention is to improve the accuracy of the initial phase formation by eliminating the dependence of the delay in the formation of a series of pulses on the input voltage parameters.

На чертеже представлена принципиальна  схема генератора серии импульсов.The drawing shows a schematic diagram of a pulse train generator.

Генератор серии импульсов содержит транзисторы 1-4, генераторы 5 и 6 тока, врем задающий конденсатор 7, общую шину 8, диод 9, резистор 10, шины питани  11 и опорного напр жени  12, входную 13 и .выходную 14 шины, симметричный дифференциальный каскад 15, состо щий из транзисторов 16 и 17, резисторов 19 и 20 и генератора 18 тока, Змиттеры транзисторовThe pulse train generator contains transistors 1-4, current generators 5 and 6, time setting capacitor 7, common bus 8, diode 9, resistor 10, power bus 11 and reference voltage 12, input 13 and bus 14, a symmetrical differential cascade 15, consisting of transistors 16 and 17, resistors 19 and 20, and current generator 18, Zmitters of transistors

1 и 2 соединены с генератором 5 тока и с обкладной врем задающего конденсатора 7, эмиттер транзистора 3 соединен с другой обкладкой конденсатора 7 и с генератором 6 тока, коллекторы транзисторов 2-4 подключены к общей шине 8, коллектор транзистора 1 соединен с базами транзисторов 2 и 4 непосредственно, а через параллельно соединенные диод 9 и резистор 10 - с общей шиной, причем анод диода 9 подключен к общей шине 8.1 and 2 are connected to the current generator 5 and with the charging time of the driving capacitor 7, the emitter of the transistor 3 is connected to another plate of the capacitor 7 and to the current generator 6, the collectors of transistors 2-4 are connected to the common bus 8, the collector of transistor 1 is connected to the bases of transistors 2 and 4 directly, and through parallel-connected diode 9 and a resistor 10 - with a common bus, and the anode of diode 9 is connected to the common bus 8.

Симметричный дифференциальный каскад 15, имеющий в своем составе транзисторы 16 и 17, резисторы 19 и 20, а также генератор 18 тока, соединен общей точкой резисторов 19 и 20 с шиной 11 питани , а своими входами с шиной 12 опорного напр жени  12 и входной шиной 13. Выходы дифференциального каскада 15 соединенные с базами транзисторов 1 и 2.Symmetrical differential cascade 15, which includes transistors 16 and 17, resistors 19 and 20, as well as current generator 18, is connected by a common point of resistors 19 and 20 to the power supply bus 11, and its inputs to the bus 12 of the reference voltage 12 and the input bus 13. The outputs of the differential cascade 15 connected to the bases of transistors 1 and 2.

Устройство работает следующим образом .The device works as follows.

СОWITH

Ь B

чэChe

В исходном состо нии при наличии на входной шине 13 управл ющего напр жени  высокого уровн , т.е. когда оно превышает опорное напр жение шины 12, транзисторы 16, 2 и 3 открыты, а транзисторы 17 и 1 заперты. При этом генерации импульсов нет, так как положительна  обратна  св зь в мультивибраторе с емкостной эмиттерной св зью, состо щей из транзисторов 1 и 3, генераторов 5 и 6 тока, врем задающего конденсатора 7, диода 9 и резистора 10, разорвана.In the initial state, if there is a high level control voltage on the input bus 13, i.e. when it exceeds the reference voltage of the bus 12, transistors 16, 2 and 3 are open, and transistors 17 and 1 are locked. In this case, there is no generation of pulses, since the positive feedback in a multivibrator with a capacitive emitter coupling, consisting of transistors 1 and 3, current generators 5 and 6, the time of the driving capacitor 7, diode 9 and resistor 10, is broken.

Когда исходное напр жение ниже опорного напр жени  на шине 12, транзисторы 16 и 2 заперты, а транзисторы 1 и 3 открыты и схема мультивибратора с емкостной эмиттерной св зью осуществл ет генерацию пр моугольных импульсов.When the initial voltage is lower than the reference voltage on the bus 12, the transistors 16 and 2 are locked, and the transistors 1 and 3 are open and the multivibrator circuit with capacitive emitter coupling generates square-wave pulses.

Введенный дифференциальный каскад и его св зь с транзисторами 12 мультивибратора обеспечивает посто нное негативное условие зар да накопительного генератора при его управлении по шинам входного опорного напр жени .The introduced differential cascade and its connection with the transistors 12 of the multivibrator provide a permanently negative condition for the charge of the storage oscillator when it is controlled by the input reference voltage buses.

Claims (1)

Формула изобретени  Генератор серии импульсов, содержащий два транзистора, эмиттеры которых подключены к первому генератору тока иClaims A pulse train generator comprising two transistors whose emitters are connected to a first current generator and через врем задающий конденсатор к эмиттеру третьего транзистора и к второму генератору тока, коллектор первого транзистора соединен с базами третьего и четвертого транзисторов, коллекторы ко0 торых соединены с коллектором второго транзистора и с общей шиной, к которой через резистор подключен коллектор первого транзистора, шины управл ющего и опорного сигналов, отличающийс  тем,after a time setting the capacitor to the emitter of the third transistor and to the second current generator, the collector of the first transistor is connected to the bases of the third and fourth transistors, the collectors of which are connected to the collector of the second transistor and to the common bus to which the control bus is connected through a resistor and reference signal, characterized in that 5 что, с целью повышени  точности формировани  начальной фазы путем исключени  зависимости задержки формировани  серии импульсов от амплитуды входного напр жени , в него введен симметричный5 that, in order to improve the accuracy of the formation of the initial phase by eliminating the dependence of the delay in the formation of a series of pulses on the amplitude of the input voltage, symmetric 0 дифференциальный каскад, выходы которого соединены с базами первого и второго транзисторов, входы соответственно соединены с шинами входного и опорного напр жений .0 differential cascade, the outputs of which are connected to the bases of the first and second transistors, the inputs, respectively, are connected to the input and reference voltage buses. .8.eight
SU894768533A 1989-12-11 1989-12-11 Pulse-train generator SU1734194A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894768533A SU1734194A1 (en) 1989-12-11 1989-12-11 Pulse-train generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894768533A SU1734194A1 (en) 1989-12-11 1989-12-11 Pulse-train generator

Publications (1)

Publication Number Publication Date
SU1734194A1 true SU1734194A1 (en) 1992-05-15

Family

ID=21484366

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894768533A SU1734194A1 (en) 1989-12-11 1989-12-11 Pulse-train generator

Country Status (1)

Country Link
SU (1) SU1734194A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 519846, кл. Н 03 К 3/66, 1976. *

Similar Documents

Publication Publication Date Title
GB1475101A (en) Method of and apparatus for producing a subnanosecond pulse
SU1734194A1 (en) Pulse-train generator
SU875593A1 (en) Pulse generator
SU1322426A1 (en) Relaxation oscillator
SU1473070A1 (en) Pulse generator
SU490257A1 (en) Multivibrator on lockable thyristors
SU974553A1 (en) Generator
SU1050097A2 (en) Square pulse generator
SU725203A1 (en) Emitter-coupling multivibrator
SU1167703A2 (en) Pulser with multivolt supply voltage
SU1193781A1 (en) Pulser
SU433624A1 (en) BRIDGE PULSE GENERATOR WITH DISCHARGE TRIGGER
SU1157665A1 (en) Controlled pulser
SU790203A1 (en) Delayed pulse shaper
SU1173524A1 (en) Controlled multivibrator
SU790122A1 (en) Multivibrator
SU1758840A1 (en) Pulse former
SU1248032A1 (en) Pulser
SU765987A1 (en) Two-cycle relaxator
SU815869A1 (en) Driven multivibrator
SU1385272A1 (en) Pulse generator
SU1691952A1 (en) Key
SU1160539A1 (en) Multivibrator
SU1647899A1 (en) Voltage-to-frequency converter
SU1192119A1 (en) One-shot multivibrator