SU1691944A1 - Устройство дл формировани @ -уровневой бипол рной последовательности импульсов - Google Patents
Устройство дл формировани @ -уровневой бипол рной последовательности импульсов Download PDFInfo
- Publication number
- SU1691944A1 SU1691944A1 SU884612854A SU4612854A SU1691944A1 SU 1691944 A1 SU1691944 A1 SU 1691944A1 SU 884612854 A SU884612854 A SU 884612854A SU 4612854 A SU4612854 A SU 4612854A SU 1691944 A1 SU1691944 A1 SU 1691944A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- current
- inputs
- combined
- transistors
- input
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в цифровых системах передачи информации с много- ми кодами. Цель изобретени - повышение качества формировани импульсов и уменьшение потребл емой мощности. Устройство содержит трехобмоточный трансформатор, переключатели тока, каждый из которых содержит первый, второй, третий, четвертый и п тый транзисторы и первую и вторую нагрузки . Повышение качества формировани импульсов обеспечиваетс за счет уменьшени разброса амплитуд импульсов противоположной пол рности, так как кажда пара импульсов (+Г и -Г, +2 и -2 и т.д.) формируетс одними и теми же источниками тока переключателей тока, а уменьшение потребл емого тока в моменты поступлени стробирующих импульсов снижает потребл емую мощность при использовании устройства в линейных регенераторах цифровых систем передачи, питающихс дистанционно заданным током. 1 з.п. ф-лы, 2 ил.
Description
Изобретение относитс к импульсной технике и может быть использовано в цифровых системах передачи информации с многоуровневыми кодами.
Цель изобретени - повышение качества формировани импульсов и уменьшение потребл емой мощности.
На фиг. 1 представлена схема устройства дл формировани m-уровневой бипол рной последовательности импульсов; на фиг. 2 - временные диаграммы его работы.
Устройство дл формировани т-уров- невой бипол рной последовательности им- пульсов (при m 5) содержит трансформатор 1 с первой и второй первичными обмотками 2 и 3 и вторичной обмоткой 4, переключатели 5 и 6 тока, первые входы которых объединены и соединены с началом второй первичной обмотки 3 трансформатора 1, концом первой первичной обмотки 2 трансформатора 1 и первым выводом 7 питани , вторые входы переключателей 5 и 6 тока объединены и соединены с вторым выводом 8 питани , третьи входы объединены и подключены к входу 9 стробировани , четвертые входы объединены и подключены к первому входу 1U опорного напр жени , шее -JQ входы объединены и подключены к второму входу 11 опорного напр жени , п тый и седьмой входы переключател 5 тока соединены соответственно с первым 12 и вторым 13 информационными входами, п тый и седьмой входы переключател 6 тока соединены соответственно с третьим 14 и четвертым 15 информационными входами, первые выходы переключателей 5 и 6 тока объединены и соединены с началом первой первичной обмотки 2 трансформатора 1, а
О
ю
-А
ю
вторые выходы объединены и соединены с концом второй первичной обмотки 3 трансформатора 1, начало вторичной обмотки 4 которого соединено с общей шиной 16, а конец - с выходом 17 устройства.
Каждый из переключателей 5 и 6 тока содержит первый 18, второй 19, третий 20, четвертый 21 и п тый 22 транзисторы и первую 23 и вторую 24 нагрузки. При этом эмиттеры первого 18, второго 19 и третьего 20 транзисторов объединены и подключены к коллектору четвертого транзистора 21, эмиттер которого соединен с эмиттером п того транзистора 22 и через первую нагрузку 23 с вторым входом переключател тока, коллектор п того транзистора 22 через вторую нагрузку 24 подключен к коллектору третьего транзистора 20, который соединен с первым входом переключател тока, третий , четвертый, п тый, шестой и седьмой входы которого соединены соответственно с базами четвертого 21, третьего 20, первого 18, п того 22 и второго 19 транзисторов, коллекторы первого 18 и второго 19 транзисторов соединены соответственно с первым и вторым выходами переключател тока.
Трансформатор 1 представл ет собой трехобмоточный трансформатор на лини х передачи, начала обмоток обозначены на фиг. 1 точками. При выполнении переключа- телей 5 и 6 тока на n-p-n-транзисторах, первый 7 и второй 8 выводы питани вл ютс соответственно входами положительного и отрицательного напр жений питани .
Напр жени , подаваемые на первый и второй входы опорного напр жени , завис т от сигналов, подаваемых на информационные входы и вход стробировани .
Так, если информационные сигналы подаютс от микросхем серии 100, то на первый вход 10 опорного напр жени подаетс уровень, промежуточный между логическими уровн ми О и 1.
Устройство работает следующим образом .
В исходном состо нии, когда сигналы на первом 12, втором 13, третьем 14 и четвертом 15 информационных входах и на входе 9 стробировани отсутствуют, открыты п тые транзисторы 22 переключателей 5 и 6 тока опорным напр жением, приложенным к второму входу 11 опорного напр жени . При этом через первые 23 и вторые 24 нагрузки и п тые транзисторы 22 переключателей 5 и 6 тока протекают токи от одного входа питани к другому, Через третьи тран- зисторы 20 токи не протекают, так как четвертые транзисторы 21 закрыты.
При подаче на вход 9 стробировани сигнала (первый импульс на фиг. 2д) четвертые транзисторы 21 переключате , 5 и 6 тока открываютс , а п тые транзисторы 22 закрываютс , и через третьи 20 и четвертые 21 транзисторы и первые нагрузки 23 протекает импульс тока от одного входа питани к другому. В этом случае на выходе 17 устройства (фиг. 2е) выходной импульс не формируетс , так как импульсы тока не протекают через обмотки трансформатора 1.
При поступлении на базу первого транзистора 18 переключател 5 тока импульса с первого информационного входа 12 устройства (фиг. 2а) в момеи; присутстви на входе 9 стробировани сигнала (второй импульс на фиг. 2д) первый транзистор 18 переключател 5 тока открываетс , а третий транзистор 20 закрываетс . При этом через первую первичную обмотку 2 трансформатора 1 протекает импульс тока, который вызывает формирование импульса напр жени единичной амплитуды отрицательной пол рности на выходе 17 устройства (первый импульс на фиг. 2е).
При поступлении одновременно на базы первых транзисторов 18 переключателей
5и 6 тока импульсов с первого и третьего информационных входов 12 и 14 устройства (фиг, 2а, б) в момент присутстви на входе 9 стробировани сигнала (третий импульс на фиг. 2д) открываютс оба первых транзистора 18 переключателей 5 и 6 тока и через первую первичную обмотку 2 трансформатора 1 протекает суммарный импульс тока от переключателей 5 и 6 тока, который вызывает формирование импульса напр жени удвоенной амплитуды отрицательной пол рности на выходе 17 устройства (второй импульс на фиг. 2е).
Аналогично при поступлении одновременно на базы вторых транзисторов 19 переключателей 5 и 6 тока импульсов с второго и четвертого информационных входов 13 и 15 устройства (фиг. 2в, г) в момент присутстви на входе 9 стробировани сигнала (п тый импульс на фиг. 2д) открываютс оба вторых транзистора 19 переключателей 5 и
6тока и через вторую первичную обмотку 3 трансформатора 1 протекает суммарный импульс тока от переключателей 5 и 6 тока, который вызывает формирование импульса напр жени удвоенной амплитуды положительной пол рности на выходе устройства (третий импульс на фиг. 2е).
При поступлении импульса только с второго информационного входа 13 устройства на базу второго транзистора 19 переключател 5 тока в момент присутстви на входе 9 стробировани сигнала (шестой импульс на фиг. 2д) открываетс только второй транзистор 19 переключател 5 тока и через вторую первичную обмотку 3 трансформатора 1 протекает импульс тока только от переключател 5 тока, который вызывает формирование импульса напр жени единичной амплитуды положительной пол рности на выходе 17 устройства (четвертый импульс на фиг. 2е).
Повышение качества формировани т- уровневой бипол рной последовательности импульсов заточаетс в уменьшении разброса амплитуд импульсов противоположной пол рности, а также в одинаковой зависимости амплитуды формируемых импульсов от температуры, так как кажда пара импульсов и +1, +2 и -2 и т.д.) формируетс одними и теми же источниками тока переключателей тока. Уменьшение потребл емого тока от источника питани в моменты прихода стробирующих импульсов приводит к уменьшению потребл емой мощности при использовании устройства в линейных регенераторах цифровых систем передачи информации, питающихс дистанционно заданным током,
Claims (2)
- Формула изобретени 1. Устройство дл формировани т- уровневой бипол рной последовательности импульсов, содержащее трансформатор иГУЧ1-2- переключателей тока, первые входы которых объединены и соединены с началом второй и концом первой первичных обмоток трансформатора и первым выводом питани устройства, вторые входы переключателей тока объединены и соединены с вторыми выводом питани устройства , третьи входы переключателей тока объединены и подключены к входу стробировани устройства, четвертые входы переключателей тока объединены и подключены к входу дл подачи первогоопорного напр жени , п тые входы переключателей тока вл ютс первыми информационными входами устройства, а первые выходы переключателей тока объединены и 5 соединены с началом первой первичной обмотки трансформатора, начало вторичной обмотки которого соединено с общей шиной , а конец вторичной обмотки вл етс выходом устройства, от личающеес 0 тем, что, с целью повышени качества формировани импульсов и уменьшени потребл емой мощности, шестые входы переключателей тока объединены и соединены с входом дл подачи второго опорного 5 напр жени , седьмые входы переключателей тока вл ютс вторыми информационными входами устройства, а вторые выходы t переключателей тока объединены и соеди- i нены с концом второй первичной обмотки0 трансформатора.
- 2. Устройство по п. 1,отличающее- с тем, что переключатель тока состоит из первого, второго, третьего, четвертого и п того транзисторов и первой и второй нагру5 зок, при этом эмиттеры первого, второго и третьего транзисторов объединены и подключены к: коллектору четвертого транзистора , эмиттер которого соединен с эмиттером п того транзистора непосредст0 венно и через первую нагрузку с вторым входом переключател тока, коллектор п того транзистора через вторую нагрузку подключен к коллектору третьего транзистора , соединенному с первым входом пере5 ключател тока, третий, четвертый, п тый, шестой и седьмой входы которого соединены соответственно с базами четвертого, третьего, первого, п того и второго транзисторов , коллекторы первого и второго тран0 зисторов соединены соответственно с первым и вторым выходами переключател тока.фиг.1а ГПпз ПППППППЛ , ,УвыхлЛU.0 „-1 ,72 JO }2+1 ,-1 (риг. 2п-t-лпUt
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884612854A SU1691944A1 (ru) | 1988-12-01 | 1988-12-01 | Устройство дл формировани @ -уровневой бипол рной последовательности импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884612854A SU1691944A1 (ru) | 1988-12-01 | 1988-12-01 | Устройство дл формировани @ -уровневой бипол рной последовательности импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1691944A1 true SU1691944A1 (ru) | 1991-11-15 |
Family
ID=21412684
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884612854A SU1691944A1 (ru) | 1988-12-01 | 1988-12-01 | Устройство дл формировани @ -уровневой бипол рной последовательности импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1691944A1 (ru) |
-
1988
- 1988-12-01 SU SU884612854A patent/SU1691944A1/ru active
Non-Patent Citations (1)
Title |
---|
За вка JP №51-13531, кл. Н 04 В 3/36, 3976. Авторское свидетельство СССР № 1100722, кл. Н 03 К 5/153, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4937468A (en) | Isolation circuit for pulse waveforms | |
US4128793A (en) | Power circuit for variable frequency, variable magnitude power conditioning system | |
SU1691944A1 (ru) | Устройство дл формировани @ -уровневой бипол рной последовательности импульсов | |
US5677642A (en) | Signal generator with supply voltage tolerance | |
US3806792A (en) | Parallel inverter with saturable reactor current control | |
SU773872A1 (ru) | Преобразователь | |
SU1527667A1 (ru) | Устройство возбуждени вращающегос магнитного пол дл доменной пам ти | |
SU1056460A1 (ru) | Транзисторный ключ | |
SU1112523A1 (ru) | Устройство дл управлени мостовым многофазным вентильным преобразователем | |
SU1267554A1 (ru) | Однотактный преобразователь посто нного напр жени | |
SU1734178A1 (ru) | Преобразователь посто нного напр жени в переменное | |
SU1372562A1 (ru) | Преобразователь напр жени | |
RU1775850C (ru) | Устройство дл формировани импульсов | |
SU416887A1 (ru) | ||
SU875554A1 (ru) | Устройство дл управлени тиристорами | |
SU752702A1 (ru) | Транзисторный инвертор | |
SU1319211A1 (ru) | Синхронизирующий преобразователь | |
SU1171920A1 (ru) | Блок управлени преобразовател напр жени | |
SU1471271A1 (ru) | Устройство дл управлени мостовым транзисторным инвертором | |
SU907782A1 (ru) | Формирователь индуктивных импульсов | |
SU1644315A1 (ru) | Устройство дл управлени силовым транзисторным ключом | |
SU1580525A1 (ru) | Двухтактный трансформаторный усилитель мощности | |
SU1034136A1 (ru) | Регулируемый преобразователь напр жени | |
SU1264334A1 (ru) | Ключ переменного тока | |
SU1119159A1 (ru) | Устройство дл управлени инвертором напр жени со ступенчатой формой выходного напр жени |