SU1691794A1 - Устройство дл визуального контрол логических сигналов - Google Patents

Устройство дл визуального контрол логических сигналов Download PDF

Info

Publication number
SU1691794A1
SU1691794A1 SU894662894A SU4662894A SU1691794A1 SU 1691794 A1 SU1691794 A1 SU 1691794A1 SU 894662894 A SU894662894 A SU 894662894A SU 4662894 A SU4662894 A SU 4662894A SU 1691794 A1 SU1691794 A1 SU 1691794A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
input
indicators
channel
Prior art date
Application number
SU894662894A
Other languages
English (en)
Inventor
Елизар Ильич Николаев
Ефим Зиньделевич Храпко
Original Assignee
Предприятие П/Я А-1586
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1586 filed Critical Предприятие П/Я А-1586
Priority to SU894662894A priority Critical patent/SU1691794A1/ru
Application granted granted Critical
Publication of SU1691794A1 publication Critical patent/SU1691794A1/ru

Links

Landscapes

  • Testing Or Calibration Of Command Recording Devices (AREA)

Abstract

Изобретение относитс  к контрольно- измерительной технике и может быть использовано дл  контрол  цифровых устройств, в частности дл  многоканальной параллельной визуальной индикации статических сигналов с возможностью выбора оператором дл  анализа любой группы каналов . Цель изобретени  - повышение производительности и достоверности процесса контрол . Достигаетс  путем введени  в устройство (п-1) каналов, в каждый из которых введены RS-триггеры 4.1, 4.24.п и образовани  новых функциональных св зей. Устройство , кроме того, содержит пороговые блоки 1.1,1.21.2п на основе аналоговых компараторов, блок преобразовани , включающий инверторы 2.1, 2.22.2п с выходами вытекающего тока, блок индикации, включающий единичные индикаторы 3.1, 3.23.2п, переключатели 5,6, одноконтактнь й щуп 7 с выходом 8, входы 9.1, 9.2 9.2п блока индикации, входы 10.1, 10.2 Ю.п устройства, общую шину 11 нулевого потенциала и общую шину 12 питани  устройства . 1 ил. (Л С

Description

Изобретение относитс  к контрольно- измерительной технике и может быть использовано дл  контрол  цифровых устройств, в частности дл  многока нальной параллельной визуальной индикации статических сигналов с возможностью выбора оператором дл  анализа любой группы каналов .
Целью изобретени   вл етс  повышение производительности и достоверности процесса контрол .
На чертеже приведена структурна  схема предлагаемого устройства.
Устройство содержит блок анализа,
включающий пороговые блоки 1.1, 1.2
1.2п на основе аналоговых компараторов, блок преобразовани , включающий инверторы 2.1, 2.22.2п с выходами вытекающего тока, блок индикации, включающий
единичные индикаторы 3.1,3.23.2п, блок
триггеров, включающий триггеры 4.1,4.2
4.п типа RS, переключатели 5, 6, одноконтактный щуп 7 с выходом 8, входы 9.1, 9.2, ..., 9,2п блока индикации, представл ющие собой корпуса единичных индикаторов 3.1, 3.23.2п, входы 10.1,10.2Ю.п устройства , общую шину 11 нулевого потенциала и общую шину 12 питани  устройства с соответствующими св з ми.
Устройство функционирует следующим образом.
После подачи электропитани  оператор посредством переключател  (кнопки) 6 устанавливает триггеры 4.1, 4.2 4.п блока
о ю
4J
чэ
N
триггеров в состо ние, при котором все п входов-выходов приобретают уровень логической 1 (потенциал общей шины 12 питани ). При этом все единичные индикаторы 3.1, 3.2, ..., 3.2п оказываютс  в закрытом осто нии, поскольку инверторы 2.1,2.2,..., 2.2п имеют выходы вытекающего тока, че- ез которые ток может протекать только в управлении от блока преобразовани  к локу триггеров, а потенциал первых входов л ока триггеров (входов-выходов триггеров .1, 4.2, ..., 4.п) преп тствует протеканию ока в указанном направлении. Дл  откры- ани  интересующих оператора каналов он помощью щупа 7 кратковременно касает-   корпуса одного из единичных индикато- юв соответствующих каналов. Выход 8 цупа 7 в исходном состо нии имеет нулевой отенциал, задаваемый переключателем кнопкой) 5. Поэтому при касании корпуса дного из индикаторов канала К (индикаторы 3.2 К-1 и 3.2К) св занный с ними триггер 4.К под вли нием нулевого потенциала щупа 7, который воздействует на вход-выход триггера, переключаетс  в состо ние логи- „ческого О (потенциал общей шины 11) и снимает запирающий потенциал с канала К. При этом в зависимости от уровн  входного сигнала откроетс  один из единичных индикаторов канала К или оба индикатора 3.2К-1 и 3.2К. Если оператору требуетс  отключить какой-либо канал, не затрагива  другие, он задает щупу 7 с помощью переключател  (кнопки) 5 потенциал общей шины 12, который при касании щупом 7 корпуса одного из индикаторов выключаемого канала переключает соответствующий триггер блока 4 в состо ние логической 1 на его входе-выходе , что обеспечивает отключение канала.
Пороговые элементы блока анализа служат дл  опознавани  уровней логического О и логической 1. При поступлении на вход устройства по каналу К уровн  логической 1 пороговый блок 1,2К-1 вырабатывает на выходе уровень логической Г, что достигаетс  путем сравнени  поступающего уровн  с опорным (минимально допустимым ) уровнем логической 1 в аналоговом компараторе, вход щем в состав порогового элемента. При этом второй пороговый блок 1.2К этого канала вырабатывает на выходе уровень логического О, так как посту- пающий уровень выше опорного (максимально допустимого) уровн  логического О в аналоговом компараторе порогового элемента 1.2К. При поступлении на вход уровн  логического О выходные сигналы обоих пороговых элементов проинвертируютс : на выходе блока 1.2 К-1 будет уровень логического О, на выходе блока 1.2К - уровень логической 1. При повреждении или перегрузке контролируемого выхода , а также при обрыве или нахождении контролируемого выхода в третьем состо нии (имеетс  в виду контроль логических элементов с трем  состо ни ми на выходе О, Г и оо). оба пороговых элемента будут
иметь на выходах уровни логического О.
При отсутствии бланкировани  канала К со стороны триггера 4.К блока 4 инверторы 2.2 К-1 и 2.2К блока преобразовани  обеспечивают открывание (зажигание) единичных
индикаторов 3.2 К-1 и 3.2К:
при логической Г на входе открыт индикатор 3.2 К;
при логическом О на входе - индикатор 3.2 К-1;
при промежуточном уровне - оба индикатора 3.2 К-1 и 3.2К.

Claims (1)

  1. Формула изобретени  Устройство дл  визуального контрол  логических сигналов, содержащее канал, состо щий из первого и второго пороговых блоков, первого и второго преобразовате- лей уровн  на инверторах, первого и второго Индикаторов, входы первого и второго пороговых блоков объединены и соединены
    с первым входом устройства, входы первого и второго инверторов соединены с выходами первого и второго пороговых блоков соответственно , а выходы соединены со входами первого и второго индикаторов соответственно , отличающеес  тем,что, с целью повышени  производительности и достоверности процесса контрол , в него введены (п-1) каналов, а в каждый из п каналов введен RS-триггер, выход которого
    соединен с корпусом первого и второго индикаторов , а S-вход объединен с S-входами каждого из N-1 триггеров каналов, первый и второй переключатели, щуп, выход первого переключател  соединен с общей точкой
    объединенных S-входов триггеров, выход источника питани  соединен с первым входом первого переключател , второй вход которого соединен с общей шиной устройства, котора  также соединена с первым входом
    второго переключател , второй вход которого соединен с выходом источника питани , выход второго переключател  соединен со входом щупа, выход которого  вл етс  управл ющим выходом устройства, выходы
    первого и второго индикаторов каждого из N каналов объединены между собой, соединены со своими корпусами и  вл ютс  управл ющим входом устройства.
SU894662894A 1989-01-17 1989-01-17 Устройство дл визуального контрол логических сигналов SU1691794A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894662894A SU1691794A1 (ru) 1989-01-17 1989-01-17 Устройство дл визуального контрол логических сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894662894A SU1691794A1 (ru) 1989-01-17 1989-01-17 Устройство дл визуального контрол логических сигналов

Publications (1)

Publication Number Publication Date
SU1691794A1 true SU1691794A1 (ru) 1991-11-15

Family

ID=21434357

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894662894A SU1691794A1 (ru) 1989-01-17 1989-01-17 Устройство дл визуального контрол логических сигналов

Country Status (1)

Country Link
SU (1) SU1691794A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 651276, кл. G 01 R 31/318, 1976. Авторское свидетельство СССР М 995030, кл. G 01 R 31/318, 1981. *

Similar Documents

Publication Publication Date Title
KR900014903A (ko) 집적회로 테스팅 장치 및 방법
FR2408265A1 (fr) Dispositif de commutation telephonique
KR970019007A (ko) 통신용 필터회로(filter circuit for communication)
SU1691794A1 (ru) Устройство дл визуального контрол логических сигналов
SU773508A1 (ru) Входное устройство цифрового мультиметра
RU2103807C1 (ru) Формирователь группы импульсов
SU1503067A1 (ru) Коммутатор дискретных сигналов
SU666546A1 (ru) Устройство дл допускового контрол параметров
SU1182662A1 (ru) Многоканальный распределитель импульсов
SU705677A1 (ru) Коммутатор
SU1112325A1 (ru) Пробник дл проверки цепей логических устройств
SU1170365A1 (ru) Цифровой измеритель логарифма отношени
SU960775A2 (ru) Многоканальное устройство дл стабилизации посто нного напр жени
SU826559A1 (ru) Устюйство для сопряжения аналоговой и цифровой вычислительной аппаратуры
SU1197125A2 (ru) Устройство предсказани оценки качества в контрольных системах дискретных каналов св зи
SU1619333A1 (ru) Устройство дл индикации
SU1603367A1 (ru) Элемент сортировочной сети
SU677087A1 (ru) Устройство дл сравнени частот двух импульсных последовательностей
SU1012231A1 (ru) Устройство дл ввода информации
SU1653033A2 (ru) Устройство дл автоматического контрол @ гальванически св занных аккумул торов
SU1008894A1 (ru) Формирователь импульсов
RU2003118283A (ru) Автоматизированная контрольно-проверочная аппаратура
SU902119A1 (ru) Образцовый аттенюатор
JPS6474469A (en) Multiplex assembly inspector
SU1202060A1 (ru) Устройство дл автоматического допускового контрол качественных показателей телевизионных каналов