SU1672570A1 - Delta-sigma encoder - Google Patents

Delta-sigma encoder Download PDF

Info

Publication number
SU1672570A1
SU1672570A1 SU894741642A SU4741642A SU1672570A1 SU 1672570 A1 SU1672570 A1 SU 1672570A1 SU 894741642 A SU894741642 A SU 894741642A SU 4741642 A SU4741642 A SU 4741642A SU 1672570 A1 SU1672570 A1 SU 1672570A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
adder
output
switch
subtractor
Prior art date
Application number
SU894741642A
Other languages
Russian (ru)
Inventor
Юрий Борисович Яненко
Игорь Михайлович Малашонок
Арманд Антонович Пундурс
Original Assignee
Рижский политехнический институт им.А.Я.Пельше
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижский политехнический институт им.А.Я.Пельше filed Critical Рижский политехнический институт им.А.Я.Пельше
Priority to SU894741642A priority Critical patent/SU1672570A1/en
Application granted granted Critical
Publication of SU1672570A1 publication Critical patent/SU1672570A1/en

Links

Abstract

Изобретение относитс  к электросв зи и предназначено дл  преобразовани  аналоговых сигналов в цифровую форму. Целью изобретени   вл етс  повышение точности кодера и упрощение его структуры. Дельта-сигма кодер содержит сумматор 1, вычитатель 2, коммутатор 3, T-триггер 4, компаратор 5, счетчик 6 импульсов, цифроаналоговый преобразователь 7, сумматор 8, генератор 9 равномерно распределенного шума, источники 10 и 11 опорного напр жени  соответственно V и 2 V. Цель изобретени  достигаетс  путем введени  в устройство электронного коммутатора, Т-триггера, дополнительного сумматора и генератора равномерно распределенного шума. 2 ил.The invention relates to telecommunications and is intended to convert analog signals to digital form. The aim of the invention is to improve the accuracy of the encoder and simplify its structure. Delta-sigma encoder contains adder 1, subtractor 2, switch 3, T-flip-flop 4, comparator 5, counter 6 pulses, digital-to-analog converter 7, adder 8, generator 9 of uniformly distributed noise, sources 10 and 11 of the reference voltage respectively V and 2 V. The purpose of the invention is achieved by introducing into the device an electronic switch, a T-flip-flop, an additional adder and a generator of uniformly distributed noise. 2 Il.

Description

АBUT

У,Y

JLM I I i I И I I I J-U I I I I I LLJLM I I I I I I I J I U I I I I I LL

Claims (1)

Формула изобретенияClaim Дельта-сигма кодер, содержащий первый сумматор и вычитатель, первые входы которых объединены и являются информационными входами устройства, выход первого источника опорного напряжения подключен к вторым входам первого сумматора и вычитателя, генератор равномерно распределенного шума, цифроаналоговый преобразователь, выход которого подключен к первому входу второго сумматора, выход которого подключен к первому входу коммутатора, и счетчик импульсов, отличающийся тем, что, с целью повышения точности кодера и упрощения структуры, в него введен Т-триггер, второй источник опорного напряжения и коммутатор, выход которого подключен к второму входу компа10 ратора, выход которого подключен к входу сброса счетчика импульсов и входу Т-триггера, выход которого является выходом устройства и подключен к управляющему входу коммутатора, первый и второй информаци15 онные входы которого подключены соответственно к выходам первого сумматора и вычитателя, выходы генератора равномерно распределенного шума и второго источника опорного напряжения подключены 20 соответственно к второму входу второго сумматора и входу опорного напряжения цифроаналогового преобразователя, информационные входы которого подключены к выходам счетчика импульсов, счетный 25 вход которого является тактовым входом устройства.A delta-sigma encoder containing a first adder and a subtractor, the first inputs of which are combined and are information inputs of the device, the output of the first voltage reference source is connected to the second inputs of the first adder and subtractor, a uniformly distributed noise generator, a digital-to-analog converter, the output of which is connected to the first input of the second an adder, the output of which is connected to the first input of the switch, and a pulse counter, characterized in that, in order to improve the accuracy of the encoder and simplify the structure, introduced a T-trigger, a second reference voltage source and a switch, the output of which is connected to the second input of the comparator 10, the output of which is connected to the reset input of the pulse counter and the input of the T-trigger, the output of which is the output of the device and connected to the control input of the switch, the first and second information inputs of which are connected respectively to the outputs of the first adder and subtractor, the outputs of the evenly distributed noise generator and the second reference voltage source are connected 20, respectively, to the second ode second adder and to an input reference voltage digital-analog converter, whose data inputs are connected to outputs of the pulse counter, the counting input 25 which is the clock input of the device.
SU894741642A 1989-09-26 1989-09-26 Delta-sigma encoder SU1672570A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894741642A SU1672570A1 (en) 1989-09-26 1989-09-26 Delta-sigma encoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894741642A SU1672570A1 (en) 1989-09-26 1989-09-26 Delta-sigma encoder

Publications (1)

Publication Number Publication Date
SU1672570A1 true SU1672570A1 (en) 1991-08-23

Family

ID=21471789

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894741642A SU1672570A1 (en) 1989-09-26 1989-09-26 Delta-sigma encoder

Country Status (1)

Country Link
SU (1) SU1672570A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Билинский I/I.Я., Микельсон А.К. Стохастическа цифрова обработка непрерывных сигналов. Рига: Зинатне, 1983, с. 78. Авторское свидетельство СССР по за вке № 4374835, кл. Н 03 Н 02.02.88. Авторское свидетельство CCLP по за вке М 4710762, кл. Н 03 М 26.06.89 3/02, 3/02, *

Similar Documents

Publication Publication Date Title
KR890017891A (en) Delta-sigma modulated analog-to-digital conversion circuit
SU1132805A3 (en) Digital-to-analog converter
EP0601201A4 (en) Waveform a/d converter and d/a converter.
US5243346A (en) Digital-to-analog converting device using decoders and parallel-to-serial converters
ATE30286T1 (en) ANALOG TO DIGITAL CONVERTER.
JPS5793726A (en) A/d converter
SU1672570A1 (en) Delta-sigma encoder
EP0213695A3 (en) Digital noise generator
ATE41084T1 (en) ANALOG TO DIGITAL CONVERTER.
FR2395645A1 (en) DIGITAL ANALOGUE CONVERTERS
JPS57140026A (en) Digital-to-analog converting circuit
JPS6458125A (en) Digital analog converter
SU1587634A1 (en) Analog-digital converter
SU744639A1 (en) Function generator
EP0312192A3 (en) Digital frequency converter
SU1465797A1 (en) Instrument converter of active power
SU1406760A1 (en) Pulse-width modulator
RU2052891C1 (en) Sawtooth voltage generator
SU1598111A1 (en) Multichannel d.c. voltage amplifier
SU1451865A1 (en) Code-to-voltage converter
SU1494201A1 (en) Frequency multiplier
SU842852A1 (en) Function generator
SU577671A1 (en) Voltage-to-number converter
SU1145352A1 (en) Function generator
SU1283804A1 (en) Sine-cosine function generator