SU1662002A1 - Формирователь бипол рных импульсов - Google Patents
Формирователь бипол рных импульсов Download PDFInfo
- Publication number
- SU1662002A1 SU1662002A1 SU894754974A SU4754974A SU1662002A1 SU 1662002 A1 SU1662002 A1 SU 1662002A1 SU 894754974 A SU894754974 A SU 894754974A SU 4754974 A SU4754974 A SU 4754974A SU 1662002 A1 SU1662002 A1 SU 1662002A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- combined
- inputs
- terminals
- rectifier
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
- Dc Digital Transmission (AREA)
- Arrangements For Transmission Of Measured Signals (AREA)
Abstract
Изобретение относитс к импульсной технике и может использоватьс в системах электросв зи дл передачи информации трехуровневым бипол рным кодом. При по влении уровней логической "1" одновременно на двух информационных входах 13 и 14 формировател результирующее напр жение на информационном входе бипол рного усилител 11 мощности близко к нулевому (относительно выхода 19), т. е. формирователь не чувствителен к нарушени м чередовани входных информационных сигналов, что расшир ет область его применени . Формирователь содержит коммутаторы 1, 2, ключи 3 - 6, трансформаторы 7, 8 и двухполупериодные выпр мители 9, 10, выполненные на диодах 21 - 26, конденсаторах 27, 28 и резисторах 29. 1 з.п. ф-лы, 1 ил.
Description
Ё
ON О Ю О
О
ю
нулевому (относительно выхода 19), т.е. формирователь не чувствителен к-нарушени м чередовани входных информационных сигналов, что расшир ет область его применени . Формирователь содержит
Изобретение относитс к импульсной технике и может использоватьс в системах электросв зи дл передачи трехуровневых бипол рных сигналов,
Целью изобретени вл етс расширение области применени формировател за счет нечувствительности к нарушени м чередовани входных информационных сигналов .
На чертеже представлена функциональна схема формировател .
Формирователь содержит первый 1 и второй 2 коммутаторы, первый 3 - четвертый 6 ключи, первый 7 и второй 8 трансформаторы , первый 9 и второй 10 двухполупериодные выпр мители, бипол рный усилитель 11 мощности, ограничительный элемент (резистор ) 12, первый 13 и второй 14 информационные входы, входы 15 и 16 накачки, шину 17 источника питани , шину 18 нулевого потенциалов, первый 19 и второй 20 выходы .
Двухполупериодный выпр митель содержит первый 21, четвертый 22, п тый 23, второй 24, третий 25 yi шестой 26 диоды, первый 27 и второй 28 конденсаторы И резистор 29,
Формирователь работает следующим образом.
После включени питани поступают высокочастотные импульсы накачки на входы 15 и 16 и импульсы на информационные входы 13 и 14. Соответственно открываютс ключи 3, 4 или 5, 6 и промодулированный частотой накачки информационный сигнал через трансформаторы 7 и 8 поступает на входы выпр мителей 9 или 10.
Выпр митель 9 представл ет собой двухполупериодную схему, котора имеет два независимых выхода положительного напр жени - относительно одного выхода отрицательного и Осуществл ет формирование положительного напр жени на управл ющем входе (питани ) усилител 11 мощности и положительного напр жени на информационном входе этого усилител . Конденсатор 28 имеет большую емкость дл сохранени величины напр жени питани усилител 11. Конденсатор 27 имеет небольшую емкость и служит дл сглаживани выпр мленных импульсов с выхода
коммутаторы 1,2, ключи 3 6, трансформаторы 7, 8 и двухполупериодные выпр мители 9, 10, выполненные на диодах 21-26, конденсаторах 27, 28 и резисторах 29. 1 з.п. ф-лы, 1 ил.
трансформатора 7 дл подачи напр жени на информационный вход усилител 11.
Аналогичным образом работает выпр митель 10, который формирует напр жение
отрицательной пол рности на управл ющем входе (питани ) и напр жение отрицательной пол рности на информационном входе усилител 11.
Номиналы конденсаторов 28 выпр 0 мителей 9 и 10 выбираютс так, чтобы обеспечить присутствие напр жени на управл ющих входах усилител 11 при следовании серии выходных импульсов одной пол рности, когда подпитываетс только
5 один конденсатор 28 (в выпр мителе 9 - при информационных импульсах только на входе 13 и в выпр мителе 10,- при информационных импульсах только на входе 14). Практически во всех системах кодировани
0 количество импульсов одной пол рности, непрерывно следующих друг за другом, ограничено , а среднее число импульсов обеих пол рностей за врем передачи сообщени приблизительно одинаково. Поэтому в про5 цессе работы формировател непрерывно поддерживаетс двупол рное относительно выхода 19 питание усилител 11.
При по влении логической единицы на информационном входе 13 по вл етс по0 ложительное напр жение (относительно выхода 19) на третьем выходе выпр мител 9, и усилитель 11 формирует импульс положительной пол рности (относительно выхода 19) на выходе 20. За перепадом логического
5 уровн на входе 13 из единицы в ноль напр жение на информационном входе усилител 11 уменьшитс до нул относительно выхода 19 и на выходе 20 установитс также нулевое напр жение.
0Если уровень логической единицы по витс на входе 14, аналогичным образом сформировано напр жение отрицательной пол рности относительно выхода 19 на третьем выходе выпр мител 10 и на выходе
5 20 формировател .
С помощью резистора 12 осуществл етс прив зка входа усилител 11 к выходу 19, поэтому при отсутствии уровней логических единиц на информационных входах 13 и 14
0 формировател напр жение между выходами 19 и 20 близкож нулю.
Изобретение позвол ет расширить об ласть применени формировател за счет устойчивости к нарушени м чередовани входных информационных сигналов. При по влении уровней логической единицы од- повременно на обоих информационных входах 13 и 14 результирующее напр жение на информационном входе усилител 11 близко к нулю (относительно выхода 19).
Устройство сохран ет достоинства из- вестного формировател по быстродействию и точности, так как зар д и разр д емкости нагрузки (линии св зи) осуществл етс усилителем 11с низким выходным сопротивлением .
Claims (2)
- Формула изобретени 1. Формирователь бипол рных импульсов , содержащий первый и второй коммутаторы , управл ющие входы которых вл ютс соответственно первым и вторым информационными входами формировател , первые информационные входы первого и второго коммутаторов объединены и вл ютс первым входом накачки формиро- вател , вторые информационные входы первого и второго коммутаторов объединены и вл ютс вторым входом накачки формировател , первый и второй выходы первого коммутатора соединены с управл - ющими входами соответственно первого и второго ключей, выходы которых соединены с соответствующими крайними выводами первичной обмотки первого трансформатора , выводы вторичной обмотки которого со- единены с соответствующими входами первого выпр мител , первый и второй выходы второго коммутатора соединены с управл ющими входами соответственно третьего и четвертого ключей, выходы кото- рых соединены с соответствующими крайними выводами первичной обмотки второго трансформатора, выводы вторичной обмотки которого соединены с соответствующимивходами второго выпр мител , информационные входы первого - четвертого ключей объединены и подключены к шине источника питани , средние выводы первичных обмоток первого и второго трансформаторов объединены и подключены к шине нулевого потенциала, отличающийс тем, что, с целью расширени области применени формировател за счет нечувствительности к нарушени м чередовани входных информационных сигналов, в него введены ограничительный элемент и бипол рный усилитель мощности, первый вывод ограничительного элемента объединен с первыми выходами первого и второго выпр мителей и вл етс первым выходом формировател , второй вывод ограничительного элемента объединен с вторыми выходами первого и второго выпр мителей и подключен к информационному входу бипол рного усилител мощности, третьи выходы первого и второго выпр мителей соединены соответственно с первым и вторым управл ющими входами бипол рного усилител мощности, выход которого вл етс вторым выходом формировател .
- 2. Формирователь по п.1, отличающийс тем, что .выпр митель содержит диоды, конденсаторы и резистор, первые выводы первого - третьего и четвертого - шестого диодов объединены соответственно и вл ютс входами выпр мител , вторые выводы третьего и шестого диодов объединены с первыми выводами первого и второго конденсаторов и вл ютс первым выходом выпр мител , вторые выводы второго, п того диодов и первого конденсатора объединены и подключены к первому выводу резистора, второй вывод которого вл етс вторым выходом выпр мител , вторые выводы первого, четвертого диодов и второго конденсатора объединены и вл ютс третьим выходом выпр мител .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894754974A SU1662002A1 (ru) | 1989-10-30 | 1989-10-30 | Формирователь бипол рных импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894754974A SU1662002A1 (ru) | 1989-10-30 | 1989-10-30 | Формирователь бипол рных импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1662002A1 true SU1662002A1 (ru) | 1991-07-07 |
Family
ID=21477451
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894754974A SU1662002A1 (ru) | 1989-10-30 | 1989-10-30 | Формирователь бипол рных импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1662002A1 (ru) |
-
1989
- 1989-10-30 SU SU894754974A patent/SU1662002A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР N 1290534, кл. Н 03 М 5/18, 1984. Авторское свидетельство СССР № 1488964,кл. Н 03 М 5/18, 1987. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3080534A (en) | Bridge-type transistor converter | |
US3390320A (en) | Transistor inverter for synchronized operation with a like paralleled inverter | |
EP0100331B1 (en) | Apparatus for securely interrupting the electric power supply from a low-frequency or direct voltage source to a load | |
US4301499A (en) | Inverter circuit with current equalization | |
SU1662002A1 (ru) | Формирователь бипол рных импульсов | |
US3768000A (en) | Stepped sinusoidal-like waveform generating inverter circuit | |
EP0872030A2 (en) | Two-way data communicating method and system | |
US4019114A (en) | Circuit arrangement for the ungrounded transmission of signals through testing points in communication facilities | |
CA1256941A (en) | High efficiency ringing generator | |
US4689605A (en) | Powering device for transmitters and receivers of a signal transmission system | |
EP0183406A1 (en) | Fail-safe output switching circuit | |
US3426283A (en) | Quadrature signal suppression circuit | |
SU1406746A1 (ru) | Формирователь логического сигнала | |
GB935235A (en) | Improvements in or relating to self-generating inverters having controlled semi-conductor rectifiers | |
US3673435A (en) | Electronic relay | |
SU613466A1 (ru) | Последовательный инвертор с обратной св зью по напр жению | |
SU1417199A1 (ru) | Устройство передачи цифровой информации по двухпроводной питающей линии переменного тока | |
SU1758891A1 (ru) | Устройство дл передачи дискретной информации | |
RU2145463C1 (ru) | Устройство для соединения трактов передачи информации | |
SU989705A1 (ru) | Устройство дл управлени двухоперационным тиристором | |
SU1152061A1 (ru) | Устройство дл защиты от утечки тока на землю в электрической сети | |
SU738049A1 (ru) | Устройство дл резервного электроснабжени нагрузки | |
SU1755374A1 (ru) | Формирователь бипол рных кодов | |
SU739616A1 (ru) | Устройство дл дистанционного управлени | |
SU1019649A1 (ru) | Устройство передачи сигналов по проводам электрической сети |