SU1661986A1 - Многоканальный коммутатор - Google Patents

Многоканальный коммутатор Download PDF

Info

Publication number
SU1661986A1
SU1661986A1 SU894736995A SU4736995A SU1661986A1 SU 1661986 A1 SU1661986 A1 SU 1661986A1 SU 894736995 A SU894736995 A SU 894736995A SU 4736995 A SU4736995 A SU 4736995A SU 1661986 A1 SU1661986 A1 SU 1661986A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
flip
timer
Prior art date
Application number
SU894736995A
Other languages
English (en)
Inventor
Николай Авенирович Алексашкин
Владимир Петрович Гузь
Original Assignee
Войсковая Часть 32103
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 32103 filed Critical Войсковая Часть 32103
Priority to SU894736995A priority Critical patent/SU1661986A1/ru
Application granted granted Critical
Publication of SU1661986A1 publication Critical patent/SU1661986A1/ru

Links

Landscapes

  • Selective Calling Equipment (AREA)

Abstract

Изобретение относитс  к радиоэлектронике, в частности к электронной коммутационной технике. Цель изобретени  - упрощение конструкции и повышение надежности за счет устранени  возможности возникновени  неоднозначности в работе коммутатора. Многоканальный коммутатор содержит блок 1 формировани  адреса канала, таймер 2, распределитель 3 импульсов, блок 4 управлени , ключевой элемент 5, источник тока 6, информационную магистраль 7, шины 8 питани , а также в каждом канале 11.1 - 11.N D-триггер 14, первый и второй ключевые элементы 12 и 13 и источник 15 информации. Выход таймера 2 подключен к синхронизирующим входам D-триггеров 14 каналов 11.1 - 11.N, а один из входов - к выходу генератора 10 тактовых импульсов. Таймер 2 содержит регистры по числу каналов и в соответствии с кодами, записаными в них, осуществл ет задержку поступлени  очередного тактового импульса генератора 10 на синхронизирующие входы D-триггеров 14. Благодар  этому может измен тьс  длительность опроса источников 15 информации. 1 з.п. ф-лы, 3 ил.

Description

Изобретение относитс  к радиоэлектронике , в частности к электронной коммутационной технике, и может быть использовано в автоматических системах сбора информации.
Цель изобретени  - упрощение устройства и повышение надежности за счет устранени  возможности возникновени  неоднозначности в работе.
На фиг.1-3 представлены функциональные схемы многоканального коммутатора, таймера и блока формировани  адреса каналов соответственно.
Многоканальный коммутатор (фиг.1) содержит блок 1 формировани  адреса канала , таймер 2, распределитель 3 импульсов, блок 4 управлени , ключевой элемент 5, источник 6 тока, информационную шину 7, шину 8 питани , общую шину 9, генератор 10 тактовых импульсов, выход которого соединен с входом блока 4 управлени , выход которого подключен через ключевой элемент 5 и источник 6 тока к шине 8 питани , соединенной в каждом канале 11.1,...,11. N с первым входом первого ключевого элемента 12, второй вход которого подключен к первому входу второго ключевого элемента 13 и выходу D-триггера 14, а выход соединен с первым входом источника 15 информации, второй вход которого подключен к общей шине 9, а выход соединен с вторым входом второго ключевого элемента 13, выход которого подключен к информационной шине 7, причем вход сброса D-триггера 14 первого канала 11.1 соединен с входами сброса Dтриггера 14 остальных каналов 11.211.N
и первым выходом 16 блока 1 формировани  адреса канала, вход которого соединен с входом 17 адреса устройства, при этом выход 18 таймера подключен к синхровходам D-триггеров 14 каналов 11.1-11.N и к входу распределител  3 импульсов, выход которого соединен с информационным входом D- триггера 14 первого канала 11.1 и первым входом 19 таймера 2, группа вторых входов 20.1-20.N которого подключена соответственно к группе вторых выходов 21.1-21.N блока 1 формировани  адреса канала, группа третьих входов 22.1-22 N соответственно к выходам D-трйггеров 14 каждого канала 11.1-11.N, выход D-триггера 14 которых , за исключением D-триггера 14 последнего канала 11.N. св зан с информационным входом D-триггера 14 последующего канала 11.2-11.N, четвертый вход 23 таймера 2 соединен с выходом генератора 10 тактовых импульсов, п тый вход 24 - с первым выходом 16 блока 1 формировани  адреса канала, а шестой вход 25 - с информационным входом 26 устройства
Таймер 2 (фиг.2) содержит группу элементов ИЛИ 27.1-27 Р и D-триггеров 28.1- 28.L дешифратор 29, первый 30 и второй 31 элементы ИЛИ, элемент И 32, элемент 33
задержки, триггер 34 режима, а также группы регистров 35.1-35.N, элементов 36.1- 36.N задержки, элементов И 37.1-37.N и ждущих мультивибраторов 38.1-38.N, входы которых соединены с соответствующими
0 третьими входами 22.1-22.N таймера 2, а выходы - с первыми выходами соответствующих элементов И 37.1-37,N, вторые входы которых подключены к выходам соответствующих регистров 35.1-35.N, а одноимен5 ные разр ды выходов элементов И 37.1-37.N соединены с входами соответствующих элементов ИЛИ 27,1-27.Р, выходы которых подключены к входу дешифратора 29 в соответствии с номерами разр дов на
0 входах элементов ИЛИ 27.1-27.Р, при этом вторые входы 20.1-20.N таймера 2 соединены с соответствующими входами сброса регистров 35.1-35.N и через элементы 36.1-36.N задержки с входами записи реги5 строе 35.1-35.N, информационные входы которых соединены между собой и с шестым входом 25 таймера 2, четвертый вход 23 которого соединен с первым входом элемента И 32 и синхровходами D-триггеров
0 28.1-28.L, выходы D-триггеров 28.1-28.L- 1 соединены с информационными входами последующих D-триггеров 28.2-28.L, входы сброса D-триггеров 28.1-28.L-1, соединены между собой, с п тым входом 24 таймера 2
5 и с входом установки триггера 34 режима, вход сброса которого соединен с первым входом 19 таймера 2, а выход - с вторым входом элемента И 32, выход которого соединен с входом первого элемента ИЛИ 30,
0 выход которого подключен к выходу 18 таймера 2, а второй вход соединен с выходом последнего D-триггера 28.L и через элемент 33 задержки с первым входом второго элемента ИЛИ 31, выход которого соединен с
5 входом сброса последнего D-триггера 28.L, а второй вход - с п тым входом 24 таймера 2. При этом выходы дешифратора 29 в пор дке убывани  номеров подключены к входам установки D-триггеров 28.1-28.L-1 так,
0 что старший выход дешифратора 29 подключен к входу установки первого D-триггера 28.1, а младший - к входу установки предпоследнего D-триггера 28.L-1..
Блок 1 формировани  адреса канала
5 (фиг.З) устройства содержит группу ждущих мультивибраторов 39.1-39.N, выход первого из которых соединен с первым выходом 16 блока 1 формировани  адреса канала, а выходы остальных подключены соответственно к группе вторых выходов 21.1-21.N
блока 1 формировани  адреса канала, входы ждущих мультивибраторов 39..NM соединены соответственно с выходами дешифратора 40, вход которого подключен к входу блока 1.
Многоканальный коммутатор работает следующим образом.
Началу опроса должно предшествовать введение в дешифратор 40 (фиг.З) кодовой комбинации Начало работы. При этом на входе первого ждущего мультивибратора 39.1 формируетс  высокий уровень напр жени , который по вл етс  на выходе 16, устанавливает в исходное состо ние D- триггеры 14, D-триггеры 28.1-28.L и триггер 34 режима. На пр мых выходах D-триггеров устанавливаетс  низкий уровень напр жени , на выходе триггера 34 режима - высокий . При этом ключевые элементы 12 и 13 оказываютс  запертыми, и источники 15 ин- фо рмации отключены от информационной шины 7. Длительности опроса источников информации в исходном режиме определ ютс  периодом тактовой частоты генератора 10 тактовых импульсов и равны tn. Пусть необходимо увеличить длительность опроса источника информации 15 на K-tn, где К - число, вводимое по информационному входу 26 устройства в соответствующий регистр 35.1-35.N таймера 2. На вход дешифратора 40 блока 1 формировани  адреса канала подаетс  код номера канала, длительность опроса которого нужно изменить . При этом соответствующий ждущий мультивибратор 39.2-39.N+1 формирует импульс , поступающий йа соответствующий второй вход 20.1-20.N таймера 2. Передний фронт импульса обнул ет соответствующий регистр 35.1-35.N, а через врем  задержки Г3, определ емое соответствующим элементом 36,1-36.N задержки, обеспечивает запись параллельного кода числа К в выбранный регистр.
Генератор 10 тактовых импульсов формирует последовательность тактовых импульсов с периодом повторени  Т. Сигналы тактовой частоты через элемент И 32. на втором входе которого высокий уровень напр жени , и первый элемент ИЛИ 30 посту- пают на синхронизирующие входы D-триггеров 14 и распределитель 3, представл ющий собой счетчик и выдел ющий из последовательности входных импульсов каждый N-й импульс, где N - число источников информации.
Сигнал, по вившийс  на выходе распределител  3 импульсов, поступает на информационный вход D-триггера 14 первого канала 11.1, на синхронизирующем входе
которого в этот момент присутствует сигнал с выхода 18 таймера 2 D-триггер 14 первого канала 11.1 переключаетс , на его выходе устанавливаетс  высокий уровень напр же- ни , который открывает ключевые элементы 12 и 13 этого канала. В результате источник 15 информации первого канала 11.1 подключаетс  к шине 8 питани  и информационной шине 7. При этом ключевые элементы
0 12 и 13 остальных каналов заперты, и опрос других источников 15 информации не производитс .
Передний фронт сигнала на выходе D- триггера 14 вызывает срабатывание соот5 ветствующего ждущего мультивибратора 38.1-38.N, который формирует импульс, открывающий соответствующий элемент И 37.1-37.N. Так как i-й разр д входа дешифратора 29 соединен с выходом элемента
0 ИЛИ 27.i, объедин ющего 1-е разр ды выходов вторых элементов И 37.1-37.Р, параллельный код числа К, записанного в регистре 35.1 первого канала 11.1, через элемент И 37.1 и элемент ИЛИ 27.1-27.Р
5 поступает на вход дешифратора 29. В соответствии со значением числа К, записанным в регистре 35.1-35.N опрашиваемого канала , на определенном выходе дешифратора 29 формируетс  импульс, длительность ко0 торого зависит от параметров соответствующего ждущего мультивибратора 38.1-38.N. Этот импульс передним фронтом устанавливает в единичное состо ние соответствующий D-триггер 28.1-28 L. Число D5 триггеров 28.1-28.L определ етс  количеством выходных разр дов дешифратора 29 и не больше L 2 (так как в зависимости от величины К могут быть задействованы все или не все выходные раз0 р ды дешифратора 29). При этом старший разр д дешифратора 29, соответствующий Ктах, соединен с первым D-триггером 28.1, а младший (соответствующий ) - с предпоследним D-триггером 28.L-1. Так как в
5 этот момент триггер 34 режима сигналом с выхода распределител  3 импульсов установлен в нулевое состо ние, следующий импульс тактовой частоты генератора 10 тактовых импульсов не поступает через эле0 менты И 32 и ИЛИ 30 на выход 18 таймера 2, а переключает соответствующий D-триггер 28.1-28.L, наход щийс  в единичном положении . Следующий тактовый импульс вызывает переключение следующего D5 триггера 28.1-28.L. Процесс переключени  этих триггеров повтор етс  до тех пор. пока не переключитс  последний D-григгер 28.L, выход которого через элемент ИЛИ 30 св зан с выходом 18 таймера 2. Сигнал на выходе 18 таймера 2 своим передним фронтом
переключает D-триггеры 14 каналов, и начи-. наетс  опрос источника 15 информации следующего канала.
Значение числа К, записанного в регистр 35.1-35.N соответствующего канала, определ ет выбор D-триггера 28.1-28,L, местоположение которого в цепочке задает длительность опроса источника 15 информации данного канала 11.1-11.N.
Элемент 33 задержки, выход которого через элемент ИЛИ 31 соединен с входом сброса последнего D-триггера 28.L, обеспечивает его принудительную установку в нулевое состо ние через врем  г31 и формирование выходного импульса последнего D-триггера 28,L Принципиальна  необходимость элемента 33 задержки обусловлена следующим. Пусть в два или несколько последовательных регистров 35.1-35.N записано значение К 0. С началом опроса первого канала, дл  которого К 0, переключаетс  в единичное положение предпоследний D-триггер 28.L- 1. Следующий тактовый импульс переключает последний D-триггер 28.L, на выходе которого по вл етс  единичный сигнал, который передним фронтом переключает D- триггер 14. Начинаетс  опрос следующего канала, дл  которого К 0. Предпоследний D-триггер 28.L-1 вновь переключаетс  в единичное состо ние, а следующий тактовый импульс подтверждает нахождение последнего D-триггера 28.L в единичном состо нии. Так как формирование нового переднего фронта сигнала на его выходе не происходит, следующего переключени  D- триггера 14 не произойдет.
Последовательность тактовых импульсов , вырабатываема  генератором 10 тактовых импульсов, поступает также на блок 4 управлени , формирующий последовательность импульсов, длительностью t и периодом повторени  Т, которые поступают через ключевой элемент 5 на источник 6 тока, который включает питание каналов 11.1-11.N только на врем  их опроса т.п. В паузе T-tn источник 6 тока отключен от всех каналов.
Число К можно записывать во врем  работы коммутатора в регистры 35.1-35.N любых каналов, в том числе и в те, где ранее было записано иное значение числа К.
После того, как будет опрошен источник 15 информации последнего канала 11.N, распределитель 3 импульсов формирует новый импульс запуска дл  D-тригтера 14 первого канала 11.1, и процесс сбора информации повтор етс .

Claims (2)

1.Многоканальный коммутатор, содержащий блок формировани  адреса канала, таймер, распределитель импульсов, блок
управлени , ключевой элемент, источник тока , информационную шину, шину питани  и общую шину, а также генератор тактовых импульсов, выход которого соединен с входом блока управлени , выход которого под0 ключей через ключевой элемент и источник тока к шине питани , соединенной в каждом канале с первым входом первого ключевого элемента, второй вход которого подключен к первому входу второго ключевого элемен5 та и выходу D-триггера, а выход соединен с первым входом источника информации, второй вход которого подключен к общей шине, а выход соединен с вторым входом второго ключевого элемента, выход которого под0 ключей к информационной шине, причем вход сброса D-триггера соединен с входами сброса D-триггеров остальных каналов и первым выходом блока формировани  адреса канала, вход которого соединен с входом
5 адреса устройства, отличающийс  тем, что, с целью упрощени  устройства и повышени  надежности за счет устранени  неоднозначности в его работе, выход таймера подключен к синхронизирующим входам D0 триггеров каналов и входу распределител  импульсов, выход которого соединен с информационным входом D-триггера первого канала и первым входом таймера, группа вторых входов которого подключена соот5 ветственно к группе вторых выходов блока формировани  адреса канала, группа третьих входов - соответственно к выходам D- триггеров каждого канала, причем выход D-триггера, за исключением D-триггера по0 следнего канала, св зан с информационным входом D-триггера последующего канала, четвертый вход таймера соединен с выходом генератора тактовых импульсов, п тый - с первым выходом блока формировани 
5 адреса канала, а шестой - с информационным входом устройства.
2.Коммутатор по п.1, о т л и ч а ю щ и й- с   тем, что таймер содержит группы элементов ИЛИ и D-триггеров, дешифратор,
0 первый и второй элементы ИЛИ, элемент И, элемент задержки, триггер режима, а также группы регистров, элементов задерх ки, элементов И и ждущих мультивибраторов, входы которых соединены соответственное
5 третьими входами таймера, а выходы - с первыми входами элементов И, вторые входы которых подключены к выходам соответствующих регистров, а одноименные разр ды выходов элементов И соединены с входами соответствующих элементов ИЛИ,
выходы которых подключены к входу дешифратора в соответствии с номерами разр дов на входах элементов ИЛИ, при этом вторые входы таймера соединены с соответствующими входами сброса регистров и через элементы задержки с входами записи регистров, информационные входы которых соединены между собой и с шестым входом таймера, четвертый вход которого соединен с первым входом элемента И и синхровхо- дами D-триггеров, выходы которых соедине- ны с информационными входами последующих D-триггеров, за исключением последнего, а их входы сброса, за исключением последнего, соединены между собой, с п тым входом таймера и входом установки триггера режима, вход сброса которого сое0
5
динен с первым входом таймера, а выход - с вторым входом элемента И, выход которого соединен с входом первого элемента ИЛИ, выход которого подключен к выходу таймера, а второй вход соединен с выходом последнего D-триггера и через элемент задержки подключен к первому входу второго элемента ИЛИ, выход которого соединен с входом сброса последнего D-триггера, а второй вход - с п тым входом таймера, при этом разр ды выхода дешифратора в пор дке убывани  номеров подключены к входам установки D-триггеров, кроме последнего, так что старший разр д выхода подключен к входу установки первого D-триггера. а младший - к входу установки предпоследнего D-триггера.
HI 21.2
ААЈ/:
ш7| Гш| Гш|
t J I I -hi
L.
7
i
/7 фМ.З
SU894736995A 1989-08-07 1989-08-07 Многоканальный коммутатор SU1661986A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894736995A SU1661986A1 (ru) 1989-08-07 1989-08-07 Многоканальный коммутатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894736995A SU1661986A1 (ru) 1989-08-07 1989-08-07 Многоканальный коммутатор

Publications (1)

Publication Number Publication Date
SU1661986A1 true SU1661986A1 (ru) 1991-07-07

Family

ID=21469569

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894736995A SU1661986A1 (ru) 1989-08-07 1989-08-07 Многоканальный коммутатор

Country Status (1)

Country Link
SU (1) SU1661986A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1051713. кл.Н 03 К 17/56. 1982. Авторское свидетельство СССР № 1541764. кл. Н 03 К 17/00.1988. *

Similar Documents

Publication Publication Date Title
SU1661986A1 (ru) Многоканальный коммутатор
RU2019907C1 (ru) Программируемый генератор импульсов
SU1443159A1 (ru) Многоканальный коммутатор
SU1195430A2 (ru) Устройство дл формировани временных интервалов
SU1185582A1 (ru) Генератор псевдослучайных чисел
RU1780182C (ru) Многоканальный коммутатор
SU1524037A1 (ru) Устройство дл формировани синхроимпульсов
SU1555858A1 (ru) Управл емый делитель частоты
SU1381529A1 (ru) Устройство управлени обменом по магистрали
SU1203499A1 (ru) Управл емый формирователь импульсных последовательностей
SU1190492A1 (ru) Формирователь импульсов
SU892675A1 (ru) Генератор тактовых импульсов
RU1791806C (ru) Генератор синхросигналов
SU1285569A1 (ru) Устройство дл формировани случайных интервалов времени
SU1034159A1 (ru) Устройство дл формировани импульсных последовательностей
SU1753922A1 (ru) Многоканальный управляемый генератор прямоугольных импульсов
SU785891A1 (ru) Имитатор радиосигналов
SU1636993A1 (ru) Генератор псевдослучайных последовательностей
SU1283952A1 (ru) Формирователь импульсов
SU980258A1 (ru) Устройство дл формировани импульсных последовательностей
SU739586A1 (ru) Устройство дл отображени информации на экране элт
SU1077046A1 (ru) Устройство дл задержки импульсов
RU1809527C (ru) Многоканальный распределитель импульсов
SU1636994A1 (ru) Устройство дл генерации полумарковских процессов
SU1300470A1 (ru) Микропрограммное устройство управлени