SU1504792A1 - Цифровой фильтр - Google Patents
Цифровой фильтр Download PDFInfo
- Publication number
- SU1504792A1 SU1504792A1 SU884369002A SU4369002A SU1504792A1 SU 1504792 A1 SU1504792 A1 SU 1504792A1 SU 884369002 A SU884369002 A SU 884369002A SU 4369002 A SU4369002 A SU 4369002A SU 1504792 A1 SU1504792 A1 SU 1504792A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- adder
- output
- filter
- useful signal
- Prior art date
Links
Landscapes
- Filters That Use Time-Delay Elements (AREA)
Abstract
Изобретение относитс к радиотехнике. Цель изобретени - повышение точности фильтрации. Цифровой фильтр содержит блоки задержки 1 и 2, умножители 3-5, сумматор 6, блоки вычитани 7 и 9, блок 8 выделени модул , пороговый блок 10 и нерекурсивный фильтр 11, состо щий из блоков задержки 12, умножителей 13 и сумматора 14. На вход фильтра поступают отсчеты входного сигнала, состо щего из прот женных нестационарных помех и полезного сигнала. Дл подавлени боковых лепестков используетс блок вычитани 7 и блок 8 выделени так, что на выходе сумматора 6 выдел етс только полезный сигнал без боковых лепестков и шума, длительность которых соизмерима с длительностью полезного сигнала. В блоке вычитани 9 полезный сигнал и шумы вычитаютс из задержанного входного сигнала, на его выходе остаютс только прот женные нестационарные помехи, которые поступают на фильтр 11 дл формировани порога. В пороговом блоке 10 сигналы с выхода сумматора 6 сравниваютс с полученным порогом и принимаетс решение об обнаружении полезного сигнала и его выделении в нормализованном виде. 1 ил.
Description
3. 1504
Изобретение относитс к радиотехнике и может быть использовано дл адаптивной фильтрации сигналов, задаваемых цифровым кодом.
Цель изобретени - повьппение точности фильтрации.
На чертеже представлена электрическа структурна схема цифрового фильт ра.
Цифровой фильтр содержит первый 1 и второй 2 блоки задержки, первьш 3, второй 4 и третий 5 у ожители, сумматор 6, первый блок 7 вычитани , блок 8 выделени модул , второй блок 9 вьтитани , пороговый блок 10 и не- рекурсивнь1й фильтр 11, состо щий из (N-1) блоков .12 j задержкиJ умножителей )) и сумматора 14.
Цифровой фильтр работает следующим образом.
На вход цифрового фильтра подаютс отсчеты входного сигнала, состо щего из прот женных нестационарных помех и полезного сигнала. Длительность задержки сигнала в первом и втором блоках 1,2 задержки равна половине длительности полезного сигнала
-- . Коэффициенты умножени первого,
второго и третьего угжожителей 3-5
111
выбираютс равными -,,- соответственно . Задержанный в первом и втором блоках 1, 2 и взвешенный пер- вым, вторым и третьим умножител ми 3-5 сигнал поступает в сумматор 6. Дл подавлени боковых лепестков примен ютс первый блок 7 вычитани и блок 8 выделени модул . Таким об- разом, н5 выходе сумматора 6 выдел етс только полезньш сигнал без боковых лепестков и шума, длительнос которых соизмерима с длительностью полезного сигнала. Во втором блоке 9 полезный сигнал и шумы вычитаютс из задержанного входного сигнала и на выходе остаютс только прот женные нестационарные пбмехи, которые поступают на вход нерекурсивного фильтра 11. Врем задержки каждого из блоков задержки выбираетс равным
, а коэффициенты умножени умножителей 13., 13 ,..,, 13 - равными
К ТС к
- , :j ,..., 2 соответственно (где
К - коэффициент пропорциональности). Таким образом обеспечиваетс формирование порога порогового блока 10. Причем чем больше врем задержки, тем меньше вес соответствующего отсчета . Сигнал с выхода сумматора поступает на вход порогового блока 10, где происходит сравнение с порогом и принимаетс решение об обнаружении полезного сигнала и его вьщелении в нормализованном виде, Форм.ула изобретени
Цифровой фильтр, содержащий последовательно соединенные первый и второй блоки задержки, сумматор, первьш и второй умножители, входы которых соединены с выходами соответственно первого и второго блоков задержки , а выходы соединены соответственно с первым и вторым входами сумматора, а также нерекурсивный фильтр, состо щий из (N-1) последовательно соединенных блоков задержки, вход первого из которых вл етс входом нерекурсивного фильтра, сумматора , выход которого вл етс выходом нерекурсивного фильтра, и (N-I) умножителей , входы которых соединены с выходами соответствующих блоков задержки, а выходы соединены с входами сумматора, отличающий- с тем, что, с целью повьштени точности фильтрации, введены последовательно соединенные третий умножитель, вход которого соединен с входом первого блока задержки, первый блок вычитани , второй вход которого соединен с выходом первого умножител , и блок выделени модул , выход которого соединен с третьим входом сумматора , второй блок вычитани , первый вход которого соединен с выходом первого блока задержки, а выход соединен с входом нерекурсивного фильтра, и пороговый блок, сигнальный вход которого соединен с вторым входом второго блока вычитани и с выходом сумматора, а управл ющий вход соединен с выходом нерекурсивного фильтра, в который введен N-й умножитель, вход которого соединен с входом первого блока задержки, а выход соединен с соответствующим входом сумматора при этом выход третьего умножител соединен с четвертым входом сумматора.
Claims (1)
- Фо рм.улаиз о б рет е н и яЦифровой фильтр, содержащий последовательно соединенные первый и второй блоки задержки, сумматор, первый и второй умножители, входы которых соединены с выходами соответственно первого и второго блоков задержки, а выходы соединены соответственно с первым и вторым входами сумматора, а также нерекурсивный фильтр, состоящий из (N-1) последовательно соединенных блоков задержки, вход первого из которых является входом нерекурсивного фильтра, сумматора, выход которого является выходом нерекурсивного фильтра, и (N-I) умножителей, входы которых соединены с выходами соответствующих блоков задержки, а выходы соединены с входами сумматора, отличающийс я тем, что, с целью повышения точности фильтрации, введены последовательно соединенные третий умножитель, вход которого соединен с входом первого блока задержки, первый блок вычитания, второй вход которого соединен с выходом первого умножителя, и блок выделения модуля, выход которого соединен с третьим входом сумматора, второй блок вычитания, первый вход которого соединен с выходом первого блока задержки, а выход соединен с входом нерекурсивного фильтра, и пороговый блок, сигнальный вход которого соединен с вторым входом второго блока вычитания и с выходом сумматора, а управляющий вход соединен с выходом нерекурсивного фильтра, в который введен N-й умножитель, вход которого соединен с входом первого блока задержки, а выход соединен с соответствующим входом сумматора^ при этом выход третьего умножителя соединен с четвертым входом сумматора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884369002A SU1504792A1 (ru) | 1988-01-20 | 1988-01-20 | Цифровой фильтр |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884369002A SU1504792A1 (ru) | 1988-01-20 | 1988-01-20 | Цифровой фильтр |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1504792A1 true SU1504792A1 (ru) | 1989-08-30 |
Family
ID=21351846
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884369002A SU1504792A1 (ru) | 1988-01-20 | 1988-01-20 | Цифровой фильтр |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1504792A1 (ru) |
-
1988
- 1988-01-20 SU SU884369002A patent/SU1504792A1/ru active
Non-Patent Citations (1)
Title |
---|
Патент US № 4328426, кл. Н 04 j 40/14, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES451825A1 (es) | Perfeccionamientos en aparatos elabodadores de senales para modificar la frecuencia de muestreo digital. | |
AU520247B2 (en) | Electronic filter | |
SU1107760A3 (ru) | Устройство цифрового анализа спектра сигнала квантованного по частоте и кодированного дл распознавани нескольких особых частот | |
SU1504792A1 (ru) | Цифровой фильтр | |
US3700876A (en) | Reduced time delay auto-correlation signal processor | |
RU2024184C1 (ru) | Цифровой фильтр | |
US4743969A (en) | Correlator | |
KR960027271A (ko) | 에프아이알(fir)구조형태를 갖는 디지탈 필터 | |
SU508945A1 (ru) | Цифровой адаптивный корректор | |
SU862383A1 (ru) | Устройство дл приема частотно-манипулированных сигналов | |
SU1688416A1 (ru) | Устройство коррел ционной обработки широкополосного сигнала при наличии узкополосных помех | |
SU896788A1 (ru) | Устройство демодул ции двоичных сигналов | |
SU1420654A2 (ru) | Умножитель частоты следовани импульсов | |
SU1524189A1 (ru) | Устройство подавлени акустических шумов | |
SU1557537A1 (ru) | Цифровой генератор гармонического сигнала с линейным законом изменени частоты | |
SU466516A1 (ru) | Коррел ционный фильтр | |
SU801290A1 (ru) | Устройство дл выделени периодичес-КиХ СигНАлОВ | |
RU2044406C1 (ru) | Селектор импульсов заданной длительности | |
JPS5360539A (en) | Digital filter | |
SU1506520A1 (ru) | Программируемый дискретный согласованный фильтр | |
SU1707740A1 (ru) | Цифровой нерекурсивный фильтр | |
RU2106741C1 (ru) | Цифровой фильтр пачки импульсов | |
SU1656662A1 (ru) | Генератор случайных сигналов | |
SU1758889A1 (ru) | Устройство выделени тактовой частоты | |
SU527009A1 (ru) | Электромеханический фильтр |