SU1472951A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU1472951A1
SU1472951A1 SU874314697A SU4314697A SU1472951A1 SU 1472951 A1 SU1472951 A1 SU 1472951A1 SU 874314697 A SU874314697 A SU 874314697A SU 4314697 A SU4314697 A SU 4314697A SU 1472951 A1 SU1472951 A1 SU 1472951A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
key
input
elements
key element
Prior art date
Application number
SU874314697A
Other languages
English (en)
Inventor
Сергей Анатольевич Мырсин
Владимир Александрович Каджардузов
Original Assignee
Предприятие П/Я Г-4993
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4993 filed Critical Предприятие П/Я Г-4993
Priority to SU874314697A priority Critical patent/SU1472951A1/ru
Application granted granted Critical
Publication of SU1472951A1 publication Critical patent/SU1472951A1/ru

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Abstract

Изобретение относитс  к автоматике, вычислительной и информационно-измерительной технике и предназначено дл  создани  запоминающих устройств. Цель изобретени  - расширение функциональных возможностей за счет обеспечени  возможности работы в режиме пикового детектора максимальных положительного или отрицательного значений входного сигнала. Введение элементов 2-И-НЕ 10, 11 позвол ет подавать сигналы управлени  на ключевой элемент 7 в противофазе с управл ющими сигналами, подаваемыми на ключевой элемент 4. Элементы 4, 7, выполненные на диодных оптронах 5, 6, 8, 9, позвол ют уменьшить времена включени  и выключени , т.е. повысить быстродействие устройства. Устройство содержит также операционные усилители 1, 2, накопительный элемент 3, элемент 12 обратной св зи и ограничительные элементы 13, 14 на резисторах. 1 ил.

Description

4ъ 1
to
CD
ел
Изобретение относитс  к автомати-. ке, вычислительной и информационно- измерительной технике и может быть использовано дл  создани  запоминаю- их устройств.
Цель изобретени  - расширение функциональных возможностей за счет обеспечени  работы в режиме пикового детектора максимальных положитель-jQ ного и отрицательного значений входного сигнала,
На чертеже представлена схема устройства.
Устройство содержит первый 1 и 15 второй 2 операционные усилители, накопительный элемент 3 на конденсаторе , первый ключевой элемент 4 на оптронах 5 и 6, второй ключевой элемент 7 на оптронах 8 и 9, первый и 20 второй элементы 2И-НЕ 10 и 11,элемент 12 обратной св зи, первый 13 и второй 14 ограничительные элементы на резисторах, первую 15 и вторую 16 управл ющие шины устройства,25
Устройство работает следующим образом .
На вход устройства поступает измен ющийс  аналоговый сигнал. При наличии сигнала управлени  (1) на 30 шинах 15 и 16 фотодиоды оптронов 5 и 6 открыты, а светодиоды оптронов 8 и 9 не излучают (поскольку сигналы управлени  поступают на их светодиоды с выходов элементов 10 и 11), т.е.ос элемент 7 закрыт, а фотодиоды оптронов 5 и 6 работают как обычные диоды, Таким образом, при наличии сигналов управлени (1) на шинах 15 и 16 устройство работает в режиме слеже- 40 ни , т.е. сигнал с входа устройства поступает на его вход без каких-либо изменений.
При отсутствии сигналов управлени  на шинах 15 и 16 устройство pa- ботает в режиме хранени , При этом элемент 4 закрыт, элемент 7 открыт, и устройство хранит с помощью элемента 3 значение входного сигнала, который потупил на вход устройства непосредственно перед сн тием сигналов управлени  с шин 15 и 16.
При отсутствии сигнала управлени  на шине 16 и при наличии сигнала управлени  (1) на шине 15 устройст- д во работает в режиме пикового детектора максимального значени  отрицательного сигнала, При этом фотодиод
оптрона 9 работает как обычный диод,
а фотодиод оптрона 8 открыт, и таким образом, на вход усилител  2 поступает максимальный отрицательный сигнал и одновременно предотвращаетс  от насыщени  усилитель 1 в режиме хранени  максимального значени  входного сигнала, т.е. повышаетс  быстродействие устройства.
При наличии сигнала управлени  (1) на шине 16 и при отсутствии сигнала управлени  (О) на шине 15 устройство работает в режиме пикового детектора максимального значение положительного сигнала, При этом фотодио д оптрона 5 работает как обычный диод, а фотодиод оптрона 6 открыт , таким образом на вход усилител  2 поступает максимальный положительный сигнал,и одновременно предотвращаетс  от насыщени  первый усилитель 1 в редиме хранени  максимального положительного значени  входного сигнала,
Устройство обеспечивает не только режимы выборки и хранени  аналоговых сигналов, но также позвол ет определить максимальные положительное и отрицательное значени  текущего входного сигнала, т.е. устройство работа - ет в режимах пикового детектора,
Диодные оптроны, используемые в качестве аналоговых ключей, позвол ют уменьшить врем  включени  и выключени , т.е. повысить быстродействие устройства,

Claims (1)

  1. Формула изобретени 
    Аналоговое запоминающее устройство , содержащее первый и второй операционные усилители, накопительный элемент на конденсаторе, первый и второй ключевые элементы, элемент обратной св зи на резисторе, первый вывод которого подключен к информационному входу второго ключевого элемента и инвертирующему входу операционного усилител , неинвертирующий вход которого  вл етс  информационным входом устройства информационный вход первого и выход второго ключевых элементов подключены к выходу первого операционного усилител , информационный выход первого ключевого элемента подключен к неинвертирующему входу второго операционного усилител  и первому выводу конденсатора накопительного элемента, второй вывод
    которого подключен к шине нулевого потенциала, второй вывод резистора элемента обратной св зи подключен к инвертирующему входу и выходу второго операционного усилител  и  вл етс  информационным выходом устройства , отличающеес  тем что, с целью расширени  функциональных возможностей за счет обеспечени  работы в режиме пикового детектора максимальных положительного и отрицательного значений входного сигнала , в него введены первый и второй элементы 2И-НЕ, первый и второй ог- раничйтельные элементы на резисторах причем первый и второй ключевые элементы выполнены на диодных оптронах, катоды фотодиодов первого и второго оптронов первого ключевого элемента объединены, катоды фотодиодов третьего и четвертого оптронов второго , ключевого элемента объединены, в
    0
    первом и втором ключевых элементах катоды светодиодов оптронов подключены к шине нулевого потенциала, анод светодиода первого оптрона первого ключевого элемента подключен к первому выводу резистора первого ограничительного элемента, второй вывод которого подключен к первой управл ющей шине устройства и входу второго элемента 2И-НЕ, выход которого подключен к аноду светодиода четвертого оптрона второго ключевого элемента, анод светодиода третьего оптрона второго ключевого элемента подключен к выходу первого элемента 2И-НЕ, вход которого подключен к аноду светодиода второго оптрона первого ключевого элемента и первому выводу резистора второго ограничительного элемента, второй вывод которого подключен к второй управл ющей шине устройства.
SU874314697A 1987-08-11 1987-08-11 Аналоговое запоминающее устройство SU1472951A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874314697A SU1472951A1 (ru) 1987-08-11 1987-08-11 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874314697A SU1472951A1 (ru) 1987-08-11 1987-08-11 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1472951A1 true SU1472951A1 (ru) 1989-04-15

Family

ID=21331090

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874314697A SU1472951A1 (ru) 1987-08-11 1987-08-11 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1472951A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 963105, кл. G 11 С 27/00, 1981. Хоровиц П, и Хилл У, Искусство схемотехники, Ч.И, - М.: Мир, 1983, с.468. *

Similar Documents

Publication Publication Date Title
KR870001709A (ko) D/a 변환기
SU1472951A1 (ru) Аналоговое запоминающее устройство
KR840005557A (ko) 아나로그 신호적분 · 디지탈 신호 변환 회로
KR840001015A (ko) 가변전자 임피던스 회로 장치
JP2693198B2 (ja) 伝送線の上のスイツチの状態検出装置
SU601827A1 (ru) Пороговый логический элемент
SU1141560A1 (ru) Усилительное устройство с контролем защиты выхода
SU1742982A1 (ru) Многоканальный различитель максимального сигнала
SU785947A1 (ru) Фазочувствительный выпр митель
SU1478137A1 (ru) Преобразователь выпр мленного значени напр жени
SU1690018A1 (ru) Фотореле
SU1335964A1 (ru) Управл емый источник бипол рного эталонного сигнала
ATE114208T1 (de) Schaltungsanordnung zur regelung des pegels elektrischer signale.
SU972657A1 (ru) Преобразователь код-ток
SU702512A1 (ru) Функциональный преобразователь код-напр жение
SU805077A1 (ru) Импульсный фотометр
SU1394196A1 (ru) Устройство дл усилени и формировани выходного сигнала фотодиода
SU612306A1 (ru) Реле посто нного тока
SU932523A1 (ru) Устройство дл контрол амплитуды входного сигнала
SU1357856A1 (ru) Электрометрический преобразователь зар да
SU430508A1 (ru) Трехканальный мажоритарный элемент
SU1458971A1 (ru) Коммутатор аналоговых сигналов
SU559365A1 (ru) Усилитель посто нного тока
SU1195260A1 (ru) Входное устройство
SU783992A2 (ru) Коммутатор двухпозиционных сигналов