SU1471158A1 - Устройство дл контрол импульсных трансформаторов в составе электронных блоков - Google Patents

Устройство дл контрол импульсных трансформаторов в составе электронных блоков Download PDF

Info

Publication number
SU1471158A1
SU1471158A1 SU874288492A SU4288492A SU1471158A1 SU 1471158 A1 SU1471158 A1 SU 1471158A1 SU 874288492 A SU874288492 A SU 874288492A SU 4288492 A SU4288492 A SU 4288492A SU 1471158 A1 SU1471158 A1 SU 1471158A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
control unit
relay
Prior art date
Application number
SU874288492A
Other languages
English (en)
Inventor
Николай Прокофьевич Байда
Игорь Николаевич Котов
Александр Павлович Олоничев
Николай Андреевич Очкуров
Валерий Терентьевич Шпилевой
Original Assignee
Винницкий политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Винницкий политехнический институт filed Critical Винницкий политехнический институт
Priority to SU874288492A priority Critical patent/SU1471158A1/ru
Application granted granted Critical
Publication of SU1471158A1 publication Critical patent/SU1471158A1/ru

Links

Landscapes

  • Protection Of Transformers (AREA)

Abstract

Изобретение относитс  к контрольно-измерительной технике и может быть использовано дл  контрол  параметров импульсных трансформаторов. Цель изобретени  - расширение функциональных возможностей устройства и повышение производительности труда за счет автоматической перекоммутации выводов вторичной обмотки и выводов первичной и вторичной обмоток трансформатора между собой. Устройство содержит генератор 1 импульсов, усилитель 2, пиковые детекторы 3,8,17, компараторы 4,5,6,9,18, резистор 7, блок 10 индикации, кнопку 11, блок 12 управлени , блок 13 пам ти, коммутатор 14, блок 15 перекоммутации, блок 19 защиты. За счет введени  пикового детектора 17, компаратора 18, коммутатора 14, блока 15 перекоммутации, блока 12 управлени  устройство обеспечивает автоматическую перекоммутацию выводов вторичной обмотки и первичной и вторичной обмоток трансформатора между собой дл  их правильного включени  перед началом контрол  параметров. Это повышает производительность труда и расшир ет функциональные возможности устройства. В описании приведены примеры реализации блока 12 управлени , коммутатора 14 и блока 15 перекоммутации. 3 з.п. ф-лы, 4 ил.

Description

г«,J2%ri JIС 1Цг, // . Ч И гз; Т
4
СП
СХ5
блок 12 управлени , блок 13 пам ти, коммутатор 14, блок 15 перекоммутации , блок 19 защиты. За счет введени  пикового детектора 17, компаратора 18, коммутатора 14, блока 15 перекоммутации, блока 12 управлени  устройство обеспечивает автоматическую перекоммутацию вьшодоз вторичной обмотки и первичной и вторичной об1
Изобретение относитс  к контрольно-измерительной технике и предназначено дл  контрол  импульс.ных трансформаторов в составе электронных блоков , а также отдельных трансформаторов вне электронных блоков и может использоватьс  в автоматизированных контрольно-измерительных комплексах.
Цель изобретени  - расширение функциональных возможностей устройства и Повьш1ение производительности труда за счет автоматической перекоммутации выводов вторичной обмотки и выводов первичной и вторичной обмоток трансформатора между собой.
На фиг.1 приведена схема устройства; на фиг.2 - схема блока управлени ; на фиг.З - схема коммутатора; на фиг.4 - схема блока перекоммутации .
Устройство содержит генератор 1 .импульсов, усилитель 2, первый пиковый детектор 3, первый компаратор 4, второй компаратор 5, третий компаратор 6, резистор 7, второй пиковый детектор 8, четвертый компаратор 9, блок 10 индикации, кнопку 11, блок 12 управлени , блок 1.3 пам ти, ком- мутатор 14, блок 15 перекоммутации, седьмой вход 16 блока 15 перекоммутации , третий пиковый детектор 17, п тый компаратор 18, блок 19 защиты, первьй выхо д 20, третьи 21. 1-21.п, четвертые 21.1-22.п, п тые 23.1-23.п вторые 24.1-24.п входы коммутатора 14, второй 25, четвертый 26, третий 27 выходы коммутатора 14, первые 28 входы коммутатора 14, второй вход 29 блока 15 перекоммутации, первый вход 30 блока 15 перекоммутации, пермоток трансформатора между собой дл  их правильного включени  перед началом контрол  параметров. Это повьшга- ет производительность труда и расшир ет функциональные возможности устройства, Б описании приведены примеры реализации блока 12 управлени , коммутатора 14 и блока 15 перекоммутации . 3 3.п. ф-лы, 4 ил.
5
0
5
0
5
0
вый 31, второй 32, третий 33 выходы блока 15 перекоммутации, первый 34, четвертьш 35, второй 36, седьмой 37, третий 38, п тый 39, шестой 40 входы блока 12 управлени , первый 41, третий 42, четвертые 43 выходы блока 12 управлени .
Блок 12 управлени  (фиг.2) содержит счетчик 44, мультиплексор 45, дешифратор 46, задающий генератор 47, второй элемент И 48j третий триггер 49, одновибратор 50, второй преобразователь 51 кода, первый преобразова- тель 52 кода, второй триггер 53, первый триггер 54, первьш элемент ИЛИ 55, первый элемент И 56, второй элемент ИЛИ 57, формирователь 58 короткого импульса, счетный 59s установочный 60 входы и выходы 61 счетчика 44, четвертый 62, первьй 63 выходы дешифратора 46, выход 64 второго преобразовател  51 кодов, выход 65 формировател  58 короткого импульса, инверсный выход 66 триггера 54.
Коммутатор 14 (фиг.З) содержит первый 67, второй 68, третий 69 и четвертый 70 дешифраторы, первые 71, вторые 72, третьи 73 и четвертые 74 обмотки реле, первые 75, вторые 76, третьи 77 и четвертые 78 замыкающие контакты реле.
Блок 15 перекоммутации (фиг,4) содержит п тое 79, первое 80, второе 81, третье 82, четвертое 83 и шестое 84 реле.
На фиг, 1 дл  по снени  работы устройства показан контролируемый трансформатор 85. Генератор 1 импульсов соединен выходом с входом усилител  2, Первый пиковый детектор 3
соединен выходом с первым входом первого компаратора 4. Второй 5 и третий 6 компараторы соединены неинвер- тируклцими входами с соответствугадими первой и второй шинами смещени . Резистор 7 соединен первым выводом с общей шиной устройства, вторым вьшо- дом с входом второго пикового детектора 8, выход которого соединен с первым входом четвертого, компаратора . 9. Обща  шина устройства через замыкающий контакт кнопки 11 соединена с первым входом 34 блока 12 управлени , первый выход 41 которого, соединен с входом блока 13 пам ти. Первые выходы блока 13 пам ти соединены с первыми входами 28 коммутатора 14, вторые выходы - с вторыми входа. четвертого компаратора 9, третьи выходы - с входами генератора 1 импульсов, четвертые выходы - с вторыми входами первого компаратора 4, первый вход и выход которого соединены соответственно синвертирующими входом второго компаратора 5 и вторым входом 36 блока 12 управлени , выход которого соединен с первым входом 30 блока 15 коммутации, вторые входы 29 и третий вход которого соединены соответственно с выходом усилител  2 и первым выходом 20 коммутатора 14, соединенного вторыми входами 24.1-24.п - с клеммами дл  подключени  первых вьшо- дов первичных обмоток контролируемых трансформаторов, третьими входами 2l.l-2i,n - с клеммами дл  подключени  вторых вьшодов первичных обмоток ко-нтролируемых трансформаторов, четвертыми входами 22.1-22.П - с клемма ми дл  подключени  первых выводов вторичных обмоток контролируемых трансформаторов, п тыми входами 23 23.п - с клеммами дл  подключени  вторых выводов вторичных обмоток контролируемых трансформаторов, вторым 25, третьим 27 и четвертым 26 выходами соответственно - с четвертым, п тым и шестым входами блока 15 перекоммутации , первый выход 31 которого соединен с входом второго пикового детектора 8, второй выход 32 с входом первого пикового детектора 3 непосредственно, а через третий пиковый детектор 17 - с инвертирук цим входом третьего компаратора 6, соединенного выходом с третьим входом блока 12 управлени , третий 42 и четвертые 43 выходы которого соединены со110
15
20
25
30
35
40
45
50
55
ответственно с первым и вторыми вхо дами блока 10 индикации, соединенного третьими входами с п тым 5 выходами блока 13 пам ти, соединенного шестым выходом с четвертым входом блока 10 индикации и с четвертым входом 35 блока 12 управлени , соединенного п тым входом 39 с выходом четвертого компаратора 9, соединенного первым входом с инвертирующим входом п того компаратора 18, соединенного неинвер- тирунвдим входом и выходом соответственно с первой шиной смещени .и шестым входом 40 блока 12 управлени , вход блока 19 защиты соединен с третьим выходом 33 блока 15 перекоммутации , выход второго компаратора 5 соединен с седьмым входом 37 блока 12 управлени , соединенного п тым выходом с седьмым входом 16 блока перекоммутации .
Генератор 1 импульсов формирует импульсы, длительность которых можно измен ть путем подключени  по заданному извне коду врем задающего конденсатора с требуемым значением емкости .
Усилитель 2 формирует мощные импульсы пр моугольной форМ положительной пол рности и имеет по выходу от возможных коротких замыканий в провер емом электронном
блоке.
Пиковый детектор 3 предназначен дл  запоминани  максимального значени  входного сигнала положительной пол рности.
Компаратор 4  вл етс  двухпорого- вым и формирует на своем выходе напр жение логического О, если значение коэффициента трансформации находитс  в поле заданного допуска, и напр жение логической l, если коэффициент трансформации превьшает допустимое отклонение (выходит за заданное поле допуска). Опорное напр жение , с которым проводитс  сравнение провер емого сигнала, формируетс  при помощи цифроанапогового преобразовател  (ЦАП), на входы которого из блока )3 пам ти поступает цифровой код.
Компаратор 5 формирует на своем выходе напр жение логического О, если на выходе пикового детектора 3 присутствует некоторое минимальное положительное напр жение, что свидетельствует о наличии контакта прове
р емого импульсного трансформатора 85 с устройством , и напр жение логической 1 при отсутствии напр жени  на входе компаратора 5.
Компаратор 6 формирует на своем выходе напр жение логической 1, если на его инвертирующем входе присутствует отрицательное напр жение, что свидетельствует о неправильном фазировании обмоток провер емого трансформатора 85, и логического О при отсутствии входного отрицательного напр жени .
На резисторе 7 создаетс  падение напр жени , пропорциональное току намагничивани  импульсного трансформатора 85.
Пиковьй детектор 8 служит дл  запоминани  максимального положительно го напр жени , которое формируетс  на резисторе 7.
Компаратор 9  вл етс  однопорого- вым и формирует на своем выходе напр жение логического О, если ток намагничивани  трансформатора 85 превышает допустимое значение, и логическую 1, если не превышает.
Блок 10 индикации обеспечивает ин- дикацию номера неисправного трансформатора , пор дковые номера его обмо- ток. и тип неисправности. В качестве индикаторов номер-ов используютс , например , светодиодные матрицы, рабо- тающие совместно с элементами, обеспечивающими депшфрацию двоично-дес тичных кодов, поступающих, .с выхода блока 13 пам ти. Индикаци  номера неисправного трансформатора и его обмо ток производитс  при наличии разрешающего сигнала с блока 12 управлени . Тип неисправности указьюаетс  соответствующим светодиодом: Брак по коэффициенту трансформации, Об- рыв первичной обмотки, Обрьш вторичной обмотки, Ток намагничивани  не в норме, Неверное фазирование, Перепутаны обмотки. Признак оконча ни  проверки индицируетс .светодио- дом с надписью Готов, свечение которого свидетельствует о готовности устройства к проверке очередного электронного блока.
Кнопкой I1 осуществл етс  запуск устройства.
Блок 12 управлени  предназначен . дл  управлени  работой устройства и анализа обнаруженных неисправностей.
10
20
7П586
Блок 13 пам ти состоит из счетчика адреса и посто нного запоминающего устройства с естественной адресацией  чеек, адреса которых формируютс  счетчиком адреса. Блок 13 хранит и послед овательно вьщает коды адресов обмоток контролируемого импульс;- ного трансформатора 85, кодовое значение коэффициента трансформации, кодовое значение тока намагничивани  и кодовое значение длительности импульсов , формируемых генератором 1 импульсов , а такхсе код номера провер емого трансформатора 85 и его обмоток, и признак -окончани  проверки и готовности устройства к дальнейшей проверке .
Коммутатор 14 предназначен дл  .подключени  контролируемых импульсных трансформаторов к устройству. В качестве коммутирующих элементов могут примен тьс , например, реле типа,РЭС-64. Контролируемый электронный блок с трансформаторами подклю15
25
чаетс  к коммутатору 14 при помощи контактного устройства типа ложе из гвоздей (не показано).
Блок 15 перекоммутации предназначен дл  перекоммутадии выводов вторичной обмотки импульсного трансформатора 85 или первичной и вторичной обмоток.
Пиковый детектор 1-7 служит дл  запоминани  максимального по абсолютному значению отрицательного напр жени .
Компаратор 18 формирует на своем выходе напр жение логического О, если на его входе присутствует некоторое минимальное значение положительного напр жени , что свидетельствует о наличии контакта первичнойобмотки трансформатора с, устройством, и напр жение.логической l при отсутствии напр жени  на входе компаратора 18.
Блок 19 защиты предназначен дл  ограничени  выходного напр жени  импульсного трансформатора 85 на уровне некоторого допустимого значени  и может быть реализован, например, на основе двух параллельно включенных навстречу друг другу полупроводниковых или туннельных диодов, соединенных с общей щиной устройства через резистор.
Счетчик 44 хранит и измен ет код состо ни  блока 12 управлени . Мультиплексор 45 коммутирует на выход логический уровень с входа, номер которого определ етс  состо нием счетчика 44.
Дешифратор 46 формирует управл ющие сигналы на одном из своих выходов , номер которого определ етс  состо нием счетчика 44. Импульсы с выхода задающего генератора 47 изме- н ют состо ние счетчика 44 при нали- чии разрешающего (единичного) уровн  на втором входе первого элемента И 48.
Триггер 49 переключаетс  в единич- ное состо ние при нажатии кнопки I1, обеспечива  тем самым запуск устройства , и в нулевое состо ние при наличии сигнала о браке или Готов, останавлива  таким образом работу устройства.
Одновибратор 50 формирует временной интервал, например, длительностью 2 мс, необходимый дл  устранени  вли ни  дребезга контактов реле коммутатора 14 или блока 15 перекоммутации на результат измерени  и запирающий через мультиплексор 45 элемент И 48.
Преобразователь 51 кода служит дл  анализа и вы влени  неверной распайки первичной и вторичной обмоток трансформатора 85, преобразователь 52 - дл  анализа видов неисправностей трансформатора 85.
Триггер 53 служит дл  запоминани  информации с выхода компаратора 6, а триггер 54 - дл  запоминани  информации с выхода преобразовател  51 кода
Элемент ИЛИ 55 служит дл  формиро вани  уровн  логической 1, котора  запускает одновибратор 50, при наличии сигнала логической 1 на выходе дешифратора 46 или на выходе триггера 53.
Элемент И 56 служит дл  формировани  уровн  логической 1, котора  поступает на первый вход элемента ИЛИ 57, при наличии единичных уровней на выходе преобразовател  52 ко- да и на выходе дешифратора 46.
Элемент ИЛИ 57 служит дл  создани  уровн  логической Г , котора  ,устанавливает триггер 49 в нулевое состо ние, при наличии единичного уровн  на выходе элемента И 56 или на входе 35 блока 12 управлени .
Формирователь 58 короткого импул са с выхода триггера 49 формирует
кратковременный импульс, который устанавливает триггеры 53 и 54 в нулевое состо ние.
Дешифраторы 67 - 70 выбирают по одной из обмоток 71 - 74 реле, которые замыкают по одному замыкающему контакту 75 - 78.
Реле 79 и 84 с переключающими контактами служат дл  переключени  вьшо- дов вторичной обмотки трансформатора 16, а реле 80 - 83 с переключающими контактами - дл  перекоммутации первичной и вторичной обмоток трансформатора 85.
Устройство работает следующим образом .
Контролируемый электронный блок, например, печатный узел с установлен- .ными на нем импульсными трансформаторами 85 при помощи контактного устройства подключаетс  к коммутатору 14 По включении питани  блок 12 управлени  формирует сигналы, устанавливающие все запоминающие элементы устройства в исходное состо ние (на фиг.1 эти св зи не показаны). Код режима работы блока 12 управлени  (фиг.2) с выхода счетчика 44 поступает на адресные входы мультиплексора 45 и на вход дешифратора 46. При нулевом состо нии счетчика 44 (после установки в исходное состо ние) мультигшексор 45 коммутирует на свой выход нулевой уровень с выхода триггера 49, который закрьшает элемент И 48, запреща  подачу импульсов с генератора 47 на вход счетчика 44, и, следовательно, переключение последнего в очередное состо ние. В результате блок 12 управлени  находитс  в ждущем состо нии .
После нажати  кнопки 11 (фиг.1) через вход 34 блока 12 управлени  на триггер 49 подаетс  запускающий сигнал , который устанавливает его в еди ничное состо ние и тем самым разрешает работу блока 12 управлени . По переднему фронту единичного уровн  с выхода триггера 49 формирователь- 58 формирует кратковременный импульс устанавливающий триггеры 53 и 54 в , нулевое состо ние. Единичный уровень с выхода триггера 49 коммутируетс  на выход мультиплексора 45, открывает элемент И-48 и очередной импульс с выхода генератора 47 записывает в счетчик 44 единицу.
10
91471
В этом состо нии счетчика 44 на ыход мультиплексора 45 коммутирует  сигнал с инверсного выхода одно- ибратора 50, а на втором выходе де- g ифратора 46 (первом выходе 41 блока I2 управлени } формируетс  управл юий сигнал, которьш через элемент ЛИ 55 запускает одновибратор 50 и увеличивает на единицу состо ние четчика адреса блока 13 пам ти. На нверсном выходе одновибратора 50 по вл етс  нулевой уровень, который коммутируетс  через мультиплексор 45 закрьшает элемент И 48, тем самым прекраща  поступление импульсов на счетчик 44. В это же врем  на информационных выходах блока 13 пам ти формируютс  коды, по которым: в коммутаторе 14 замыкаютс  соответствующие контакты реле 71-74 дл  подключени  вьшрдов выбранного дл  контрол  трансформатора 85 к устройству контрол , компараторы 4 и 9 преобразуют поступившие кодовые комбинации в эталонные напр жени  дл  сравнени , а в генераторе 1 подключаетс  конденсатор с заданным значением емкости, чем определ етс  длительность импульса, и на блок 10 индикации выдаютс  номера провер емых трансформатора и его обмоток. По истечении времени, например, равного 2 мс от-начала запуска одновибратора 50 и необходимого дл  замыкани  контактов реле коммутатора 14, одно- вибратор 50 возвращаетс  в исходное состо ние, на его инверсном выходе по вл етс  единичный уровень, кото- рый открьшает элемент И 48, и следующий импульс с выхода генератора 47 добавл ет в счетчик 44 единицу и устанавливает его в новое состо ние, равное двум.
В этом состо нии счетчика 44 на выход мультиплексора 45 снова коммутируетс  инверсный выход одновибратора 50, управл ющий сигнал формируетс  на выходе 62 дешифратора 46, по которому в триггер 53 записываетс  информаци  с, выхода компаратора 6. Если фазирование обМоток трансформатора 85 правильное, триггер 53 останетс  в прежнем состо нии, одновибратор 50 также не изменит своего состо ни , и импульсы с выхода генератора 47 смогут и дальше поступать на счетчик 44 через элемент И 48. Если же фазпрование обмоток трансформато
5
0
58.10
ра 85 неверное, триггер 53 установитс  в единичное состо ние, которым че- рез первый элемент ИЛИ 55 будет запущен одновибратор 50, а через вход 30 (фиг.4) в блоке 15 перекоммутации.будут возбуждены обмотки реле 79 и 84 дл  переключени  выводов вторичной обмотки трансформатора 85. На инверсном выходе одновибратора 50 сформируетс  нулевой уровень, который закроет элемент И 48 и тем самым запретит поступление импульсов на счетчик 44. По истечении времени, равного 2 мс и . необходимого дл  переключени  контактов реле 79 и 84 в блоке 15 перекоммутации , одновибратор 50 возвратитс  в исходное состо ние, на его инверсном выходе сформируетс  единичный уровень, по которому элемент И 48 откроетс  и следующий импульс с генератора 47 установит счетчик 44 в состо ние , равное трем,
Б состо нии счетчика 44,, равного 5 трем, на выход мультиплексора 45 также коммутируетс .инверсный выход одновибратора 50, а управл ющий сигнал формируетс  на выходе 63 дешифратора 46. По этому управл кщему сигналу в триггер 54 записьшаетс  информаци , сформированна  ранее на выходе преобразовател  51 кода.
Преобразователь 51 кода служит дл  формировани  сигнала логической 1 при наличии на выходе компарато0
5„
ра 4 сигнала логической 1, а на
выходах компараторов 5,6 и 18 сигналов логического О, что свидетельствует о возможной неверной распайке
0 первичной и вторичной обмоток трансформатора 85.
Если выводы первичной и вторичной обмоток трансформатора 85 перепутаны (вместо первичной включена вторична 
4-5 обмотка и наоборот, значение коэффициента трансформации выходит за границы допустимой зоны, компаратор 4 выдает логическую 1, а на выходах компараторов 5,6 и 18 установлены
50 значени  логических О, то на выходе преобразовател  51 кода формируетс  уровень логической 1, который и будет записан в триггер 54. Если же значение коэффициента трансформа55 Ции входит в поле заданного допуска (т.е. первична  и вторична  обмотки . не перепутаны), хот  бы на одном из выходов компараторов 5,6 и 18 присутствует логическа  l, а на выходе
преобразователе 51 кода сформирован логический О. Триггер 54 после его стробировани  с выхода 63 дешифратора 46 остаетс  в исходном состо нии, одновибратор 50 также не измен ет своего состо ни , импульсы с выхода генератора 47 и дальше поступают на счетчик 44 через элемент И 48.
Если же в триггер 54 записана логическа  1, т.е. первична  и вторична  обмотки трансформаторов 85 , перепутаны между собой, сигнал с инверсного выхода 66 этого триггера запустит одновибратор 50, а через выход блока 12 управлени  и вход 16 блока 15 перекоммутации будут возбуждены обмотки реле 80-83 дл  переключени  выводов первичной и вторичной обмоток трансформатора между собой . На инверсном выходе одновибра- тора 50 формируетс  нулевой уровень, который закрывает элемент И 48, и тем самым запрещает дальнейшее поступление импульсов на счетчик 44. По .истечении времени, равного 2 мс и необходимого дл  переключени  контактов в группе реле 80 - 83 в блоке 15 перекоммутации, одновибратор 50 возвращаетс  в исходное состо ние, на его инверсном выходе формируетс  уровень логической 1, по которому открываетс  элемент И 48 и следующий импульс с генератора 47 устанавливает счетчик 44 в состо ние, равное четырем.
Преобразователь 52 кода формирует на выходе 42 блока 12 сигнал разреше- ни  индикации при обнаружении брака, а на остальных выходах - сигналы Брак по коэффициенту трансформации, Обрыв первичной обмотки, Обрыв вторичной обмотки, Ток намагничивани  не в норме, Неверное фазирование , Перепутаны обмотки. Сигнал ; Брак по коэффициенту трансформации формируетс  (фиг.1 и 2). при наличии логической 1 на информационном входе 36 блока 12 управлени  и логичес- ких нулей на входах 37,38 и 40. Сигнал Обрыв первичной обмотки формируетс  при наличии логической 1 на входе 40 блока 12 управлени . Сигнал Обрьш вторичной обмотки формирует39 блока 12 управлени . Сигнал Неверное фазирование формируетс  при наличии единичного уровн  на пр мом выходе триггера 53. Сигнал Перепутаны обмотки формируетс  при наличии единичного уровн  на пр мом выходе триггера 54 и логического О на входе 36 блока 12 управлени . При на- ТО личии хот  бы одного из перечисленных сигналов на выходе формировател  52 кода, соединенном с входом элемента И 56, формируетс  сигнал, свидетельствующий о браке в провер емом 15 трансформаторе (логическа  1).
Опрос элемента И 56 производитс  сигналом с дешифратора 46, который формируетс  следующим образом.
Б состо нии счетчика 44, равном 20 четырем, на выход мультиплексора 45 коммутируетс  выход триггера 49, а на входы 60 счетчика 44 с выхода дешифратора 46 поступает сигнал, который устанавливает счетчик 44 в исход- 25 ное (нулевое) состо ние. Этот же сигнал поступает на вход элемента И 56. Если на первом выходе преобразовател  52 кода присутствует логическа  1, что свидетельствует о браке в 30 провер емом трансформаторе 85, передний фронт управл ющего сигна/ia через открытый элемент И 56 и элемент ИЛИ 57 установит триггер 49 в нулевое состо ние, которым через мультиплексор 45 будет закрыт элемент И 48.
35
Поступление импульсов с генератора
47 на счетчик 44 будет приостановлено , устройство перейдет в ждущее состо ние . Одновременно с одного из выхо40 дов преобразовател  52 кода через выход 42 блока 12 управлени  на блок 10 индикации поступит сигнал разрешени  индикации номера неисправного трансформатора и его обмоток, а с ос45 тальных выходов преобразовател  52 кодов через выходы 43 с блока 12 уп--- равлени  на блок 10 индикации поступают сигналы видов неисправностей трансформатора 85.
50 После нажати  кнопки I1 устройство переходит к контролю следукщего импульсного трансформатора 85 в составе электронного-блока. Если конт- ролируемый трансформатор 85 исправен
с  при наличии логической 1 на вхо- 55 на
де 37 блока 12 управлени  и логичес- вател  52 кода формируетс  логичес
кого о
II с:;нал т;кна- кий О, который закрывает элемент на входе 4U. ncwi ,г.отп пызсопа леш
магничивани  не в норме формируетс  при наличии логического О на входе
IVWjrl V/ у i-s. - л -
И 56, сигнал с третьего выхода дешиф ратора 46 не измен ет состо ние триг
; 39 блока 12 управлени . Сигнал Неверное фазирование формируетс  при наличии единичного уровн  на пр мом выходе триггера 53. Сигнал Перепутаны обмотки формируетс  при наличии единичного уровн  на пр мом выходе триггера 54 и логического О на входе 36 блока 12 управлени . При на- О личии хот  бы одного из перечисленных сигналов на выходе формировател  52 кода, соединенном с входом элемента И 56, формируетс  сигнал, свидетельствующий о браке в провер емом 5 трансформаторе (логическа  1).
Опрос элемента И 56 производитс  сигналом с дешифратора 46, который формируетс  следующим образом.
Б состо нии счетчика 44, равном 20 четырем, на выход мультиплексора 45 коммутируетс  выход триггера 49, а на входы 60 счетчика 44 с выхода дешифратора 46 поступает сигнал, который устанавливает счетчик 44 в исход- 25 ное (нулевое) состо ние. Этот же сигнал поступает на вход элемента И 56. Если на первом выходе преобразовател  52 кода присутствует логическа  1, что свидетельствует о браке в 30 провер емом трансформаторе 85, передний фронт управл ющего сигна/ia через открытый элемент И 56 и элемент ИЛИ 57 установит триггер 49 в нулевое состо ние, которым через мультиплексор 45 будет закрыт элемент И 48.
35
Поступление импульсов с генератора
47 на счетчик 44 будет приостановлено , устройство перейдет в ждущее состо ние . Одновременно с одного из выхо40 дов преобразовател  52 кода через выход 42 блока 12 управлени  на блок 10 индикации поступит сигнал разрешени  индикации номера неисправного трансформатора и его обмоток, а с ос45 тальных выходов преобразовател  52 кодов через выходы 43 с блока 12 уп--- равлени  на блок 10 индикации поступают сигналы видов неисправностей трансформатора 85.
50 После нажати  кнопки I1 устройство переходит к контролю следукщего импульсного трансформатора 85 в составе электронного-блока. Если конт- ролируемый трансформатор 85 исправен.
55 на
кий О, который закрывает элемент ,г.отп пызсопа леш
IVWjrl V/ у i-s. - л -
И 56, сигнал с третьего выхода дешифратора 46 не измен ет состо ние триг13
гера 49 (на пр мом выходе триггера 49 остаетс  единичный уровень). В этом случае процесс контрол  очередного импульсного трансформатора продолжаетс  автоматически.
После О1 ончани  проверки импульс- ных трансформаторов в составе электронного блока единичный сигнал с выхода блока-13 пам ти поступает через вход 35 блока 12 управлени  и через элемент ИЛИ 57 на триггер 49 и своим передним фронтом -устанавливает триггер 49 в нулевое состо ние, на блок 10 индикации, где возбуждает светодиод с надписью Готов, на счетчик адреса в блоке 13 пам ти и своим передним фронтом устанавливает этот счетчик адреса в нулевое состо ние . В нулевом состо нии счетчика адреса на всех выходах блока 13 пам ти формируютс  нулевые уровни, кроме шестого выхода, соединенного с блоком 10 индикации. Единичньш сигнал с этого выхода поддерживает свечение светодиода с надписью Готов , что свидетельствует о нахождении устройства в ждущем состо нии и готовности его к проверке очередного электронного блока.
Коммутатор 14 (фиг.З) работает следующим образом.
Коды адресов точек подключени  обмоток контролируемого трансформатора 85 с выхода блока 13 пам ти поступают на входы дешифраторов 67 - 70, выходные сигналы которых возбуждают по одной: обмотке 71-74 реле. Возбужденные обмотки реле вызьшают замыкание по одному контакту из контактов 75 - 78. Выбранный контакт 75 реле подключает первый вывод первичной обмотки трансформатора 85 через вход 24.1 и выход 20 коммутатора 14 и через блок 15 перекоммутации к выходу усилител  2. Второй вывод первичной обмотки трансформатора 85 выбранным контактом 76 реле подключаетс  через вход 21.1, выход
25коммутатора 14 и через.блок 15 перекоммутации к входу пикового детектора 8 и к резистору 7. Первый вывод вторичной обмотки трансформатора 85 выбранным контактом 77 реле подключаетс  через вход 22.1, выход
26коммутатора 14 и далее через блок 15 перекоммутации к входам пиковых детекторов 3 и 17, а также через выход 33 блока 15 перекоммута . 711581
ции к входу блока 19 защиты. Второй вывод вторичной обмотки трансформатора 85 выбранным контактом 78 реле соедин етс  через вход 23.1, выход 27 коммутатора 14 (в блоке 15 перекоммутации ) с общей шиной устройства. Влок 15 перекоммутации (фиг.4) работает следующим образом.
10 Если фазирование обмоток трансформатора 85 неверное, из блока 12 управлени  на вход 30 блока 15 перекоммутации поступает управл ющий сигнал, по которому возбуждаютс  обмотки ре15 ле 79 и 84 и происходит перекоммутаци  первого и второго выводов вторичной обмотки трансформатора 85 между собой. При неверной установке первичной и вторичной обмоток трансформато20 ра 85 из блока-12 управлени  на вход 16 блока 15 перекоммутации поступает управл ющий сигнал, по которому возбуждаютс  обмотки реле 80 - 83 и происходит перекоммутаци  выводов пер25 вичной и вторичной обмоток трансформатора 85 между собой.
Таким образом, предлагаемое устройство обеспечивает автоматическую перекоммутацию выводов обмоток транс30 форматора 85 в случае его неправильной установки с перепутьюанием вьгео- дов, что повьшает производительность труда и расшир ет функциональные возможности устройства,
35

Claims (4)

1. Устройство дл  контрол  импульсных трансформаторов в составе
40 электронных блоков, содержащее генератор импульсов, соединенный выходом, с входом усилител , первый пиковьй , детектор, соединенный выходом с первым входом первого компаратора, вто45 рой и третий -компараторы, неинвертирующие входы которых соединены с соответствующими первой и второй шинами смещени , резистор, соединенный первым вьшодом с общей шиной устройства,
50 вторым выводом - с входом второго пикового детектора, выход которого соединен с первым входом четвертого компаратора , блок индикации, отличающеес  тем, что, с целью
55 расширени  функциональных возможностей устройства и повьшзени  производительности труда, в него введены ком- мутатор, блок перекоммутации, блок пам ти, третий пиковый детектор, п 15
тый компаратор, блок защиты, блок управлени  и кнопка, через замыкающий контакт которой обща  шина устройства соединена с первым входом блока управлени , первый выход которого соединен с входом блока пам ти, первые выходы .блока пам ти соединены с первыми входами коммутатора, вторые выходы - с вторыми входаьм четвертого компаратора, третьи выходы - с входами генератора импульсов, четвертые выходы - с вторыми входами первого компаратора, первый вход и выход которого соединены соответственно с инвертирующим входом второго компаратора и вторым входом блока управле- ,ни , второй -выход которого соединен с первым входом блока перекоммутации.
10
15
и шестым входом блока управлени , вход блока защиты соединен с третьим выходом блока перекоммутации, выход второго компаратора соединен с седьмым входом блока управлени  , соединенного п тым выходом с седьмым входом блока перекоммутации.
2. Устройство по п.1, о т л и - чающеес  тем, что блок управлени  содержит первый преобразователь кода, соединенный первым, вторым , третьим, четвертым и п тым входами соответственно с вторым, седьмым , третьим, п тым и шестым входами блока управлени  соответственно, второй преобразователь кода, соединенный первым, вторым, третьим и четвер- рым входами соответственно с вторым,
С Л Л , VJ J JJ. - --j: . - j
второй и третий входы которого соеди- 20 седьмым, третьим и шестым входами
т-1-ттч 5-о1-гот-гт а TSF IvnnDM С И НШ
нены соответственно с выходом усили тел  и первым выходом коммутатора, соединенного вторыми входами с клеммами дл  подключени  первых выводов первичньк обмоток контролируемых трансформаторов, третьими входами - с клеммами дл  подключени  вторых выводов первичных обмоток контролируемых трансформаторов, четвертыми вхоблока управлени , выходом - с информационным входом первого триггера, соединенного управл ющим входом с первым выходом дешифратора, инверти- 25 рующим выходом - с первым входом одного вибратора, пр мым выходом - с п тым выходом блока управлени  и с щестым входом первого преобразовател  кодов, соединенного первым выхоМЫХ ТрО-ИСфииМСИ , -11 .- -.
дами -с клеммами дл  .подключени  пер- ЗО Дом с третьим выходом блока управле- вых выводов вторичных обмоток контро- ни , вторыми выходахш - с четвертыми лируемых трансформаторов, п тыми вхо- выходами блока управлени , дами - с кл-еммами дл  подключени - вторых выводов вторичных обмоток
входом - с пр мым выходом второго триггера, с вторым выходом блока упВТОиЫЛ ЬЛиЗ гэ 1 w JTi-liii -. -
контролируемых трансформаторов, вто- 35 Р влени  и с первым входом первого
. .- „,, ППи ,опын(ННПГО ЗТОПЫМ
рый, третьим и четвертым выходами соответственно - с четвертым, п тым и шестым входами блока перекоммута,- , первый выход которого соединен с входом второго пикового детектора, второй выход - с входом первого пикового детектора непосредственно, а через третий пиковый детектор - с. инвертирующим входом третьего компа40
элемента ИЛИ, соединенного вторым входом с вторым выходом дешифратора и с первым выходом блока управлени , выходом - с вторым входом одновибра- тора, соединенного инверсным выходом с первыми информационными входами мультиплексора, соединенного вторым информационным входом с пр мым выходом третьего триггера, соединенного
50
инвертирующим i „ ..„„„,,,,«
ратора, соединенного с третьим входом 45 первым установочным входом с первым блока управлени , третий и четвертые входом блока управлени , вторым уста- выходы которого соединены соответственно с первым и вторыми входами блока индикации, соединенного третьими входами с п тыми выходами блока пам ти , соединенного шестым выходом с четвертым входом блока; индикации и с четвертым входом блока управлени ; соединенного п тым входом с выходом четвертого компаратора, соединенного первым входом с инвертирующим входом п того компаратора, соединенного не , инвертирующим входом и.выходом соот ветственно с первой шиной смещени 
новочным входом - с выходом второго элемента ИЛИ, выходом через формирователь короткого импульса - с установочными входами первого и второго триггеров, первый вход второго элемента ИЛИ соединен с четвертым входом блока управлени , второй вход - с выходом первого элемента И, соединенного первым входом с первым выходом первого преобразовател  кодов, вторым входом - с третьим выходом дешифратора , соединенного четвертым выходом с управл ющим входом второго
1158
10
15
и шестым входом блока управлени , вход блока защиты соединен с третьим выходом блока перекоммутации, выход второго компаратора соединен с седьмым входом блока управлени  , соединенного п тым выходом с седьмым входом блока перекоммутации.
2. Устройство по п.1, о т л и - чающеес  тем, что блок управлени  содержит первый преобразователь кода, соединенный первым, вторым , третьим, четвертым и п тым входами соответственно с вторым, седьмым , третьим, п тым и шестым входами блока управлени  соответственно, второй преобразователь кода, соединенный первым, вторым, третьим и четвер- рым входами соответственно с вторым,
седьмым, третьим и шестым входами
т-1-ттч 5-о1-гот-гт а TSF IvnnDM С И НШ
блока управлени , выходом - с информационным входом первого триггера, соединенного управл ющим входом с первым выходом дешифратора, инверти- рующим выходом - с первым входом одного вибратора, пр мым выходом - с п тым выходом блока управлени  и с щестым входом первого преобразовател  кодов, соединенного первым выхо -.
Дом с третьим выходом блока управле- ни , вторыми выходахш - с четвертыми выходами блока управлени ,
входом - с пр мым выходом второго триггера, с вторым выходом блока упР влени  и с первым входом первого
„,, ППи ,опын(ННПГО ЗТОПЫМ
элемента ИЛИ, соединенного вторым входом с вторым выходом дешифратора и с первым выходом блока управлени , выходом - с вторым входом одновибра- тора, соединенного инверсным выходом с первыми информационными входами мультиплексора, соединенного вторым информационным входом с пр мым выходом третьего триггера, соединенного
„ ..„„„,,,,«
первым установочным входом с первым входом блока управлени , вторым уста-
новочным входом - с выходом второго . элемента ИЛИ, выходом через формирователь короткого импульса - с установочными входами первого и второго триггеров, первый вход второго элемента ИЛИ соединен с четвертым входом блока управлени , второй вход - с выходом первого элемента И, соединенного первым входом с первым выходом первого преобразовател  кодов, вторым входом - с третьим выходом дешифратора , соединенного четвертым выходом с управл ющим входом второго
1714
триггера, третий выход дешифратора соединен с установочным входом счетчика , соединенного выходами с адресными входами мультиплексора и с входами дешифратора, счетным входом - с выходом второго элемента И, соединенного первым входом с выходом мультиплексора , вторым входом - Q выходом задающего генератора, информационный вход второго триггера соединен с третьим входом блока управлени .
3. Устройство по п.1, о т л и - чаюшеес  тем, что коммутатор содержит первый, второй, третий и- четвертый дешифраторы, соединенные входами с соответствующими первыми входами коммутатора, выходами - с оот- ветственно с обмотками первых, вторых , третьих и четвертых реле, первый выход, соединенный через замыкающие контакты первых реле с соответствующими вторыми входами, второй выход , соединенный через замыкающие контакты вторых реле с соответствующими третьими входами, четвертый выход , соединенный через замыкающие контакты третьих реле с соответствующими четвертыми входами , третий выход , соединенный через замыкающие контакты четвертых реле с соответствующими п тыми входами.
8 .18
4. Устройство по П.1, о т л и чающеес  тем, что блок перекоммутации содержит обмотки первого, второго, третьего и четвертого реле, соединенные с седьмым входом блока перекоммутации, первый вход которого срединен с обмотками п того и шестого реле, переключающие контакты первого , второго, третьего и четвертого реле соединены соответственно с третьим , четвертым, п тым и. шестым входами блока перекоммутации, замыкающий контакт первого реле соединен с размыкающим контактом четвертого реле,, с третьим выходом блока перекоммутации и с переключающим контактом шестого реле, размыкающий контакт первого реле соединен с вторым входом блока перекоммутадии и с замыкающим контактом четвертого реле, замыкакхций контакт вфорого реле соединен с размыкающим контактом третьего реле и с переключающим контактом п того реле , размыкающий контакт второго реле соединен с замыкающим контактом третьего реле и с первым выходом блока перекоммутации, второй выход которого соединен с замыкающим контактом
п того реле и с размыкакщим контактом шестого реле,размыкающий контакт п того реле и замыкающий контакт шестого реле соединены с общей шиной устройства.
|3в ,tft
4t3
46
фиг.з
С блока 1
016
SU874288492A 1987-07-24 1987-07-24 Устройство дл контрол импульсных трансформаторов в составе электронных блоков SU1471158A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874288492A SU1471158A1 (ru) 1987-07-24 1987-07-24 Устройство дл контрол импульсных трансформаторов в составе электронных блоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874288492A SU1471158A1 (ru) 1987-07-24 1987-07-24 Устройство дл контрол импульсных трансформаторов в составе электронных блоков

Publications (1)

Publication Number Publication Date
SU1471158A1 true SU1471158A1 (ru) 1989-04-07

Family

ID=21321082

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874288492A SU1471158A1 (ru) 1987-07-24 1987-07-24 Устройство дл контрол импульсных трансформаторов в составе электронных блоков

Country Status (1)

Country Link
SU (1) SU1471158A1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2686447C1 (ru) * 2015-06-15 2019-04-25 Омикрон Электроникс Гмбх Коммутационное устройство, испытательное устройство и способ эксплуатации коммутационного устройства для измерительного устройства для трансформатора
RU201525U1 (ru) * 2020-08-28 2020-12-21 Федеральное государственное унитарное предприятие «Всероссийский научно-исследовательский институт метрологии им. Д.И.Менделеева» (ФГУП «ВНИИМ им.Д.И.Менделеева») Устройство поверки измерительных трансформаторов тока

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 530277, кл. G 01 R 29/20, 1976. Авторское свидетельство СССР № 1166021, кл. G 01 R 29/20, 1985. *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2686447C1 (ru) * 2015-06-15 2019-04-25 Омикрон Электроникс Гмбх Коммутационное устройство, испытательное устройство и способ эксплуатации коммутационного устройства для измерительного устройства для трансформатора
US10746810B2 (en) 2015-06-15 2020-08-18 Omicron Electronics Gmbh Switch apparatus, test apparatus and method for operating a switch apparatus for a measuring device for a transformer
RU201525U1 (ru) * 2020-08-28 2020-12-21 Федеральное государственное унитарное предприятие «Всероссийский научно-исследовательский институт метрологии им. Д.И.Менделеева» (ФГУП «ВНИИМ им.Д.И.Менделеева») Устройство поверки измерительных трансформаторов тока

Similar Documents

Publication Publication Date Title
US4489312A (en) Selective test circuit for fire detectors
US3541440A (en) Use in an automatic testing system of a simulator of an article being tested for testing the testing system
SU1471158A1 (ru) Устройство дл контрол импульсных трансформаторов в составе электронных блоков
US3924178A (en) Relay tester
US3846641A (en) Control system for a plurality of loads
US3343077A (en) Methods of and apparatus for seriesparallel testing of electrical components
SU964583A1 (ru) Способ бесконтактного контрол электромагнита и устройство дл его осуществлени
SU1525680A2 (ru) Устройство автоматизированного контрол
SU1758605A1 (ru) Устройство дл проверки трехфазных обмоток электрических машин и трансформаторов
SU1163381A1 (ru) Устройство дл контрол контактов реле
SU537401A1 (ru) Устройство дл испытаний электромагнитных переключателей
US3340465A (en) Apparatus for determining elapsed time between the closure of contacts operated in a numbered sequence
SU1534545A1 (ru) Устройство дл проверки электромагнитных реле
SU1014062A1 (ru) Устройство дл проверки исправности блока релейной защиты
SU974303A1 (ru) Устройство дл проверки диодно-релейных схем
SU1267504A2 (ru) Устройство дл контрол контактов реле
SU1190312A1 (ru) Устройство автоматического контрол монтажа с радиоэлементами
SU439075A1 (ru) Устройство для проверки матриц коммутациина герконах
SU824149A1 (ru) Устройство дл проверки электромагнитныхРЕлЕ
SU1654823A1 (ru) Устройство дл контрол цифровых блоков
SU508860A1 (ru) Устройство дл контрол исправностиавтоматических установок с дублиро-ванием каналов
SU834616A1 (ru) Устройство дл контрол релейнойКОММуТАциОННОй элЕКТРОАппАРАТуРы
SU1509762A1 (ru) Устройство дл контрол электрических цепей
SU918936A1 (ru) Устройство автоматизированного контрол параметров реле
SU834619A1 (ru) Устройство дл испытани блокаэлЕКТРичЕСКОй АВТОМАТиКи элЕКТРО-Кип ТильНиКА