SU1438689A1 - Устройство дл демонстрации синусоидальных тестов - Google Patents
Устройство дл демонстрации синусоидальных тестов Download PDFInfo
- Publication number
- SU1438689A1 SU1438689A1 SU864103382A SU4103382A SU1438689A1 SU 1438689 A1 SU1438689 A1 SU 1438689A1 SU 864103382 A SU864103382 A SU 864103382A SU 4103382 A SU4103382 A SU 4103382A SU 1438689 A1 SU1438689 A1 SU 1438689A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- unit
- counter
- divider
- Prior art date
Links
Landscapes
- Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
Description
4
САЭ 00 О 00
со
I Изобретение относитс к медицинс- к(1й технике и к горной автоматике, а И1|1енно к устройствам дл демонетра- испытани остроты зрени и изме- р(Ьни различных характеристик органа зрени человека-оператора.
Цель изобретени - расширение воз- м0жностей демонстрации по полю на фоне помех, i На фиг.1 показана блок-схема устрс
йства дл демонстрации синусоидальД
ных тестов; на фиг.2 - форма изображени тест-объекта на экране видео- ксштрольного блока; на фиг.З - блок- С2:ема блока управлени движением; на ф1:г.4 - блок-схема блока формировани изображени ; на фиг.З - усилител блока формировани изображени ; на фиг.6 - схема блока формировани по- Л5: изображени ; на фиг.7 - временные :аграммы его работы. Устройство (фиг.1) состоит из за
Г
дающего генератора 1, первого 2 и второго 3 блоков управлени движени- еф, первого 4 и второго 5 блоков фор- м ровани изображений, блока 6 форми- рфвани пол изображени , двоичного с4етчика-делител 7 частоты, генера- т(Ьра 8 опорного напр жени , модул то- рЬ У ркости, генератора 10 модулирующего напр жени , блока JJ формировани полного телевизионного сигнала и видеоконтрольного блока J2,
; Блоки 1,3,5,6,11 и 12 последова- т|ельно соединены. Первые входы бло- к|ов 2 и 3 управлени движением соеди н|ены с выходом задающего генерато- р|а J , вторые их входы и второй вход б|лока 6 формировани пол изображе- н|и соединены с первым .выходом двоич счетчика-делител 7 частоты, Пер- вЫй выход первого блока 2 управлени движением соединен с входом первого б|лока 4 формировани изображений, вы х|од которого соединен с третьим вхо- д{ом блока 6 формировани пол изобра зйений. Четвертый вход блока 6 формировани пол изображений соединен с вторым выходом двоичного счетчика- делител 7 частоты, третий выход ко- 1Юрого соединен с вторым входом блока формировани полного телевизион- його сигнала. Второй выход первого блока 2 управлени движением соеди- с входом двоичного счетчика-дели 7 частоты. Входы модул тора р- 9 соединены с выходами генера
0
5
5
0
-, г
тора 8 опорного напр жени и генератора 10 модулирующего напр жени . Выход модул тора 9 ркости соединен с третьим входом блока И формировани полного телевизионного сигнала.
Изображение тест-объекта на экране блока 12 дано на фиг.2, где показано наблюдаемый тест-объект 13 и поле 14 адаптации. Яркостна картина как по полю, так и по тесту измен етс по синусоидальному закону,частота решетки и контраст мен ютс произвольно по выбранным параметрам, тест может перемещатьс в любую точку пол , а также мен ть свой размер, ркость, контраст. Обе решетки могут двигатьс с произвольной скоростью и мелькать, как в тесте, так и по 0 полю, кажда в отдельности.
Блоки 2 и 3 управлени движением (первьй и второй выполнены аналогично ) могут быть выполнены по схеме, показанной на фиг.З. Схема состоит из управл емого счетчика-делител 35, логических элементов 2И-НЕ 16 и 17, D-триггера 18, а также переключателей 19-24, подключающих выход триггера 18 к входам управл емого счетчика-делител 5, которые подключены к питанию +5В через сопротивлени R 25-30.
Блок формировани изображений (фиг.4, блоки 4 и 5 выполнены аналогично ) состоит из делител - 31 частоты , разделительных сопротивлений 32-36, резонансных LC-фильтров 37-4i, галет- ного переключател 42 и усилител 43, электрическа схема которого показана на фиг.5, Усилитель 43 состоит из трехкаскадной усилительной части. Первый каскад собран на транзисторе 44, в торой и третий каскад на транзисторах 45 и 46. Регулирующа часть усилител собрана на диодном выпр мителе 47 и транзисторе 48. Первый каскад - истоковый повторитель, в цеп х которого сто т разделительный конденсатор 49, сопротивлени R 50 и 51. Второй каскад имеет коллекторную нагрузку R 52, сопротивление цепи эмиттера R 53. Третий каскад имеет коллекторную нагрузку R 54, а в эмит- терной цепи - сопротивлени R 55 и 56 и конденсатор С 57. К коллектору третьего каскада подключены конденсаторы С 58 и 59. Анод диода VD 47 через сопротивление R 60 соединен с затвором транзистора VT 48.
0
Затвор через конденсатор С 6J соединен с землей. Катод диода VD 47 по переменному току соединен с землей через конденсатор С 62 и через сопротивление R 63 с истоком транзистора VT 48, сток которого соединен с базой транзистора VT 46. Выходной сигнал снимаетс с емкости С 58,
На фиг.6 показана электрическа схема блока формировани пол изображений . Строчный синхроимпульс с блока 7 поступает на вход 5 одновибрато- ра 64, с инверсного выхода которого подаетс на вход 5 одновибрато- ра 65 (К1.55АГ1). Аналогично кадровый синхроимпульс подаетс на одновибра- тор 66, далее на одновибратор 67. Оба сигнала с микросхем 65 и 67 подаютс на логический элемент 2И-НЕ 68,
Выход микросхег 68 подключен к входу инвертора 69. Дл преобразовани логического уровн микросхемы 68 и 69 используютс транзисторы VT 70 и 71 . Электронные ключи пол изображени выполнены по полевых транзисторах VT 72 и 73. Выводы 9 микросхем 64-67 через потенциометры R 74-77 подключены к источнику питани +5В. К выводам 10 и 11 микросхем 64 и 65 подключены конденсаторы С 78 и 79, к тем же выводам микросхем 66 и 67 подключены конденсаторы С 80 и 81 (0,2 мкФ). Выход логического элемента 68 через КС-цепь с сопротивлением R 82 и емкостью С 83 подключен к базе транзистора VT 70, в базу-эмиттер которого включено сопротивление R 84, Эмиттер транзистора VT 70 соединен с источником питани +5В, а коллектор с затвором транзистора VT 72 и через сопротивление R 85 с источником питани -15В, инвертора 69 через сопротивление R 86 соединен с
выходных кас -. .::,:
УВ 100 промы 1.л . : :,:. ;,::г юн тановки ПТУ-52.
В качестве видсс контрольно ка используетс теле;:изнонный тор ВК50В60.
Предлагаемое устройство раб следующим образом.
10 Сигнал с задаюш.р-го генерато частотой fJ (8 МГц) поступает ки 2 и 3 управлени движением ные импульсы с блока 1 поступа вход С управл емого счетчика-д
15 л 15.
На выходе В блока 15 при 8 МГц получают f8|,|,( 125 кГц ет указать, что эта частота н ет фазовых сдвигов ни при каких
20 наци х переключателей 19-24 на дах D,-Dg блока 15, С выхода В нал подаетс на двоичный счетч делитель 7 частоты. Число импу на выходе А управл емого сче
25 делител 15 за 64 такта входны пульсов на входе Q зависит от ного кода, сформированного на D,-D с помощью переключателей и равно Кд„ N-, где N - чис
30 ответствующее двоичному коду н дах D,-D .
35 NA
40
Благодар логическим схемам и 17 число импуль сов на выходе
N (здесь и далее Кд, ,N; ло импульсов на выходах А и А чика J5 соответственно вз тых 64 такта входных импульсов ).В врем рабочего хода по кадру л телевизионного монитора 12 три находитс в единичном состо ни число импульсов на выходе блок Кд| 64 независимо от положени ключателей 19-24. В момент при
базой транзистора VT 71, в цепи база- 45 кадрового импульса с блока 7,
эмиттер стоит сопротивление R 87, Эмиттер транзистора УТ 71 соединен с источником питани +5В, а коллектор с затвором транзистора VT 73 и через сопротивление R 88 к источнику питани 15 В. С блока 4 сигнал подаетс на исток транзистора.VT 72 и сопротивлени R 89 утечки, а с блока 5 на исток транзистора VT 73 и сопротивлени R 90 утечки. Стоки транзисторов соединены между собой и подключены к блоку 11.
Блок Г1 формировани полного телевизионного сигнала выполнен по схеме
50
55
после окончани рабочего хода ру луча телевизионного монитор триггер 18 устанавливаетс в н состо ние и на входах D,-Dg бл по вл етс двоична кодова ко ци , соответствующа установле переключател х 19-24, Поэтому следующие 64 такта входных имп на выходе А, по витс лишь N в то 64, по вл ющихс во все ост врем . После окончани 64 такт входных импульсов триггер 18 у ливаетс в единичное состо ние лом с выхода В счетчика 15.
выходных кас -. .::,
УВ 100 промы 1.л . : :,:. ;,::г юнной установки ПТУ-52.
В качестве видсс контрольного блока используетс теле;:изнонный монитор ВК50В60.
Предлагаемое устройство работает следующим образом.
0 Сигнал с задаюш.р-го генератора 1 с частотой fJ (8 МГц) поступает на блоки 2 и 3 управлени движением. Входные импульсы с блока 1 поступают на вход С управл емого счетчика-делите-5 л 15.
На выходе В блока 15 при 5 8 МГц получают f8|,|,( 125 кГц. Следует указать, что эта частота не имеет фазовых сдвигов ни при каких комби0 наци х переключателей 19-24 на входах D,-Dg блока 15, С выхода В сигнал подаетс на двоичный счетчик- делитель 7 частоты. Число импульсов на выходе А управл емого счетчика5 делител 15 за 64 такта входных импульсов на входе Q зависит от двоичного кода, сформированного на входах D,-D с помощью переключателей 19-24 и равно Кд„ N-, где N - число,со0 ответствующее двоичному коду на входах D,-D .
NA
Благодар логическим схемам 16 и 17 число импуль сов на выходе А
N (здесь и далее Кд, ,N; - число импульсов на выходах А и А счетчика J5 соответственно вз тых за 64 такта входных импульсов ).Во врем рабочего хода по кадру луча телевизионного монитора 12 триггер 18 находитс в единичном состо нии, и число импульсов на выходе блока 15 Кд| 64 независимо от положени переключателей 19-24. В момент прихода
т.е.
кадрового импульса с блока 7,
после окончани рабочего хода по кадру луча телевизионного монитора 12, триггер 18 устанавливаетс в нулевое состо ние и на входах D,-Dg блока 15 по вл етс двоична кодова комбинаци , соответствующа установленной на переключател х 19-24, Поэтому в следующие 64 такта входных импульсов на выходе А, по витс лишь N вместо 64, по вл ющихс во все остальное врем . После окончани 64 тактов ходных импульсов триггер 18 устанавиваетс в единичное состо ние сигналом с выхода В счетчика 15.
1438689
Таким образом за врем , соответст- сигнал подаетс на базу транзистора вующее одному кадру на мониторе 12, VT 45, выполн ющего функцию усили- блок управлени движени (2 или 3) тел -буфера. В этом каскаде происхо- пропускает на блок 4 или 5 соответст- g ДИТ регулировка амплитуду выходного венно на 64-N импульсов меньше, чем сигнала. Б эмиттер транзистора 45 поступает с генератора 1. За счет включен резистор 53 отрицательной об- этого возникает фазовьш сдвиг между ратной св зи по посто нному току дл сигналами синхронизации, вырабатывае- температурной стабилизации. Дополни- мыми блоком 7 и сигналом изображени , 10 тельно сигнал усиливаетс выходным формируемым блоками 4 и 5.каскадом на транзисторе VT 46. С коллекторной нагрузки 54 через раздели : тельный конденсатор С 58 сигнал пода тетс на выход, В эмиттер транзистора
где f - частота сигнала с блока J. 15 VT 46 включены элементы 55-57 отриУказанный фазовый сдвиг приводит цательной обратной св зи по посто н- к движению изображени , соответствую- ному и переменному току, щего сигналу с блоков 4 или 5 с по- Дл стабилизации амплитуды выход- сто нной скоростью, равнойного сигнала используетс каскад на
X, 1.. f20 транзисторе VT 48. Выходное напр жеTC к ние через конденсатор С 59 подаетс
где 1 - рабоча длина экрана теле- на диодный вьшр митель VT 47. Полувизионного монитора 12; ченное посто нное напр жение сглажи- Т - врем рабочего хода луча ваетс фильтром из элементов 60 и 61 ЭЛТ телевизионного монито- 25 и поступает на затвор полевого тран- ра по строке}зистора 48, сток которого подключен
f - частота кадров.к коллектору транзистора 45, При увеСхема блоков 4 и 5, собранна анаг- личении амплитуды синусоидального логично, работает следующим образом. сигнала на выход усилител увеличиваСигнал от блока 2 или 3 поступает ЗО етс посто нное напр жение на перехо- на вход 1 делител 31 частоты. На вы- де затвор-исток транзистора 48 и ходах 2-6 делитель частоты выдает уменьшаетс сопротивление канала следующие частоты: 1 МГц и 500 кГц, сток-исток, при этом уменьшаетс амп- 250, 125 и 62,5 кГц соответственно. литуда сигнала на базе транзистора 46, Форма сигнала-меанд. Сигналы с выхо- g а следовательно, и на выходе усили- дов через разделительные сопротивле- тел . Таким образом, происходит ста- ни К 32-36 поступают на фильтры билизаци амплитуды выходного сигнала. 37-41, выполненные со схеме парал- с выхода усилител сигнал подаетс лельного LC колебательного контура и на блок 6 формировани сигнала пол настроенные на соответствующие часто- 40 изображени . Принципиальна схема ты. Выдел первую гармонику, фильт- блока 6 показана на фиг.6. На вход 5 ры выдают синусоидальные сигналы одновибратора 64 подаетс положитель- указанных выше частот, которые посту- ный строчный синхронизирующий импульс пают на переключатель 42, Выбранна А (фиг.7а). В зависимости от величи- переключателем необходима частота 5 «ь: RC элементов 74 и 78, на выходе 1 подаетс на усилитель 43. Сигналы с одновибратора 64 формируетс отри- фильтров 37-41 могут иметь различное цательный импульс В длительностью t. амплитудное значение, поэтому усили- Переменным резистором 74 можно регу- тель 43 имеет схему стабилизации амп- лировать длительность от О до 64 мкм литуды выходного сигнала.gg (длительность строки).
Усилитель работает следующим обра- По положительному фронту импуль- зом.са В запускаетс одновибратор 65,
Синусоидальный сигнал с одного из на выходе 6 которого формируетс по- выбранных фильтров через разделитель- ложительный импульс с длительностью ньш конденсатор С 49 поступает на ис- 5 t . Переменным резистором 75 можно токовый повторитель VT 44, входное со- регулировать длительность от О до противление которого 1 мОм, что необ - 64 мкм. Сигнал импульса С использует- ходимо дл з меньшени нагрузки на с дл коммутации поле-тест по стро- фильтры. С истока транзистора VT 44 кам. При С, равному логическому О,
должен включатьс сигнал пол , а при С, равном логической 1, включаетс сигнал изображени ,
Аналогично работают одновибрато- ры 66 и 67 дл формировани сигнала коммутации поле-изображение по кадрам , только на вход 5 одновибратора 66 подаетс положительный кадровый синх- ронизируюпщй импульс D (фиг,7б), а переменными резисторами 76 и 77 регулируетс длительность импульсов с од- новибраторов от О до 20 мс (длительность кадра). На выходе 6 одновибра
898
а второй вход модул тора ркости соединен с выходом генератора модулирующего напр жени , видеоконтрольный блок, о тличающеес тему что, с целью расширени возможности демонстрации тестов по полю на фоне помех, оно дополнительно снабжено вторым блоком зшравлени движени ,первый йход которого последовательно соединен с выходом задающего генератора и первым входом первого блока управлени движе
нием, второй вход которого последова-- тельно соединен с вторым входом вто
тора 67 формируетс сигнал С коммута- 15 рого блока управлени движением, пер- ции двух полей по кадрам. Сигнал, коммутации полей по строкам С и по кадрам С подаетс на схему совпадени 2И-НЕ (входы -1 и 2), выполненную на логическом элементе 68. На выходе 3 20 схемы совпадени получаетс смесь строчных и кадровых импульсов Е коммутации полей. Эта смесь через делитель 82-84 поступает на базу транвым входом блока формировани пол изображени и первым выходом двоичного счетчика-делител частоты, первый вход которого соединен с первым выходом первого блока управлени движением , второй выход которого соединен с входом первого блока формировани изображени , выход которого соединен с вторым входом блока формировани
зистора 70, выполн ющего функцию пре- 25 пол изображени , третий вход которо
образовател уровн .
При сигнале Е, равном логической 1, транзистор 70 закрываетс и потенциал коллектора становитс равным минус 15В, открываетс электронный ключ 72, пропуска сигнал пол на выход блока 6 при сигнале Е, равном, логическому О, транзистор 70 открываетс , потенциал коллектора будет около 4-5 В, электронный ключ 72 запираетс . Дл противофазного управлени электронным ключом 73 импульс Е инвертируетс логическим элементом 69 (входы 4 и 6). Полученный на выходе 6 сигнал F управл ет через преобразователь уровн на транзисторе 71 электронным ключом 73. При открьшании ключа 73 сигнал изображени передаетс на выход блока 6, а далее на блок 11 формировани телевизионного сигнала, в котором в видеосигнал замешиваетс синхросмесь кадровых и строчных импульсов . Полный телевизионный сигнал из блока 11 подаетс на видеоконтрольное устройства 12.
Claims (3)
1. Устройство дл демонстрации синусоидальных тестов, содержащее за- дающий генератор, двоичный счетчик- делитель частоты, модул тор ркости, первьш вход которого соединен с выходом генератора опорного напр жени .
рого блока управлени движением, пер-
вым входом блока формировани пол изображени и первым выходом двоичного счетчика-делител частоты, первый вход которого соединен с первым выходом первого блока управлени движением , второй выход которого соединен с входом первого блока формировани изображени , выход которого соединен с вторым входом блока формировани
0
5
5
0
0
5
го соединен с вторым выходом двоичного счетчика-делител частоты, третий выход-которого соединен с первым входом блока формировани полного телевизионного сигнала, второй вход которого соединен с выходом блока формировани пол изображени , четвертый вход которого соединен с выходом второго блока формировани изображени , вход которого соединен с выходом второго блока управлени движением, причем выход блока формировани полного телевизионного сигнала соединен с в ходом видеоконтрольного блока,а третий вход блока формировани полного телевизионного сигнала соединен с выходом модул тора ркое - ти.
2. Устройство по п.1, о т л и - чающеес тем, что первый блок управлени состоит из счетчика-делител , на С-вход которого подаетс сигнал с блока задающего генератора и этот же сигнал, инвертируемый последовательно первым и вторым элементами 2И-НЕ, поступает на У -вход счетчика-делител , причем второй вход второго элемента 2И-НЕ соединен с вторым выходом счетчика-делител и S-входом D-триггера, выход которого соединен через группу переключателей S1-S6 с D -D -входами соответственно , причем С-вход D-триггера сое9143868910
динен с вторым выходом блока счетчи-- 3. Устройство по п.2, о т л и - ка-делител частоты, а первый выход чающеес тем, что второй вы- счетчика-делител соединен с вхо- од счетчика-делител второго блока дом блока формировани изображе -- управлени соединен с входом блока
„,,,,,т,- - гталт топо- иЯГТПТЫ .
НИЯ.
счетчика-делител частотыt
3. Устройство по п.2, о чающеес тем, что в од счетчика-делител второ управлени соединен с входо
„,,,,,т,- - гталт топо- иЯГТПТЫ .
счетчика-делител частотыt
Фиа.}
25...30
.
о у- --
6667
Фиг. 6
а
4J1
Л
С , с
1
Ткс
TCCU
Л
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864103382A SU1438689A1 (ru) | 1986-08-07 | 1986-08-07 | Устройство дл демонстрации синусоидальных тестов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864103382A SU1438689A1 (ru) | 1986-08-07 | 1986-08-07 | Устройство дл демонстрации синусоидальных тестов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1438689A1 true SU1438689A1 (ru) | 1988-11-23 |
Family
ID=21251227
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864103382A SU1438689A1 (ru) | 1986-08-07 | 1986-08-07 | Устройство дл демонстрации синусоидальных тестов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1438689A1 (ru) |
-
1986
- 1986-08-07 SU SU864103382A patent/SU1438689A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свир.етельство СССР № 1119123, кл. А 61 В 3/60, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1438689A1 (ru) | Устройство дл демонстрации синусоидальных тестов | |
KR830004009A (ko) | 오프셋트전압을 제거한 스위치된 텔레비젼 수평발진기 주파수제어루프 | |
DK141980B (da) | Kobling til synkronisering af en liniesekventielomskiftning i en farvefjernsynsmodtager af pal-eller secam-typen | |
US2256530A (en) | Synchronizing system | |
KR910009048A (ko) | 비디오 신호 처리 회로 및 선동기 회로를 포함하는 화상 디스플레이 장치 회로 | |
GB1372643A (en) | Method of and apparatus for remote control | |
US2236705A (en) | Composite signal device | |
CN1319273C (zh) | 振荡器的相位控制 | |
US2741661A (en) | Transmission of horizontal and vertical pulses as distinct frequencies | |
KR910006315Y1 (ko) | 모니터의 화면 분할회로 | |
US20020075045A1 (en) | Frequency multiplier | |
SU1525913A1 (ru) | Устройство подстройки частоты генератора с частотной модул цией | |
KR100590915B1 (ko) | 액정 표시 장치의 액정 극성 반전 신호 제어 장치 | |
CN100433558C (zh) | 黑白相机同步锁定的同步信号转换装置 | |
SU628622A1 (ru) | Устройство синхронизации модемов с фазовыми сигналами | |
SU943723A1 (ru) | Устройство дл получени разностной частоты двух импульсных последовательностей | |
JPS6022696Y2 (ja) | 高圧発生装置 | |
KR100297430B1 (ko) | 인버터 회로의 게이트 드라이브 회로 | |
SU1107252A1 (ru) | Перестраиваемый RC-генератор | |
SU855965A1 (ru) | Устройство дл формировани импульсной последовательности | |
SU882025A1 (ru) | Устройство передачи и приема телевизионного сигнала в сокращенной полосе частот | |
KR970005112Y1 (ko) | 위상동기장치 | |
SU1307603A1 (ru) | Устройство автоматической подстройки частоты и фазы | |
SU1379906A1 (ru) | Стабилизирующий преобразователь посто нного напр жени | |
SU1633517A1 (ru) | Устройство дл формировани сигнала изображени |