SU1426470A3 - Устройство дл коррекции видеосигналов - Google Patents

Устройство дл коррекции видеосигналов Download PDF

Info

Publication number
SU1426470A3
SU1426470A3 SU762385701A SU2385701A SU1426470A3 SU 1426470 A3 SU1426470 A3 SU 1426470A3 SU 762385701 A SU762385701 A SU 762385701A SU 2385701 A SU2385701 A SU 2385701A SU 1426470 A3 SU1426470 A3 SU 1426470A3
Authority
SU
USSR - Soviet Union
Prior art keywords
generator
main memory
input
unit
memory
Prior art date
Application number
SU762385701A
Other languages
English (en)
Inventor
Ниномия Такеси
Original Assignee
Сони Корпорейшн (Фирма)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сони Корпорейшн (Фирма) filed Critical Сони Корпорейшн (Фирма)
Priority to SU762385701A priority Critical patent/SU1426470A3/ru
Application granted granted Critical
Publication of SU1426470A3 publication Critical patent/SU1426470A3/ru

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  устранени  ошибок, введенных во врем  записи или воспроизведени  информации. Целью изобретени   вл етс  повьшение надежности устройства . Устройство дл  коррекции видеосигналов содержит блок ввода информации , состо щий из демодул тора 1, буферного усилител  2, блок 3 фиксации амплитуды, усилител  4, аналого-цифрового преобразовател  5, блок 6 основной пам ти, блок вывода информации , состо щий из блока 7 буферной пам ти, цифроаналогового преобразовател  8 и процессора 9, генератор 10 синхроимпульсов, генератор 11 считывани , блок 12 управлени  основной пам тью, генератор 13 записи, селекторы 14, 15, генератор 16 пуска, детектор 17, блок 18 фиксации ошибки скорости, блок 19 управлени  адреса-- цией основной пам ти, пам ть 20 пропадани , оперативную пам ть 21. 1 з.п. ф-лы, 3 ил. {2 S со с

Description

- Ф I
SfCDOtpi
,1 5-I--3
см
: Изобретение относитс  к вычисли- |гельной технике и может быть исполь- ёовано дл  устранени  ошибок, введенных во врем  записи или воспроизведени  информации. I Цепью изобретени   вл етс  повьш%- ние надежности устройства.
На фиг. 1 представлена структурна  схема устройства; на фиг. 2 - диаграмма , иллюстрирующа  цветной видеосигнал , который подаетс  на устройство дл  устранени  ошибок информационных сигналов , на фиг. 3 - временна  диаграмма, показывающа  циклическую iпоследовательность, при которой осуществл етс  нормальна  запись инфор- мационных сигналов в несколько блоков пам ти и считывание информации из этих блоков пам ти.
Устройство содержит блек ввода информации , состо щий из демодул тора 1, буферного усилител  2, блока 3 фиксации амплитуды, усилител  4, ан,а- лого-цифрового преобразовател  5, блок 6 основной пам ти, состо щий из четьгрех модулей пам ти, блок вывода информации, состо щий из блока 7 буферной пам ти, цифроаналогового преобразовател  8 и процессора 9, генератор 10 синхроимпульсов, генератор 11 считывани , блок 12 управлени  основной пам тью, генератор 13 записи, селекторы 14 и 15, генератор 16 пуска, детектор 17, блок 18 фиксации ошибки скорости, блок 19 управлени  адресацией основной пам ти, пам ть 20 пропадани  , дополнительную оперативную пам ть 21, входную 22 и выходную 23 шины.
Устройство работает следующим образом .
Устройство (фиг. 1) содержит входную шину 22, предназначенную дл  приема периодических информационных сигналов, например, составных цветных видеосигналов, воспроизводимых видеомагнитофонами VTR и содержащих оишб- ки. Если воспроизводимый составной цветной видеосигнал, поступающий на шину 22, еще не приведен в стандартную форму NTSC, то такие сигналы пода ютс  на демодул тор 1, в состав которого может входить кодирующее устройство NTSC. Результирующий цветной видеосигнал NTSC подаетс  через буферный усилитель 2 на блок 3 фиксации амплитуды, а с него через усилитель 4 на аналого-цифровой преобра
0
5
0
5
0
5
0
5
зователь 5. В устройстве предусмотрена обратна  св зь по посто нному току между усилител ми 2 и 4 так,что цветные видеосигналы NTSC фиксируютс  в форме восстановленного сигнала посто нного тока.
Восстановленные в форме посто нного тока цветные видеосигналы, формируемые усилителем 2, поступают затем на селектор 15, которьш осуществл ет вьщеление сигнала синхронизации по горизонтали, а также на селектор 14, который управл етс  выделенными сигналами горизонтальной синхронизации так, чтобы выделить сигналы пакета из цветных видеосигналов NTSC.. Выделенные указанным образом сигналы синхронизации по горизонтали и сигналы пакета подаютс  на генератор 10 синхроимпульсов, котйрый формирует синхр оимпульсы записи WRCK относительно высокой частоты, например, примерно 10,74 мгГц, т.е. частоты, котора  в три раза превьшает частоту fc цветовой поднесущей сигналов NTSC, причем их частота или скорость повторени  и фаза измен ютс  согласно с изменени ми частоты и фазы соответственно сигналов синхронизации по горизонтали , а также сигналов пакета, выделенных их входных цветных видеосигналов таким образом, что они следуют один за другим, т.е. завис т от ошибок во входных сигналах. Синхронизирующие сигналы записи ШСК, формируемые генератором 10 и имеюш е частоту около 10,74 МГц, поступают на аналого-цифровой преобразователь 5 и блок 3 фиксации амплитуды дл  управлени  скоростью, с которого осуществл ютс  указанные замеры демоду- лированных или детектированных видеосигналов , а также скоростью, с которой преобразователь 5 Осуществл ет преобразование замеренных сигналов из первоначальной аналоговой в цифровую форму. В ответ на каждый синхроимпульс записи, поступающий от генератора 10, аналого-цифровой преобразователь 5 вводитс  в действие и фиксирует значение демодулированного видеосигнала , осуществл   преобразование последнего в сигналы с параллельными двоичными разр дами, например, в двоичное число, состо щее из восьми параллельных двоичных разр дов.
Параллельные двоичные разр ды преобразованной в цифровую форму информации сигнала подаютс , с преобразовател  5 на блок 6 основной пам ти с помощью цифровой информационной шины, котора  показана, в виде двухпроводной линии. Блок 6 основной пам ти содержит модули пам ти МИ-1, МИ-2, Ш1-3 и МИ-А, каждый из которых содержит множество регистров сдвига, количество которых, равно количеству па- раллельных разр дов, формирующих каждое слово преобразованных в цифровую форму видеосигналов. Каждый из модулей пам ти состоит из восьми регистров сдвига. Желательно, чтобы емкость 15 писью, проход щих в повтор ющейс 
каждого регистра сдвига в модул х пам ти была выбрана таким образом, что с учетом частоты синхроимпульсов записи , поступающих от генератора 10, емкость была бы достаточна дл  хра- 20 нени  преобразованной в цифровую форму информации, соответствующей одному или более, предпочтительна у четному числу, т.е. 2, 4, 6, 8 и т.д. горизонтальных или линейных интервалов входных видеосигналов. В случае цветных видеосигналов NTSC при частоте, синхронизирующих импульсов записи на каждый горизонтальный или линейный интервал (фиг. 2),. обозначенный индексом Н, приходитс  682,5 слов цифровой информации. Однако в устройстве коррекции видеосигналов сигналы синхронизации по горизонтали и сигналы пакета, имеющие место в течение интервала оС в каждый период затемнени  горизонтального обратного хода, предпочтительно выдел ютс  из вход- ных видеосигналов перед преобразованием последних в цифровую форму, только 640 слов цифровой информации должны запоминатьс  в регистрах модулей пам ти МИ-1,Ш-2, МИ-3 и МИ-4 дл  каждого из горизонтальных или линейных интервалов, подлежащих записи в них.
Разделенные сигналы синхронизации по горизонтали поступают на генератор 13 записи, который формирует импульсы пуска записи WST на заранее заданных интервалах, например, в начале каждого горизонтального или линейного интервала входных видеосигналов в том случае, если цифрова  информаци , соответствующа  одному горизонтальному или линейному интервалу , должна быть записана в каждом из блоков пам ти.
Импульсы пуска записи WST, формируемые генератором 16 пуска, а также синхроимпульсы записи ШСК, поступающие от генератора 10, подаютс  на блок 19 управлени  адресацией основной пам тью, который управл ет работой блока 12 управлени  основного блока пам ти, обеспечива  селективное выполнение операций записи и воспроизведени  в модул х пам ти МИ-t, МИ-2, МИ-3 и МИ-4. При нормальных услови х блок 19 вызьшает формирование блоком 12 сигналов управлени  за
5
0
5
0
5
0
5
циклической последовательности и подаваемых соответственно на модули пам ти МИ-1, МИ-2, МИ-3 и МИ-4, чтобы задать последовательность выбора или ввода в действие указанных модулей пам ти при записи в выбранный модуль пам ти преобразованной в цифровую форму информации, соответствующей требуемому количеству горизонтальных или линейных интервалов входных видеосигналов. Далее, блок 12 получает синхроимпульсы записи WRCK от генератора 10 в период записи, величина которого определ етс  каждым сигналом управлени  записью, блок 12 подает синхроимпульсы записи WRCK на соответствующий модуль пам ти который , затем выбираетс  или вводитс  в действие дл  записи так, что преобразованна  в цифровую форму информаци , соответствующа  требуемому количеству горизонтальных или линейных интервалов видеосигналов, записываетс  в регистры сдвига завис щей от частоты синхроимпульсов записи WRCK, котора  измен етс  в соответствии с величиной ошибок во входных видеосигналах .
После недлительного хранени  в модул х пам ти МИ-1, МИ-2, МИ-3 и. МИ-4 преобразованна  в цифровую форму информаци  видеосигнала считываетс  из блока 6 в заранее заданной последовательности. Чтобы определить скорость синхронизации, с которой преобразованна  в цифровую форму информаци  считываетс  из каждого блока пам ти, устройство имеет в своем составе стандартный генератор 10 синхроимпульсов , который формирует несущий сигнал фиксированной или стандартной частоты, например, стандартной частоты fc цветовой поднесущей 3,58 МГц дл  цветных видеосигналов
N pSC, подава  указанный сигнал на генератор 11 считывани , который, в свою очередь, формирует синхроимпульсы считывани  стандартной частоты, например 10,74 мгГц по крайней мере в начале и в конце каждого периода снитывани . Генератор синхронизации предназначен дл  генерации пусковых импульсов считывани  ШСК, например Е интервалах, соответствующих требуемому количеству горизонтальных или хинейных интервалов видеосигналов ilSC, записанных в каждом блоке .
Пусковые импульсы считывани  RST, ()ормируемые генератором 10, поступа- от на блок 19, а синхронизирующие |1мпульсы считывани , RCK поступают с генератора 11 на блоки 19 и 12. При нормальных услови х работы блок 19, отправл   блоком 12, об еспечивает |)ормирование последним сигналов управлени  считыванием, по вл ющихс  в повтор ющейс  циклической последо- 1вательности и поступающих соответст- |венно на модули пам ти МИ-1, МИ-2, 1МИ-3 и МИ-4, чтобы задать последова- |тельиость, в которой указанные модул
iпам ти выбираютс  или ввод тс  в дей- gg дает соответствующий корректирующий :ствие дл  считывани  из них преобра- сигнал ошибки скорости на генератор
зованной в цифровую форму информации, соответствующей количеству горизонтальных или линейных интервалов, ко-- ; торые были предварительно записаны I в выбранный модуль пам ти. Далее в i течение периода считывани , длитель- I ность которого определ ет кажда1Й сиг- ; нал управлени  считьшанием, блок 12 управлени  подает синхроимпульсы считывани  RCK на выбранный или введенный в действие модуль пам ти так, что преобразованна  в цифровую форму информаци , соответст вующа  одному или более горизонтальных или линейных интервалов видеосигналов, считываетс  из регистров сдвига выбранного модул  пам ти со стандартной скоростью синхронизации синхроимпульсов RCK.
Синхроимпульсы считывани  RCK поступают также на блок 7 буферной пам ти , который принимает преобразованную в цифровую форму информацию, последовательно считываемую из блока 6, а также на цифроаналоговый преобразователь 8, который вводитс  в работу дл  обратного преобразовани  цифрового выходного сигнала с блока 7 а анало
говую форму. Аналоговый входной сигнал преобразовател  8 подаетс  затем на процессор 9, в который поступает также сигнал несущей частоты от генератора 10 и который вводитс  в действие дл  суммировани  с выходным сигналом преобразовател  8 цветового пакета и составных синхросигналов, которые были предварительно выделены из входных видеосигналов. Результирующие составные цветные видеосигналы получают на выходной шине 23 процессора 9.
Дл  корректировки ощибок скорости , которые могут иметь место во входных видеосигналах, устройство определ ет ошибку скорости генератсура 13 в течение каждого периода записи, а затем подает определенную ошибку скорости в пам ть 20 пропадани  с по- , мощью блока 18 фиксации ошибки скорости . Дополнительна  оперативна  пам ть 21, управл ема  блоком 19, за- 5°поминает ошибку скорости, определенную в течение периода записи каждого модул  пам ти МИ-1, МИ-2, МИ-3 и №1-4, а в течение периода считывани  из каждого модул  пам ти пам ть 21 по5
0
5
0
5
0
5
11, где происходит модул ци  выходного сигнала генератора 11 (сигналов RCK), соответствующа  полному исключению или компенсации ошибки скорости . Таким образом, синхроимпульсы считывани  RCK, имеющие стандартную частоту в начале и в конце каждого периода считьшани , могут претерпевать изменени  по фазе в течение указанного периода считывани .
Устройство снабжено детектором 17 с фиксации любого пропадани  во входных видеосигналах и формирует Сигнал пропадани , подаваемьй в блок 19, а также пам тью 20 пропадани , в которой хранитс  информаци , относ ща с  к пропаданию во,входных видеосигналах и используема  дл  выбора последовательности считывани  из модулей пам ти, а также дл  записи в последние видеоинформации, свободной от пропадани  таким образом, чтобы его исключить и получить на выходной шине 23 откорректированный сигнал.

Claims (2)

1. Устройство дл  коррекции видеосигналов , содержащее блок ввода информации , состо щий из последовательно соединенных демодул тора, буферного усилител , блока фиксации амплитуды , усилител  и аналого-цифрового преобразовател , выход которого подключен к входам блока основной пам ти , вьшолненного из четырех модулей пам ти МИ-1, МИ-2, МИ-3 и МИ-4, блок вывода информации, состо щий из последовательно соединенных блока буферной пам ти, цифроаналогового преобразовател  и процессора, -выход которого  вл етс  выходом устройства, а вход блока буферной пам ти соединен с входом блока основной пам ти, генератор синхроимпульсов, первый выход которого подсоединен к соответствующему входу процессора, а второй выход - к генератору считьшани , выход которого подсоединен к блоку управлени  основной пам тью, к блоку буферной пам ти и цифроаналоговому преобразователю, выходы блока управлени  основной пам тью соединены с соответствующими входами блока основной пам ти, выход генератора записи присоединен к входу управлени  блока основной пам ти, к входам блодса фиксации амплитуды и к входу аналого- цифрового преобразовател , выход буферного усилител  соединен через се
лекторы с входами генератора записи и генератора пуска соответственно, и детектор, вход которого подключен к входу демодул тора и  вл етс  входом устройства, отличающеес  тем, что, с целью повышени  надежности устройства, оно содержит блок управлени  адресацией основной пам ти, выходы управлени  которого подключены к блоку управлени  основной пам ти, адресные выходы - к генератору считывани , один вход блока управлени  адресацией основной пам ти подключен к третьему выходу генераторе синхроимпульсов, другие входы - соответственно к выходам детектора и генератора записи, и пам ть пропадани , подключенна  к адресным входам - выходам блока управлени  основной пам ти.
2. Устройство по п. 1, о т л и- ,чающеес  тем, что оно содер- 25 жит дополнительную оперативную пам ть одни входы,которой подключены соответственно к блоку фиксации ощибки скорости и генератору записи, а другие - к блоку управлени  адресацией 30 основной пам ти, а выходы дополни- . тельной оперативной пам ти подключены к генератору считывани .
Фиг. 2
н
ос
Mdl
миг ми
MiJIf
Фиг.З
SU762385701A 1976-07-17 1976-07-17 Устройство дл коррекции видеосигналов SU1426470A3 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762385701A SU1426470A3 (ru) 1976-07-17 1976-07-17 Устройство дл коррекции видеосигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762385701A SU1426470A3 (ru) 1976-07-17 1976-07-17 Устройство дл коррекции видеосигналов

Publications (1)

Publication Number Publication Date
SU1426470A3 true SU1426470A3 (ru) 1988-09-23

Family

ID=20670402

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762385701A SU1426470A3 (ru) 1976-07-17 1976-07-17 Устройство дл коррекции видеосигналов

Country Status (1)

Country Link
SU (1) SU1426470A3 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US № 3860952, кл. G 11 С 7/00, опублик. 1975. Патент US № 3942197, кл. G 11 С 7/00, опублик. 1975. *

Similar Documents

Publication Publication Date Title
US4275457A (en) Apparatus and method for receiving digital data at a first rate and outputting the data at a different rate
EP0065365B1 (en) Digital television apparatus
US4654853A (en) Data transmission method
US4698698A (en) Digital television signal processing apparatus
US4499506A (en) Video signal recording and/or reproducing system
US4437125A (en) Digital signal processing method and apparatus
US4772959A (en) Digital signal recording and reproducing apparatus
US4345272A (en) Video signal processing apparatus
GB1521213A (en) Video time base corrector
US4451920A (en) PCM Signal processing apparatus
US4470142A (en) Data processing
JPH0444342B2 (ru)
DK168977B1 (da) System til genskabelse af farveburstsignaler
KR940009482B1 (ko) 시간축보정장치
GB2247133A (en) Digital image signal playback circuit.
JPH01318490A (ja) 映像信号の欠落補償装置
SU1426470A3 (ru) Устройство дл коррекции видеосигналов
US5093732A (en) Apparatus for correcting time base fluctuations in digital signals
US4698811A (en) Method and apparatus for generating error correction codes for digitized picture signal recording/reproducing
JPS6215946B2 (ru)
US4561083A (en) Memory circuit write-in system
KR860002912A (ko) 문자방송 수신장치의 오차정정제어방법 및 그 장치
GB2201067A (en) Error correction
SE7504739L (sv) Sett och anordning for endring av tidsvariabel signals tidbas
SU777690A1 (ru) Способ синхронизации процесса воспроизведени информации в аппаратах магнитной записи