SU1406749A1 - Формирователь пр моугольных импульсов - Google Patents

Формирователь пр моугольных импульсов Download PDF

Info

Publication number
SU1406749A1
SU1406749A1 SU864209026A SU4209026A SU1406749A1 SU 1406749 A1 SU1406749 A1 SU 1406749A1 SU 864209026 A SU864209026 A SU 864209026A SU 4209026 A SU4209026 A SU 4209026A SU 1406749 A1 SU1406749 A1 SU 1406749A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
bus
output
resistor
base
Prior art date
Application number
SU864209026A
Other languages
English (en)
Inventor
Владимир Андреевич Мухин
Original Assignee
Предприятие П/Я Г-4149
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4149 filed Critical Предприятие П/Я Г-4149
Priority to SU864209026A priority Critical patent/SU1406749A1/ru
Application granted granted Critical
Publication of SU1406749A1 publication Critical patent/SU1406749A1/ru

Links

Abstract

Изобретение относитс  к импульсной технике и может быть использовано а устройствах контрольно-измерительной аппаратуры. Цель изобретени  расширение функциональных возможностей формировател  пр моугольных импульсов - достигаетс  путем использовани  в качестве управл ющего сигнала импульсов положительной и отрицательной логики. При подаче логической единицы положительной пол рности на вход 1I транзистор (Т) 2 закрываетс , открываетс  Т 1, положительна  шина первого источника питани  подключаетс  к выходной шине и к точке соединени  резисторов 8 и 9, благодар  чему Т 4 открываетс  и закрываетс  Т 3, а Т 1 удерживаетс  в открытом состо нии. При подаче логического нул  на шину 1 Т 2 открьшаетс , а Т 1 закрьшаетс  и уменьшает ток через резистор 9 на базу Т 4. При этом Т 4 закрываетс  и открываетс  Т 3, и отрицательна  шина второго источника питани  через открытый Т 3 подключаетс  к выходной шине. По входу 12 формирователь работает аналогично , но входной сигнал должен быть отрицательной пол рности. 2 ил. с (Л

Description

/Го4 H .f/
s
ГО
/
5
а
4
Р
фиг.1
Изобретение относитс  к импульс iioi i технике и может быть использова- ( в устройс1вах контрольно-измерительной аппарагуры.
Цель изобретени  - расширение области применени  формировател  пр моугольных импульсов путем использовани  в качестве управл ющего сигнала импульсов положительной и отрицательной логики.
На фиг. 1 представлена принципиальна  схема формировател ; на фиг. 2 - эпюры входного и выходного сигналов.
Формирователь пр моугольных импульсов, содержит ф- п-р-транзис- торы 1, 2, п - р - п-транзисторы 3, 4, резисторы 5 - 10, первый, второй входы 1, 12.
Эмиттеры транзисторы I, 2 соединны с положительной шиной источника питани  и через резистор 6 - с коллектором транзистора Д и базой 4-ранзистора 3, эмиттер которого соединен с эмиттером транзистора 4 , с отрицательной шиной источника титани  и через резистор 5 - с базой транзистора 1 и коллектором транзистора , 2 база которого через резистор 7 соединена с первым входом 11 формировател , второй вход 12 которого через резистор 10 соединен с базой транзистора А, коллектор транзистора 3 соединен с коллектором транзистора 1 и с выходом формировател , база транзистора А через резистор 9 соединена с выходом форьт- ровател , который через резистор 8 соединен с базой транзистора 2.
Формирователь работает слудеющим образом.
При подаче логической единицы положительной пол рности относительно общей шины, на вход 11 транзистор 2 закрываетс , открываетс  транзистор , положительна  шина источник питани  подключаетс  к выходной шине и к точке соединени  резисторов 8 и 9, благодар  чему транзистор 4 открываетс  и закрывает транзистор 3, а транзистор 1 удерживаетс  в открытом состо нии.
При подаче логического нул  на , входную шину 11 транзистор 2 открываетс , транзистор 1 закрываетс  и
5
0
5
0
5
0
5
0
5
уменьшает ток через-резистор 9 на базу транзистора 4, транзистор 4 также закрываетс , открываетс  транзис- 1ор 3. Отрицательна  шина второго источника питани  через открытый транзистор 3 подключаетс  к выходной шине.
По входу 12 формирователь работает аналогично, но входной сигнал должен быть отрицательной пол рности.

Claims (1)

  1. Формула изобретени 
    Формирователь пр моугольных импульсов , содержащий первый и второй транзисторы противоположног О типа проводимости третий и четвертый тран- зис;торы противоположного типа проводимости первый, второй, третий, четвертый , п тый, шестой резисторы, причем коллекторы третьего и четвертого транзистора объединены и соединены с выходом формировател , эмми- тер первого транзистора соединен с положительной шиной двухпол рного источника питани , эмиттер второго транзистора соединен с отрицательной шиной двухпол рного источника питани , база первого транзистора соединена с первым выводом первого резистора, база второго транзистора соединена с первым выводом второго резистора, отличающийс  тем, что, с целью расширени  области применени  формировател , жмиттер третьего транзистора соединен с эмиттером первого транзистора и с первым выво дом третьего резистора, эмиттер второго транзистора соединен с эмиттером четвертого транзистора и с первым выводом четвертого резистора, база третьего транзистора соединен с коллектором первого транзистора, база которого через п тый резистор соединена с выходом формировател , коллектор второго транзистора соединен с базой четвертого транзистора, база четвертого транзистора через шестой резистор соединена с выходом формировател , обща  шина двухпол рного источника питани  соединена с общей шиной формировател , первый и второй входы формировател  соединены с вторыми выводами первого и второго резисторов соответственно.
    фиг. 2
SU864209026A 1986-12-31 1986-12-31 Формирователь пр моугольных импульсов SU1406749A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864209026A SU1406749A1 (ru) 1986-12-31 1986-12-31 Формирователь пр моугольных импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864209026A SU1406749A1 (ru) 1986-12-31 1986-12-31 Формирователь пр моугольных импульсов

Publications (1)

Publication Number Publication Date
SU1406749A1 true SU1406749A1 (ru) 1988-06-30

Family

ID=21290428

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864209026A SU1406749A1 (ru) 1986-12-31 1986-12-31 Формирователь пр моугольных импульсов

Country Status (1)

Country Link
SU (1) SU1406749A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5118965A (en) * 1989-03-29 1992-06-02 Nokia Mobile Phones Ltd. Analog pulse converter from square to triangular to cos2 wave

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 668078, Кл. Н 03 К 5/01, 1976. Авторское свидетельство СССР 1221721, КЛ. Н 03 К 5/01, 1984. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5118965A (en) * 1989-03-29 1992-06-02 Nokia Mobile Phones Ltd. Analog pulse converter from square to triangular to cos2 wave

Similar Documents

Publication Publication Date Title
JPS6413816U (ru)
SU1406749A1 (ru) Формирователь пр моугольных импульсов
SU976481A1 (ru) Мультивибратор
GB2014388A (en) Transistor bridge circuit
SU613478A1 (ru) Устройство управлени импульсным тиристорным преобразователем
SU1411940A2 (ru) Формирователь пр моугольных импульсов
SU1471293A1 (ru) Двухпороговое устройство
SU627561A1 (ru) Формирователь импульсов
SU1283945A1 (ru) Двухтактный усилитель
SU1554121A1 (ru) Генератор пилообразного напр жени
SU1359901A1 (ru) Транзисторный переключатель
SU921050A1 (ru) Триггер
SU851766A1 (ru) Амплитудный преобразователь
SU1721807A1 (ru) Формирователь импульсов
SU1732443A1 (ru) Форсирующее устройство
SU1443161A1 (ru) Транзисторный ключ
SU1152086A1 (ru) Логическа схема ЭСЛ типа
SU1137575A1 (ru) Формирователь импульсов
SU1195423A1 (ru) Генератор импульсов
SU1325668A1 (ru) Триггер
SU699659A1 (ru) Формирователь импульсов
SU921051A1 (ru) Триггер
SU1248056A1 (ru) Логическа чейка
SU1252907A1 (ru) Двойной балансный модул тор
SU801226A1 (ru) Двухтактный усилитель мощности