SU1406741A1 - Генератор тестовых последовательностей - Google Patents

Генератор тестовых последовательностей Download PDF

Info

Publication number
SU1406741A1
SU1406741A1 SU864156736A SU4156736A SU1406741A1 SU 1406741 A1 SU1406741 A1 SU 1406741A1 SU 864156736 A SU864156736 A SU 864156736A SU 4156736 A SU4156736 A SU 4156736A SU 1406741 A1 SU1406741 A1 SU 1406741A1
Authority
SU
USSR - Soviet Union
Prior art keywords
generator
switch
inputs
output
outputs
Prior art date
Application number
SU864156736A
Other languages
English (en)
Inventor
Игорь Петрович Кобяк
Виктор Иванович Шилинговский
Владимир Михайлович Галецкий
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU864156736A priority Critical patent/SU1406741A1/ru
Application granted granted Critical
Publication of SU1406741A1 publication Critical patent/SU1406741A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение может быть использовано в вычислительной и информационно-измерительной технике. Цель изобретени  состоит в расширении фун кциональных возможностей генератора тестовых последовательностей и повышении достоверности контрол . Генератор тестовых последовательностей состоит из генератора 1 тактовых импульсов , генератора 2 логической единицы ,блока 3 обратной св зи, переключател  5, коммутатора 8, счетчика 9 импульсов и блока 10 управлени  коммутатором. Введение элементов И 4, 7 и 11, генератора 6 равногеро-  тной двоичной цифры и образование новых функциональных св зей способствует увеличению числа формируемых тестовых последовательностей. 1 ил. с (Л

Description

Од
j
4ib
Изобретение относитс  к импульсной технике и может быть использовано в вычислительной и информационно-измерительной технике.
Целью изобретени   вл етс  расширение фу кциональных возможностей за счет увеличени  числа формируемых тестовых последовательностей.
На чертеже представлена структур- на  схема генератора тестовых последовательностей .
Генератор тестовых последовательностей содержит генератор 1 тактовых импульсов, генератор 2 логической единицы, блок 3 обратной св зи, пер- вый элемент И 4, переключатель 5, генератор 6 равноверо тной двоичной цифры, второй элемент И 7, коммутатор 8, счетчик 9 импульсов, блок 10 управлени  коммутатором, третий элемент И 11. Выходы блока 10 управлени  коммутатором соединены с соответствующими адресными входами коммутатора 8, первый и второй выходы кото- рого соединены соответственно с первым и вторым входами управлени  счетчика 9 импульсов, счетный вход которого соединен с выходом первого элемента И 4, входы которого соединены с группой выходов коммутатора 8, первый и второй входы которого соединены соответственно с выходами второго и третьего элементов И 7 и 11, вторые входы которых соединены с п тым входом коммутатора 8, первым входом переключател  5, выходом генератора 1 тактовых импульсов и входом генератора 6 равноверо тной двоичной цифры, первый и второй выходы которого соединены соответственно с вторым и третьим входами переключател  5, первый и второй выходы которог соединены соответственно с первыми входами второго и третьего элементов И 7 и 11. Выход генератора 2 логической единицы соединен с чет- вертьм входом коммутатора 8, третий вход которого соединен с выходом блока 3 обратной св зи, входы которого соединены с соответствующими выходами счетчика 9 импульсов.
В конкретных случа х реализации устройства на переключатель 5 и ком- ксутатор 8 на соответствующие их входы может быть подан потенциал логического нул ; счетчик 9 импульсов выполн етс  реверсивным, а блок 10
0 о
5
0
5
0
5
управлени  коммутатором - в виде переключател .
Генератор тестовых последователь - ностей работает следующим образом.
Установкой блока 10 управлени  коммутатором в соответствующее положение обеспечиваетс  соответствующий режим работы устройства.Например, в первом режиме при подаче на адресные входы коммутатора 8 нулевых сигналов счетчик 9 импульсов по своим первому и второму входам управлени  устанавливаетс  в режим обратного счета (вычитани ), на один из входов первого элемента И 4 подаютс  сигналы от ге- .нератора 1 тактовых импульсов. Аналогично может быть установлен второй режим работы устройства, при котором счетчик 9 импульсов работает в режиме пр мого счета (суммировани ). В третьем режиме работы устройства на счетный вход счетчика 9 импульсов проход т сигналы с выхода блока 3 обратной св зи, счетчик 9 импульсов работает в режиме пр мого счета, т.е. устройство генерирует последовательность псевдослучайных чисел. В четвертом и п том режимах работы, в зависимости от положени  переключател  5, устройство формирует последовательность псевдослучайных чисел (второй элемент И 7 закрыт, на . счетный вход счетчика 9 импульсов, работающего в режиме пр мого счета,, поступают сигналы с выхода блока 3 обратной св зи) или обеспечивает формирование пр мых и обратных (инверсных ) псевдослучайных кодов соответственно (на второй и третий элементы И 7 и 11 подаютс  пр мое и инверсное значени  равноверо тной двоичной цифры с выхода генератора 6 равноверо тной двоичной цифры, что обеспечивает случайное и равноверо тное пе- реключение счетчика 9 импульсов из режима пр мого счета в обратного счета и наоборот). Таким образом , устройство формирует широкий спектр тестовых последовательностей.

Claims (1)

  1. Формула изобретени 
    Генератор тестовых последовательностей , содержащий генератор тактовых импульсов, выход которого соединен с первым входом переключател , генератор логической единицы, счетчик импульсов, выходы которого соедийены с cooTBeTCTB ToninMH входами блока обратной св зи, отличающийс  тем, что, с целью расширени  функциональных возможностей за счет увеличени  числа формируемых тестовых последовательностей, в него введены первый элемент И, генератор равноверо тной двоичной цифры, второй и третий элементы И, выходы которых соединены соответственно с первым и вторым адресными входами коммутатора, адресные входы которого соединены с соответствующими выходами блока управлени  коммутатором, первый и второй выходы коммутатора соединены соответственно с первым и вторым входами счетчика импульсов, счетный вход которого соединен с вы
    c
    ходом первого элемента И, входы которого соединены с группой выходов коммутатора , третий, четвертый и п тый входы которого соединены соответственно с выходом блока обратной св зи , с выходом генератора логической единицы и выходом генератора тактовых импульсов,выход которого соединен с входом генератора равноверо тной двоичной цифры, первый и второй выходы которого соединены соответственно с вторым и третьим входами переключател , первый и второй выходы которого соединены соответственно с первыми входами второго и третьего элементов И, вторые входы которых соединены с выходом генератора тактовых импульсов.
SU864156736A 1986-12-08 1986-12-08 Генератор тестовых последовательностей SU1406741A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864156736A SU1406741A1 (ru) 1986-12-08 1986-12-08 Генератор тестовых последовательностей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864156736A SU1406741A1 (ru) 1986-12-08 1986-12-08 Генератор тестовых последовательностей

Publications (1)

Publication Number Publication Date
SU1406741A1 true SU1406741A1 (ru) 1988-06-30

Family

ID=21271109

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864156736A SU1406741A1 (ru) 1986-12-08 1986-12-08 Генератор тестовых последовательностей

Country Status (1)

Country Link
SU (1) SU1406741A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1022163, кл. G 06 F 7/58, 1983. Авторское свидетельство СССР № 1170453, кл. С 06 F 7/58, 1983. *

Similar Documents

Publication Publication Date Title
SU1406741A1 (ru) Генератор тестовых последовательностей
SU1656512A1 (ru) Генератор рекуррентной последовательности с самоконтролем
SU1083344A1 (ru) Трансверсальный фильтр
SU1575166A1 (ru) Генератор функций Хаара
SU1481691A1 (ru) Устройство дл преобразовани физической величины в код
SU1256198A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1336248A1 (ru) Шифратор
SU1290295A1 (ru) Устройство дл вычислени пор дковых статистик последовательности двоичных чисел
SU1359884A2 (ru) Генератор пр моугольных импульсов
SU1171780A1 (ru) Устройство дл определени количества единиц в двоичном числе
RU2031441C1 (ru) Генератор сигналов фабера - шаудера
SU389625A1 (ru) Устройство для формирования временного интервала
SU628487A1 (ru) Устройство дл возведени двоичных чисел в квадрат
SU174008A1 (ru) Двоично-десятичный реверсивный счетч
SU957437A1 (ru) Оптоэлектронный модуль
SU1410025A1 (ru) Генератор равномерно распределенных случайных величин
SU807492A1 (ru) Троичный реверсивный -разр дныйСчЕТчиК иМпульСОВ
SU1179335A1 (ru) Квазистохастический преобразователь
SU924688A1 (ru) Устройство дл формировани регулируемой временной последовательности импульсов
SU1720157A1 (ru) Счетчик импульсов в максимальных кодах Фибоначчи
SU1188728A1 (ru) Устройство дл реализации булевых функций
SU1218393A1 (ru) Устройство дл исследовани графов
SU365036A1 (ru) Интегрирующий преобразователь напряжения
SU919092A1 (ru) Реверсивный кольцевой счетчик
SU767842A1 (ru) -Разр дное счетно-сдвиговое устройство