SU1387177A1 - Генератор псевдослучайных чисел - Google Patents
Генератор псевдослучайных чисел Download PDFInfo
- Publication number
- SU1387177A1 SU1387177A1 SU853861006A SU3861006A SU1387177A1 SU 1387177 A1 SU1387177 A1 SU 1387177A1 SU 853861006 A SU853861006 A SU 853861006A SU 3861006 A SU3861006 A SU 3861006A SU 1387177 A1 SU1387177 A1 SU 1387177A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- shift register
- block
- group
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
Изобретение может быть использовано в вычислительной технике и позвол ет расширить функциональные возможности устройства . Устройство содержит генератор 1 тактовых импульсов, регистр 2 сдвига, блок 3 линейной обратной св зи, блок 6 управлени , блок 4.1 вычислени строки матрицы. Введение блока 5 начальной установки , m-1, блоков 4.2...4.т вычислени строки матрицы способствует увеличению числа формируемых последовательностей. 1 ил.
Description
rf гтАг,/п-1 Jf i/n-t п A/nmAm iAm tt...tt f. .ftt...t11 . . .t
« (t
С
се ос
Изобретение относитс к импульсной технике и может быть использовано в вычислительной технике.
Цель изобретени - расширение функциональных возможностей генератора за счет увеличени числа формируемых последовательностей .
На чертеже представлена структурна схема генератора псевдослучайных чисел.
Генератор содержит генератор 1 тактовых импульсов, выход которого соединен с входом синхронизации регистра 2 сдвига с блоком 3 линейной обратной св зи, m блоков 4.1-4.т вычислени строки матрицы, блок 5 начальной установки, входы которого соединены с соответствующими m первыми выходами блока б управлени , (т+1)-й выход которого соединен с первыми установочными входами соответствующих разр дов регистра 2 сдвига, вторые установочные входы соответствующих разр дов которого соединены с соответствующими выходами блока 5 начальной установки , входы которого соединены с соответствующими входами второй группы входов блока 3 линейной обратной св зи. Первые (т-1) выходов блока б управлени соединены с соответствующими входами первой группы входов блоков 4.1-4.т вычислени строки матрицы, i-й вход (i 1Гп1) второй группы входов j-ro блока. соединен- - (j+i-1)-м выходом (, ш) регистра 2 сдвига.
Блок 6 управлени содержит группу из ш тумблеров (дл подачи сигналов на ш первых выходов) и кнопку (дл подачи сигналов на (т-|-1)-й выход).
Генератор псевдослучайных чисел работает следующим образом.
Тумблерным набором блока 6 управлени (на основании выбранного порождающего полинома) устанавливаютс посто нные коэффициенты дл соответствующей организации обратной св зи с помощью блока 3 линейной обратной св зи, регистра 2 сдвига, а также дл подачи этих коэффициентов (сигналов логических «1 и «О) на входы блока 5 начальной установки и соответствующие входы первой группы входов блоков 4.1-4.т вычислени строки матрицы . Нажатием кнопки в блоке б управлени на (m-f 1)-м выходе последнего формируетс сигнал, устанавливающий триггеры регистра 2 сдвига, кроме (т-4-1)-го в нулевое состо ние, а (т+1)-й - в единичное. Далее с помощью блока 5 начальной установки триггеры регистра 2 сдвига устанавливаютс в исходное состо ние. При этом на выходах блоков 4.1-4.т формируетс строка исходной матрицы. Дл получени других порождающих матриц (строк) необходимо подать на вход синхронизации регистра 2 сдвига тактовые импульсы с выхода генератора 1 тактовых импульсов.
15
Claims (1)
- Формула изобретениГенератор псевдослучайных чисел, содержащий генератор тактовых импульсов, регистр сдвига с блоком линейной обратной св зи, блок управлени , первые m-1выходов которого соединены с соответствующими входами первой группы входов первого блока вычислени строки матрицы, втора группа входов которого соединена с соответствующими m выходами регистра сдвига, отличающийс тем, что, с целью расщирени функциональных возможностей за счет увеличени числа формируемых последовательностей , в него введены блок начальной установки и m-1 блоков вычислени строки матрицы, первые группы входов которых соединены с соответствующими первыми (т-1)-ми выходами блока управлени , (т+1 )-й выход которого соединен с первыми установочными входами соответствующих разр дов регистра сдвига, соответствующие вторые установочные входы разр дов которого соединены с соответствующими выходами блока начальной установки, входы которого соединены с соответствующими первыми ш-ми выходами блока управлени и с соответствующими входами второй группы входов блока линейной обратной св зи, выход генератора тактовых импульсов соединен с входом синхронизации регистра сдвига (j+i-П-й выход которого , m) соединен с входом () второй группы входов j-ro блока вычислени строки матрицы.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853861006A SU1387177A1 (ru) | 1985-02-20 | 1985-02-20 | Генератор псевдослучайных чисел |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853861006A SU1387177A1 (ru) | 1985-02-20 | 1985-02-20 | Генератор псевдослучайных чисел |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1387177A1 true SU1387177A1 (ru) | 1988-04-07 |
Family
ID=21164727
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853861006A SU1387177A1 (ru) | 1985-02-20 | 1985-02-20 | Генератор псевдослучайных чисел |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1387177A1 (ru) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8787181B2 (en) | 2008-01-14 | 2014-07-22 | Qualcomm Incorporated | Resource allocation randomization |
US8848913B2 (en) | 2007-10-04 | 2014-09-30 | Qualcomm Incorporated | Scrambling sequence generation in a communication system |
US8923249B2 (en) | 2008-03-26 | 2014-12-30 | Qualcomm Incorporated | Method and apparatus for scrambling sequence generation in a communication system |
RU173172U1 (ru) * | 2016-02-01 | 2017-08-15 | Открытое Акционерное Общество "Пеленг" | Генератор псевдослучайных чисел с нелинейной обратной связью |
-
1985
- 1985-02-20 SU SU853861006A patent/SU1387177A1/ru active
Non-Patent Citations (1)
Title |
---|
Яковлев В. В., Федоров Р. Ф. Стохастические вычислительные машины. - Л.: Машиностроение, 1975, с. 344. Авторское свидетельство СССР № 966864, кл. Н 03 К 3/64, 1980. * |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8848913B2 (en) | 2007-10-04 | 2014-09-30 | Qualcomm Incorporated | Scrambling sequence generation in a communication system |
US9622246B2 (en) | 2007-10-04 | 2017-04-11 | Qualcomm Incorporated | Scrambling sequence generation in a communication system |
US8787181B2 (en) | 2008-01-14 | 2014-07-22 | Qualcomm Incorporated | Resource allocation randomization |
US8923249B2 (en) | 2008-03-26 | 2014-12-30 | Qualcomm Incorporated | Method and apparatus for scrambling sequence generation in a communication system |
RU173172U1 (ru) * | 2016-02-01 | 2017-08-15 | Открытое Акционерное Общество "Пеленг" | Генератор псевдослучайных чисел с нелинейной обратной связью |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1387177A1 (ru) | Генератор псевдослучайных чисел | |
GB1229349A (ru) | ||
SU594600A1 (ru) | Цифровой апертурный корректор | |
SU1675873A1 (ru) | Генератор последовательностей кодов | |
SU617767A1 (ru) | Устройство дл введени поправок в шкалу времени | |
RU1807476C (ru) | Устройство дл вычислени экстремумов | |
SU911718A2 (ru) | Селектор импульсов по длительности | |
SU1723655A1 (ru) | Генератор импульсов | |
SU1374213A1 (ru) | Управл емый распределитель импульсов | |
SU1467518A1 (ru) | Устройство индикации канала с экстремальным уровнем сигнала | |
SU1377859A1 (ru) | Сигнатурный анализатор | |
SU1423997A1 (ru) | Генератор сигналов Хаара | |
SU591859A1 (ru) | Устройство дл формировани остатка по модулю три | |
SU1732452A1 (ru) | Устройство дл селекции импульсов | |
SU716041A1 (ru) | Устройство дл определени количества едениц в двоичном числе | |
SU733105A1 (ru) | Распределитель импульсов | |
SU1302320A1 (ru) | Регистр сдвига | |
RU1789992C (ru) | Устройство дл вычислени преобразовани Фурье-Галуа | |
SU1672445A1 (ru) | Генератор равномерно распределенных случайных чисел | |
SU1370750A1 (ru) | Устройство тактовой синхронизации | |
SU1387178A1 (ru) | Генератор случайного процесса | |
SU545995A1 (ru) | Устройство дл считывани графической информации | |
SU1515371A1 (ru) | Преобразователь двоично-дес тичного кода в код семисегментного индикатора | |
SU1140060A2 (ru) | Устройство дл цифрового отображени формы электрического импульса | |
JPS6438611A (en) | Temperature compensating circuit |