SU1383470A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1383470A1
SU1383470A1 SU864091192A SU4091192A SU1383470A1 SU 1383470 A1 SU1383470 A1 SU 1383470A1 SU 864091192 A SU864091192 A SU 864091192A SU 4091192 A SU4091192 A SU 4091192A SU 1383470 A1 SU1383470 A1 SU 1383470A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
bus
triggers
Prior art date
Application number
SU864091192A
Other languages
English (en)
Inventor
Валерий Викторович Петренко
Владимир Афанасьевич Кобец
Original Assignee
Предприятие П/Я А-7460
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7460 filed Critical Предприятие П/Я А-7460
Priority to SU864091192A priority Critical patent/SU1383470A1/ru
Application granted granted Critical
Publication of SU1383470A1 publication Critical patent/SU1383470A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение может быть использовано в цифровых вычислительных машинах и устройствах автоматики и позвол ет расширить область применени  предложенного формировател  импульсов за счет увеличени  диапазона длительностей формируемых импульсов. Дл  этого в устройство дополнительно введены первый 10.и второй 11 резисторы , конденсатор 12, элемент И 13, элемент PfflH-HE 5, четвертый 14 и п тый 15 триггеры, четверта  16, п та  17 и шеста  1В выходные шины. Кроме того, устройство содержит триггеры 1, 2 и 3, элемент И-НЕ 4, выходные шины 6, 7 и 9. Устройство может формировать одиночные импульсы с длительностью , равной периоду тактовых импульсов, прив занных к отрицательному полупериоду тактовой частоты (шина 16), и одиночные импульсы с длительностью, равной длительности тактовых импульсов прив занные как к отрицательному полупериоду входной частоты, так и к ее положительному периоду (шины 6 и 9). При этом триггеры 1 и 3 работают в счетном режиме, а триггеры 2 и 14 - как D-триггеры.. 2 ил. а (Л

Description

со
00
00
Изобретение относитс  к импульсной технике и может быть использовано в цифровых вычислительных машинах и устройствах автоматики.Цель изобретени  - расширение области применени  за счет увеличени  диапазона длительностей формируемьж импульсов.
На фиг. 1 приведена электрическа  функциональна  схема устройстваJ на фиг. 2 - временные диаграммы, по сн ющие его работу.
Формирователь импульсов содержит первый 1, второй 2 и третий 3 триггеры , элемент И-НЕ А, элемент ШШ-НЕ 5, выходную пшну 6, при этом инверсный выход первого триггера соединен с С-входом второго триггера и с второй выходной шиной 7, пр мой выход - с первым входом элемента И-НЕ, второй вход которого соединен с шиной 8 тактовых импульсов, а выход - с третьей выходной шиной 9, первый и второй резисторы 10 и 11, конденсатор 12, элемент И 13, четвертый 14 и п тый 15 триггеры, четвертую 16, п тую 17 и шестую 18 выходные шины, причем ВЫХ.ОД элемента ШШ-НЕ 5 соединен с первой выходной шиной 6, а первый вход - с инверсным выходом третьего триггера 3, пр мой выход которого соединен с четвертой выходной шиной 16, а С-вход - с С-входом первого триггера 1, вторым входом элемента ИЛИ-НЕ 5, с- шиной 8 тактовьк импульсов и с С-входом п того триггера 15, пр мой выход которо- го соединен с R-входами первого 1, второго 2 и третьего 3 триггеров и с п той выходной шиной 17, пр мой выход четвертого триггера 14 соединен с R-входом и D-входом п того резистора 15 и с шестой выходной ши- ной 18, С-вход - с. ишной 19 ynpaBxie- ни , а R-вход - с выходом элемента И 13, первый вход которого соединен с инверсным выходом второго тригг€фа 2, второй вход - с точко й соединени  первой обкладки конденсатора 12, первого вывода первого резистора 10 и первого вьшода второго резистора 11, второй вывод которого соединен с второй обкладкой конденсатора 12 и с общей шиной источника питани , второй вывод первого резистора Ю со«гди нен с положительной шиной источника питани .
Формирователь работает следуюш 1м образом.
В момент включени  питани  короткий отрицательный импульс, образованный цепочкой из конденсатора 12 и резисторов 10 и 11, через элемент И 13 поступает на R-вход триггера 14 и приводит его в исходное состо ние.
Нулевой сигнал на пр мом выходе триггера 14 устанавливает в исходное состо ние триггер 15, который нулевым сигналом на своем пр мом выходе устанавливает на пр мых выходах триггеров 1-3 нулевой уровень (фиг.2 е,д
При поступлении переднего фронта импульса управлени  (фиг.26) триггер 14 переключаетс  в единичное состо ние (фиг.2в) и подготавливает по входу D триггер 15 к переключению в единичное состо ний. С приходом переднего фронта ближайшего тактового импульса (фиг,2а) триггер 15 переключаетс  в единичное состо ние (фиг.2г) и отпирает по входу R триггеры 1-3. По заднему фронту этого тактового импульса триггер 3 переключаетс  в единичное состо ние (фиг.2д Следующий тактовый импульс передним фронтом перебрасывает триггер 1 в единицу (фиг.2е), а задним фронтом перебрасывает триггер 3 в ноль. Следующий тактовый импульс передним фронтом перебрасывает триггер 1 в ноль и устанавливает триггер 2 в единицу . Триггер 2 нулевым сигналом на инверсном выходе (фиг.2ж) через элемент И 13 устанавливает в нулевое состо ние триггер 14, который устанавливает в ноль триггер 15. Триггер 15 устанавливает в нулевой состо ние триггер 2.
Таким образом, устройство может формировать одиночные импульсы (фиг.2д) с длительностью, равной периоду тактовых импульсов, прив зан- Hbts к отрицательному полупериоду тактовой частоты (шина 16), и одиночные импульсы (фиг.2з,и) с длительностью , равной длительности тактовых импульсов, прив занных как к отрицательному полупериоду входной частоты, так и к ее положительному полупериоду (шины 6 и 9)i
Триггеры 1 и 3 работают в- счетном режиме, триггеры 2 и 14 работают как D-триггеры с входом D, соединенным с шиной Логическа  1.
Ф ормула изобретени  Формирователь импульсов, содержащий первый, второй и третий триггеры элемент И-НЕ, первую выходную шину, при этом инверсный выход первого , триггера соединел с С-входом второго триггера и с второй выходной шиной, пр мой выход.- с первым входом элемента И-НЕ, второй вход которого соадинен с шиной тактовых импульсов, а выход - с третьей выходной шиной, отличаю щийс  тем, что, с целью расширени  области применени  за счет увеличени  диапазона длительностей формируемых импульсов, в него дополнительно введены первый и второй резисторы, конденсатор, элемент И, элемент ИЛИ-НЕ, четвертый и п тый триггеры, четверта , п та  и шеста  выходные шины, причем выход элемента ИЛИ-НЕ соединен с первой выходной шиной, а первый вход - с инверсным выходом третьего триггера.
пр мой выход которого соединен с четвертой выходной шиной, а С-вход - с С-входом первого триггера, вторым входом элемента. ШШ-НЕ, и с С-входом п того триггера, пр мой выход которого соединен с R-входами первого, второго и третьего триггеров и с п той выходной шиной, пр мой выход четвертого триггера соединен с R-входом и D-входом п того триггера и с шее- i той выходной шиной, С-вход - с шиной управлени , а R-вход - с выходом элемента И, первый вход которого соединен с инверсным выходом второго триггера, второй вход - с точкой соединени  первой обкладки конденсатора , первого вьшода первого резистора и первого вьтода второго резистора, второй вьшод которого соединен с второй обкладкой конденсатора и с общей шиной источника питани , второй вывод первого резистора соединен с положительной шиной источника питани .
иЯ-П-П П Г1 Л
Редактор В.Бугренкова
Составитель Г.Брынский
Техред М.Ходанич Корректор А.3имо,:осов
1 I сриг.2

Claims (1)

  1. Формула изобретения Формирователь импульсов, содержащий первый, второй и третий триггеры, элемент И-НЕ, первую выходную шину, при этом инверсный выход первого , триггера соединен с С-входом второго триггера и с второй выходной шиной, прямой выход.- с первым входом элемента И-НЕ, второй вход которого jq соединен с шиной тактовых импульсов, а выход - с третьей выходной шиной, отличаю щийся тем, что, с целью расширения области применения за счет увеличения диапазона длительностей формируемых импульсов, в него дополнительно введены первый и второй резисторы, конденсатор, элемент И, элемент ИЛИ-НЕ, четвертый и пятый триггеры, четвертая, пятая и 20 шестая выходные шины, причем выход элемента ИЛИ-НЕ соединен с первой выходной шиной, а первый вход - с инверсным выходом третьего триггера, прямой выход которого соединен с четвертой выходной шиной, а С-вход - с С-входом первого триггера, вторым входом элемента.ИЛИ—НЕ, и с С—входом пятого триггера, прямой выход которого соединен с R-входами первого, второго и третьего триггеров и с пятой выходной шиной, прямой выход четвертого триггера соединен с R-входом и D-входом пятого триггера и с шее- i той выходной шиной, С-вход - с шиной управления, а R-вход - с выходом элемента И, первый вход которого соединен с инверсным выходом второго триггера, второй вход - с точкой соединения первой обкладки конденсатора, первого вывода первого резистора и первого вывода второго резистора, второй вывод которого соединен с второй обкладкой конденсатора и с общей шиной источника питания, второй вывод первого резистора соединен с положительной шиной источника питания.
    UXrLTLTLrLrL * п ________
    е г~ 1 ж 1 П И и Фиг. 2
SU864091192A 1986-07-07 1986-07-07 Формирователь импульсов SU1383470A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864091192A SU1383470A1 (ru) 1986-07-07 1986-07-07 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864091192A SU1383470A1 (ru) 1986-07-07 1986-07-07 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1383470A1 true SU1383470A1 (ru) 1988-03-23

Family

ID=21246594

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864091192A SU1383470A1 (ru) 1986-07-07 1986-07-07 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1383470A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №1190491, кл. Н 03 К 5/01, 1983. Авторское свидетельство СССР 1202044, кл. Н 03 К 5/13, 1984. *

Similar Documents

Publication Publication Date Title
KR850003078A (ko) 인버터 제어회로
SU1383470A1 (ru) Формирователь импульсов
US3843938A (en) Gated clock multivibrator
SU1580535A2 (ru) Троичное счетное устройство
SU1660152A1 (ru) Устройство для устранения дребезга контактов
SU1218457A1 (ru) Устройство дл сравнени импульсных сигналов
SU1368955A1 (ru) Синхронизированный формирователь импульсов
SU1193799A1 (ru) Логический элемент НЕ
SU1624665A1 (ru) Имитатор нестабилизации напр жени сети переменного тока
SU1385271A1 (ru) Счетный триггер
SU1626339A1 (ru) Ждущий мультивибратор
SU1444931A2 (ru) Генератор импульсов
SU783956A1 (ru) Устройство дл получени пачек импульсов
SU1173460A1 (ru) Реле времени
SU1471290A1 (ru) Формирователь одиночных импульсов
JPS56125114A (en) Waveform converter
SU493003A1 (ru) Мультивибратор
SU1003014A1 (ru) Устройство дл сравнени напр жений
SU888145A1 (ru) Устройство дл возведени в степень
SU1265981A1 (ru) Устройство дл выделени импульсов
SU1598166A1 (ru) Делитель частоты импульсов
SU1633484A1 (ru) Устройство дл защиты от дребезга
SU1309282A1 (ru) Формирователь временных интервалов
SU1190488A1 (ru) Формирователь одиночного импульса (его варианты)
SU1283955A1 (ru) Формирователь одиночных импульсов