SU1368821A1 - Устройство дл измерени временных параметров флуктуирующих импульсных сигналов - Google Patents

Устройство дл измерени временных параметров флуктуирующих импульсных сигналов Download PDF

Info

Publication number
SU1368821A1
SU1368821A1 SU864106256A SU4106256A SU1368821A1 SU 1368821 A1 SU1368821 A1 SU 1368821A1 SU 864106256 A SU864106256 A SU 864106256A SU 4106256 A SU4106256 A SU 4106256A SU 1368821 A1 SU1368821 A1 SU 1368821A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
voltage
fluctuating
limiter
Prior art date
Application number
SU864106256A
Other languages
English (en)
Inventor
Олег Николаевич Герасимов
Марат Денисович Сафиуллин
Эдуард Николаевич Сошников
Original Assignee
Войсковая Часть 33872
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 33872 filed Critical Войсковая Часть 33872
Priority to SU864106256A priority Critical patent/SU1368821A1/ru
Application granted granted Critical
Publication of SU1368821A1 publication Critical patent/SU1368821A1/ru

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Abstract

Изобретение может быть использовано при разработке измерителей длительности и периода повторени  флуктуирующих по амплитуде импульсных сигналов непр моугольной формы. Цель изобретени  - повьшение точности измерени  временных параметров флуктуирующих импульсных сигналов достигаетс  путем формировани  из последовательности флуктуирующих по амплитуде импульсов последовательности посто нных по амплитуде импульсов. Устройство дл  измерени  временных параметров ./флуктуирующих импульсов содержит парафазный усилитель 1, пороговые элементы 2 и 3, блоки 4 и 5 дифференцировани , запоминающий блок 6, RS-триггер 7, электронный ключ 8, делитель 9 напр жени , источник 10 опорного напр жени , элемент 11 задержки , управл емый линейный аттенюатор 12 и ограничитель 13 напр жени . На выходе ограничител  13 вырабатываютс  отрицательные импульсы с определенным уровнем фиксации временного положении. Эти импульсы поступают на первый пороговый элемент 2, где формируютс  импульсы пр моугольной формы и посто нной амплитуды. Уровень ограничени  ограничител  13 определ етс  напр жением источника 10 и положением делител  9 напр жени . 1 ил. S (Л

Description

00 О5 00 00
ьо
Изобретение относитс  к импульсной технике и может быть использовано при разработке измерителей длительности и периода повторени  флуктуирующих по амплитуде импульсных сигналов непр моугольной формы.
Целью изобретени   вл етс  повышение точности измерени  временных параметров флуктуирующих импульсных сигналов путем формировани  из последовательности флуктуирующих по амплитуде импульсов последовательности посто нных по ампли туде импульсов.
На чертеже представлена структурна  схема устройства дл  измерени  временных параметров флуктуирующих
I
импульсных сигналов.
Устройство дл  измерени  временэлемент 11 задержки, а на его втором выходе формируютс  положительные импульсы , которые подаютс  на входы второго порогового элемента 3 и запоминающего блока 6. В случае превышени  положительным импульсом уровн  срабатывани  второго порогового элемента 3 на его выходе вырабатываетс 
положительный импульс, который подаетс  на первый блок 4 дифференцировани . Передний фронт импульса первого порогового элемента 2 дифференцируетс  и переводит RS-триггер 7 в
положение логической 1. На выходе RS-триггера 7 образуетс  положительное напр жение, которое открывает электронный ключ 8. Одновременно на выходе запоминающего блока 6 формиру
ных параметров флуктуирующих импульс- 2о етс  отрицательное напр жение с уров
ных сигналов содержит парафазный усилитель 1, первый 2 и второй 3 пороговые элементы, первый Д и второй 5 блоки дифференцировани , запоминающий блок 6, RS-триггер 7, электронный ключ 8, делитель 9 напр жени , источник 10 опорного напр жени , элемент 11 задержки, управл емый линейный аттенюатор 12, ограничитель 13 напр жени .
Вход парафазного усилител  соединен с шиной исследуемого сигнала , второй выход также подключен к информационному входу запомина ющего блока 6, информационный вход ключа 8 соединен с выходом запоминающего блока 6, информационный вход управл емого линейного аттенюатора 12 соединен с выходом элемента 11 задержки , выход блока 5 подключен к R-входу RS-триггера 7 и управл ющему входу запоминающего блока 6, последовательно соединены источник 10 опорного напр жени  и делитель 9 напр жени , выход которого подключен к первому входу ограничител  13 напр жени , вход элемента 11 задержки соединен с первым выходом парафазного усилител  1.
Устройство работает следующим образом.
Флуктуирующие импульсные сигналы поступают на вход парафазного усилител  1. На его выходах вьфабатыва- ютс  усиленные флуктуирующие импульс противоположных пол рностей. При это на первом выходе парафазного усилител  1 образуютс  импульсы отрицательной пол рности, которые поступают, на
5
0
Ф
5
0
5
0
нем, равным амплитуде входного импульса , которое через открытый электронный ключ 8 подаетс  на управл ющий вход аттенюатора 12, затуха ние которого измен етс  пропорционально изменению напр жени , поэтому на выходе аттенюатора 12, на информационный вход которого через элемент 11 задержки поступают флуктуирующие импульсы отрицательной пол рности,формируютс  посто нные по амплитуде импульсы отрицательной пол рности, которые поступают на ограничитель 13 напр жени , уровень ограничени  которого определ етс  напр жением источника 10 и положением делител  9 напр жени . На выходе ограничител  13 снизу вырабатываютс  отрицательные с определенным уровнем фиксации временного положени  импульсы, которые поступают на первый пороговый элемент 2, где формируютс  импульсы пр моугольной формы и посто нной амплитуды . Задний фронт каждого пр моугольного импульса дифференцируетс  блоком 5 дифференцировани  и в виде импульса поступает на R-вход RS-триггера 7 и управл ющий вход запоминающего блока 6. RS-триггер 7 возвращаетс  в состо ние логического О, электронньй ключ 8 закрываетс , а запоминающий блок 6 переводитс  в исходное состо ние.
ормула изобретени 
Ф
Устройство дл  измерени  временных параметров флуктуирующих импульсных сигналов,содержащее первый поро
говый элемент,запоминающий блок,эле- , мент задержки,делитель напр жени  и ограничитель напр жени ,первый вход ограничител  напр жени  соединен с вы- ходом делител  напр жени , выход ограничител  соединен с входом первого порогового элемента, выход которого  вл етс  выходной шиной устройства, отличающеес  тем, что, с целью повышени  точности измерени  временных параметров флуктуирующих импульсных сигналов, в него введены источник опорного напр жени , пара- фазный усилитель, первый и второй блоки дифференцировани , RS-триггер, электронный ключ, управл емый линейный аттенюатор, причем первый выход парафазного усилител  соединен с входами второго порогового элемента и запоминающего блока, управл ющий вхо
которого соединен с R-входом RS-триг- жени .
гера, с выходом второго блока дифференцировани , вход которого соединен с выходом первого порогового элемента , выход второго порогового элемента соединен с входом первого блока дифференцировани , выход которого соединен с S-вХодом RS-триггера, выход которого соединен с управл ющим входом электронного ключа, выход которого соединен с управл ющим входом управл емого линейного аттенюатора, выход Которого соединен с вторым входом ограничител  напр жени , второй выход парафазного усилител  через элемент задержки подключен к входу управл емого линейного аттенюатора , выход запоминающего блока соединен с входом электронного ключа, выход источника опорного напр жени  соединен с входом делител  напр 

Claims (1)

  1. Формула изобретения
    Устройство для измерения временных параметров флуктуирующих импульсных сигналов .содержащее первый поро3 говый элемент,запоминающий блок,элемент задержки,делитель напряжения и ограничитель напряжения, первый вход ограничителя напряжения соединен с выходом делителя напряжения, выход ограничителя соединен с входом первого порогового элемента, выход которого является выходной шиной устройства, отличающееся тем, что, с целью повышения точности измерения временных параметров флуктуирующих импульсных сигналов, в него введены источник опорного напряжения, парафазный усилитель, первый и второй блоки дифференцирования, RS-триггер, электронный ключ, управляемый линейный аттенюатор, причем первый выход парафазного усилителя соединен с входами второго порогового элемента и запоминающего блока, управляющий вход которого соединен с R-входом RS-триггера, с выходом второго блока дифференцирования, вход которого соединен с выходом первого порогового элемента, выход второго порогового эле5 мента соединен с входом первого блока дифференцирования, выход которого соединен с S-вХодом RS-триггера, выход которого соединен с управляющим 1θ входом электронного ключа, выход которого соединен с управляющим входом управляемого линейного аттенюатора, выход которого соединен с вторым входом ограничителя напряжения, вто*5 рой выход парафазного усилителя через элемент задержки подключен к входу управляемого линейного аттенюатора, выход запоминающего блока соединен с входом электронного ключа, выход источника опорного напряжения соединен с входом делителя напряжения .
SU864106256A 1986-05-27 1986-05-27 Устройство дл измерени временных параметров флуктуирующих импульсных сигналов SU1368821A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864106256A SU1368821A1 (ru) 1986-05-27 1986-05-27 Устройство дл измерени временных параметров флуктуирующих импульсных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864106256A SU1368821A1 (ru) 1986-05-27 1986-05-27 Устройство дл измерени временных параметров флуктуирующих импульсных сигналов

Publications (1)

Publication Number Publication Date
SU1368821A1 true SU1368821A1 (ru) 1988-01-23

Family

ID=21252326

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864106256A SU1368821A1 (ru) 1986-05-27 1986-05-27 Устройство дл измерени временных параметров флуктуирующих импульсных сигналов

Country Status (1)

Country Link
SU (1) SU1368821A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 996955, кл. G 01 R 29/02, 1981. *

Similar Documents

Publication Publication Date Title
SU1368821A1 (ru) Устройство дл измерени временных параметров флуктуирующих импульсных сигналов
SU1540019A1 (ru) Устройство тактовой синхронизации
SU1221726A1 (ru) Устройство дл задержки импульсов
SU433418A1 (ru) УСГРОЙеТВО ДЛЯ РЕГИСТРАЦИИ АМПЛИТУДеТАТИСТИЧЕеКИ РАСПРЕДЕЛЕННЫХ ИМПУЛЬСОВ
SU1305780A1 (ru) Аналоговое запоминающее устройство
SU1287271A1 (ru) Преобразователь частоты в напр жение с селекцией импульсов
SU1367022A2 (ru) Дифференцирующее устройство
SU1621149A1 (ru) Генератор треугольного напр жени
JPS5745413A (en) Ultrasonic type flowmeter
SU1218456A1 (ru) Дифференциальный дискриминатор
SU1635251A1 (ru) Цифровой фильтр
SU1536504A1 (ru) Формирователь двойных импульсов
SU1499275A1 (ru) Способ измерени длительности импульсов периодической импульсной последовательности
SU1257603A1 (ru) Устройство дл определени момента формировани стандартного импульса
SU617738A1 (ru) Устройство дл определени моментов экстремумов гармонических сигналов
GB1535513A (en) Periodic waveform voltage level detecting apparatus
SU1285455A1 (ru) Многоканальное устройство дл ввода информации
SU731390A1 (ru) Устройство дл измерени частоты
SU429430A1 (ru) Устройство для определения знака первой производной
SU1406529A1 (ru) Устройство дл измерени длительности импульса
SU1221607A1 (ru) Устройство допускового контрол частоты следовани импульсов
SU1427365A1 (ru) Генератор случайного процесса
SU1636801A1 (ru) Устройство дл измерени длительности импульсов
SU1172001A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1531200A1 (ru) Устройство контрол амплитуд