SU1368793A1 - Цифровой измеритель активной мощности - Google Patents

Цифровой измеритель активной мощности Download PDF

Info

Publication number
SU1368793A1
SU1368793A1 SU853987703A SU3987703A SU1368793A1 SU 1368793 A1 SU1368793 A1 SU 1368793A1 SU 853987703 A SU853987703 A SU 853987703A SU 3987703 A SU3987703 A SU 3987703A SU 1368793 A1 SU1368793 A1 SU 1368793A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
control
inputs
outputs
switch
Prior art date
Application number
SU853987703A
Other languages
English (en)
Inventor
Адриан Иосифович Наконечный
Original Assignee
Львовский политехнический институт им.Ленинского комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский политехнический институт им.Ленинского комсомола filed Critical Львовский политехнический институт им.Ленинского комсомола
Priority to SU853987703A priority Critical patent/SU1368793A1/ru
Application granted granted Critical
Publication of SU1368793A1 publication Critical patent/SU1368793A1/ru

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Abstract

Изобретение относитс  к цифровой измерительной технике и может быть использовано при построении измерителей активной мощности и энергии непрерывных и радиоимпульсных периодических колебаний, а также посто нных сигналов. Целью изобретени   вл етс  повьшение точности и быстродействи . Устройство содержит преобразователь 1напр жени , входной преобразователь 2тока, шины 3 выходного напр жени , шины 4 входного тока, переключатель 5, коммутаторы 6, 23 и 25, блок 7 выборки данных, инверторы 8 и 9, блок. 10 управлени , аналого-цифровые, преобразователи 11 и 12 напр жени  и тока соответственно, делитель 13 периода , блок 14 вьщелени  периода, шины 15.запуска, шины 16 опорного сигнала, цифровой перемножающий блок 17, сум- маторы 18 и 20, индикатор 21, блоки 22 и 24 оперативной пам ти. Поставленна  цель достигаетс  предложенным схемным построением и новыми функциональными св з ми устройства. 1 ил. €

Description

ОЭ О5
оо
со Од
Изобретение относитс  к цифровой электроизмерительной технике и может быть применено при построении измерителей активной мощности и энергии йе прерывных и радиоимпульсньк периодических колебаний, а также посто нных сигналов.
Цель изобретени  - повышение точности и быстродействи .
На чертеже приведена структурна  схема цифрового измерител  активной мощности.
Цифровой измеритель активной мощности состоит из входного преобразовател  1 напр жени , входного преобразовател  2 тока, шины 3 входного напр жени , шины 4 входного тока, переключател  5, первого коммутатора 6j блока 7 выбора диапазона, nepjBoro 8 и второго 9 инверторов, блока 10 управлени , аналого-цифрового преобразовател  (АЦП) 11 напр жени , АЦП 12 тока, делител  13 периода, блока 14 выделени  периода, шины 15 запус- ка шины 16 опорного сигнала, цифрового перемножающего блока 17, первот го накапливающего сумматора 18, блок 19 усреднени , второго накапливающего сумматора 20, индикатора 21,. первого блока 22 оперативной пам ти (БОП), второго коммутатора 23, второго блока 24 оперативной пам ти, и третьего коммутатора 25, причем сигнальные входы преобразователей 1 и 2 напр жени  и тока подключены к шинам 3 и 4 входных сигналов, а управл ющие входы - соответственно к первому и второму выходам блока 7 выбора диапазона , выход входного преобразовател  1 напр жени  соединен с. управл ющим входом переключател  5, первым входом первого коммутатора 6 и первым входом блока 7 выбора диапазона , выход входного преобразовател  2 тока подключен к второму входу первого коммутатора 6 и второму входу блока 7 выбора диапазона, выход входного преобразовател  1 напр жени  через первый инвертор 8 соединен с третьим входом первого коммутатора 6j выход входного преобразовател  2 .тока через второй инвертор 9 подключен к четвертому входу первого коммутатора 6, управл ющие входы которого соединены с первой группой выходов блока 10 управлени , первый выход первого коммутатора 6 соединен с входом АЦП 11 напр жени  и первым
0
0
0
5
входом блока 10 управлени , а второй выход - с входом АЦП 12 тока и вторым входом блока 10 управлени , первый выход которого соединен с первыми управл ющими входами АЦЦ 11 и 12 напр жени  и тока, вторые управл ющие входы которых соединены с выходом делител  13 периода и третьим входом блока 10 управлени , а их управл ющие выходы соединены соответственно с четвертым и п тым входами блока 10 управлени , шестой вход которого соединен с входом делител  13 периода и 5 выходом блока 14 вьщелени  периода, первый вход которого соединен с выходом переключател  5, а второй - с шиной 15 запуска, информационный вход переключател  5 -соединен с щиной 16 опорного сигнала, втора  группа выходов блока 10 управлени  соединена с управл ющими входами цифрового перемножающего блока 17, вьЬсоды которого соединены с сигнальными входами первого накапливающего сумматора 18, управл ющие входы которого соединены с третьей группой выходов блока 10 управлени , второй выход которого соединен с управл ющим входом блока 19 усреднени , сигнальные входы которого соединены с выходами первого накапливающего сумматора 18, а выходы- с сигнальными входами второго накапливающего сумматора 20, управл ющие входы которого соединены с четвертой группой выходов блока 10 управлени , а выходы - с сигнальными входами индикатора 21, первьШ управл ющий вход которого подключен к третьему выходу блока 7 выбора диапазона, а второй управл ющий вход - к третьему выходу блока 10 управлени , сигнальные входы первого БОП 22 соединены с выходами АЦП 11 напр жени  и с первыми входами второго коммутатора 23, управл ющие входы БОП 22 соединены с п той гр уппой выходов блока 10 управлени , управл ющий вход соединен с четвертым выходом блока 10 управлени  и с управл ющим входом второго БОП 24, а выходы - с вторыми входами второго коммутатора 23, управл ющий вход которого соединен с п тьм выходом блока 10 управлени  и управл ющим входом третьего коммутатора 25, а выходы подключены к первым входам цифрового перемножающего блока 17, вторые входы которого соединены с выходами третьего коммутатора 25,
5
0
5
0
5
первые входы которого соединены с выходами АЦП 12 тока и входами второго БОП 24, а вторые входы - с выходами второго БОП 24, управл ющие входы которого соединены с шестой группой выходов блока 10 управлени , - . Цифровой измеритель активной мощности работает следующим образом.
второй входы блока 10 управлени , В зависимости от знака этих сигналов и номера цикла измерени  блок 10 управлени  измен ет режим работы первого накапливающего сумматора 18 (режим суммировани  или вычитани ),
Управл ющим импульсом делител  13 периода через вторые управл ющие
Через переключатель 5 на вход бло ка 14 вьщелени  периода поступает либо выходной сигнал входного преобразовател  1 напр жени  (t) при синусоидальной форме последнего, либо сигнал с шины 16 - Up, , частота которого равна основной частоте входного сигнала, когда напр жение U(t) периодично , но не синусоидально, В последнем случае измер етс  активна  мощность суммы гармоник. При измерении мощности посто нного тока врем  измерени  определ етс  периодом напр жени  сетевой помехи. При этом на вход блока 14 выделени  периода подаетс  либо переменное напр жение питани  прибора через шину 16 опорного сигнала вместо UQJ , либо вьщеленное на выходе преобразовател  1 переменное напр жение помехи, которое поступает на вход блока 14 выделени  периода через первый вход переключател  5, С приходом запускакщего импульса на шину 15 запуска на выходе блока 14 вьщелени  периода формируютс  последовательно во времени импульсы дли- тельностью рТ (Т - период колебаний входного сигнала), Первый из указанных импульсов, поступа  на вход делител  13 периода, делитс  последним на п равных частей. При этом определ ютс  моменты запуска обоих АЦП, т,е, отбора информации. Вторым импульсом блока 14 выделени  периода через первую группу выходов блока 10 управлени  замыкаютс  на врем  рТ первый и третий ключи первого коммутатора 6, При этом в первом цикле измерений на вход аналого-цифрового преобразовател  11 напр жени  с выхода входного преобразовател  1 напр жени  подаетс  в определенном масштабе напр жение K,U(t), а на вход аналого-цифрового преобразовател  12 тока - сигнал с -выхода входного преобразовател  2 тока, пропорциональный току (t),
Одновременно указанные сигналы подаютс  соответственно на первый и
10 входы запускаютс  АЦП 11 и 12 напр 15
жени  тока. По приходу сигналов готовности обоих АЦП на четвертый и п тый входы блока 10 управлени  последним формируютс  через вторую и п тую группу выходов, а также четвертый и п тый выходы управл ющие импульсы , которыми измеренные мгновенные значени  напр жени  и тока через открытые первые входы второго и третьего коммутаторов 23 и 25 перезаписываютс  во входные регистры цифрового перемножающего блока 17, а также записьшаютс  с определенными адресами в  чейки пам ти первого и второго БОП 22 и 24, После этого сигналом блока 10 управлени  через его первый выход производитс  сброс обоих АЦП, Эквиваленты мгновенных значений периодических сигналов U (oij,) и 30 i (), преобразованные посредством АЦП 11 И 12 с учетом их погрешностей, можно записать в виде полиномов, которые представл ют р ды Маклорена, и ()Uo+()U(oiK)+ajU2 U) -+
20
25
35
40
45
50
В5
+а,) + ...(в(); i (, + (1 + 9i )i()+bji4c K) + +bji3 (oix) + . , .+bni (Ык) , где (1+Ssu)a, ;аг;а ; . . ,,a и (1+ Sg; ) b , ,b j,,,, ,b n - коэффициенты р да Маклорена; U и ig -первые члены р да Маклорена , которые определ ют аддитивные составл ющие погрешности АЦП напр жени  и тока соответственно;
5, - коэффициенты, характеризующие мультипликативные составл ющие погрешности АЦП напр жени  и тока соответственно,
Результат перемножени  записываетс  в выходном регистре цифрового перемножающего блока 17, Управл ющим сигналом блока 10 управлени  через третью группу выходов происходит перезапись этого результата во входной регистр первого накапливающего сумматора 18, Через интервал времени.
suHS
10
равный , запускаютс  аналого- цифровые прЁобразователи 11 и 12 напр жени  и тока и подцикл измерений., записи в оперативную пам ть и преобразований вновь повтор етс . После повторени  п-го цикла ключи коммутаторов 6, 23 и 25 размыкаютс , и первый цикл измерений заканчиваетс . При этом в выходном регистре первого накапливающего сумматора 18 записываетс  результат, в котором просуммированы все произведени  выборок с одинаковыми знаками и вычтены все произведени  выборок с -противоположными знаками. Последнее возможно при сдвиге фаз ме)вду сигналами напр жени  и тока. С помощью блока 19 усреднени  осуществл етс  деление результата измерени  на количество выборок п. Зна-2о
При этом на вход АЦП 11 напр жени  подаетс  напр жение -K,U(t) , а н вход АЦП 12 тока - сигнал, пропорц
g нальный току (t)J ..Дальнейший пор док измерени  во втором цикле аналогичен первому. При этом через открытые первые входы второго и тре его коммутаторов 23 и 25 коды АЦП и 12 напр жени  и тока перезаписыв ютс  во входные регистры цифрового перемножающего блока 17, а также з писываютс  в  чейки пам ти с опред ленными адресами первого и второго
15 БОИ 22 и 24. Пор док суммировани  вычитани  произведений выборок так аналогичен пор дку первого цикла и мерений. Результат измерени  второ цикла определ етс  следующим образ
FIC; J па rVLJJJLjn ЧС - 1 П и L1. ЛО. , -
чение п целесообразно выбирать равным ( Sj; ) 21 и(.) i (о)41 /„„„ , 1 о о ч ..,. Г1
2 (где ,2,3,...), поскольку в этом случае деление с помощью блока 9 усреднени  сводитс  к сдвигу зап той на число двоичных разр дов i, Та- 25 КИМ образом, выходной сигнал перво.го накапливающего сумматора в виде двоичного кода со сдвинутой зап той с приходом управл ющего сигнала через четвертую группу выходов блока 10 управлени  перезаписываетс  во второй накапливающий сумматор 20. При этом результат измерени  первого цикла записываетс 
П-1
-(i + Ssc,)io Z:tJ(K)-(i + 5;)Uo ZliC + е,.
0
k-o
+Uoio
30
где О, Ык) -Uob,i3(oi,)- -a,U(oi.)b,i2 (,и(ы,)Ь, i (ы.) + +a,U2 (ciJio-a.jU2 (ciJb,i() + (Ык)Ь2.12 (ti.) ( (cij
-a3U3(oi)io+a3U4oI.K)b,i(tiK) (б6,)Ьг i (6i,) (о(,,)ь,1з ()
+ . . . . .
Результат измерени  второго цик суммируетс  во втором накапливающе сумматоре.
|5K+0 + S5,)U(ci,)-«-aiU4 i.) +
+a,,U3 (cij + ,.. ( ) х1(ы.к)+Ь21ЧЫх)+Ьз1Чо к) + . . .
.,.b,i(oi,) i:r(1+55,)(1+S5;)U(6iK)
-J til К O
xi(cix) + (1 + s, )U(oi)i, -Hd + Sg; )i(odK)Uo + -i-D, „ + Q i (1 + &5,) (1 + gi) E и (o,)
(ij+(i+S5,)i, z:u(ot,,)+(i;.,)u,s:
f. OK - O
H i(oi)+Upig+e,,(2)
где, .i4oiK)+Uob,i4VK) + +a, UCciJb i (Ык)+а,и(ы,()Ьэ1з (oi.J + Ча ШЧсгЛ +а иЧо Ь.КЫк) + ( (oi) (ы,)Ь i ( «к)- +aзUЗ ( otj i (о1к)Ь, i(oi) + («K) () («{к)Ьэ1з (ciK) + + , ,.
Bo втором цикле измерений, который начинаетс  сразу после первого, на врем  рТ, замыкаютс  второй и четвертый ключи первого коммутатора 6,
При этом на вход АЦП 11 напр жени  подаетс  напр жение -K,U(t) , а на вход АЦП 12 тока - сигнал, пропорциональный току (t)J ..Дальнейший пор док измерени  во втором цикле аналогичен первому. При этом через открытые первые входы второго и третьего коммутаторов 23 и 25 коды АЦП 11 и 12 напр жени  и тока перезаписываютс  во входные регистры цифрового перемножающего блока 17, а также записываютс  в  чейки пам ти с определенными адресами первого и второго
БОИ 22 и 24. Пор док суммировани  и вычитани  произведений выборок также аналогичен пор дку первого цикла измерений . Результат измерени  второго цикла определ етс  следующим образом:
5
П-1
-(i + Ssc,)io Z:tJ(K)-(i + 5;)Uo ZliC.)- + е,.
0
k-o
+Uoio
0
5
0
где О, Ык) -Uob,i3(oi,)- -a,U(oi.)b,i2 (,и(ы,)Ь, i (ы.) + +a,U2 (ciJio-a.jU2 (ciJb,i() + (Ык)Ь2.12 (ti.) ( (cij-a3U3 (oi)io+a3U4oI.K)b,i(tiK) (б6,)Ьг i (6i,) (о(,,)ь,1з () +
+ . . . . .
Результат измерени  второго цикла суммируетс  во втором накапливающем сумматоре.
На этом процесс, включающий два цикла измерений входных сигналов, прекращаетс . Два последующих цикла (третий и четвертый) включают обработку результатов измерений входньпс сигналов первых двух циклов,.запи-- санных в первом и втором БОП22и24.
При этом в третьем цикле с помощью определенных сигналов блока 10
5-управлени  в первом БОП 22 происходит синхронное считывание кодов, соответствующих сигналу -K,U(t), а о втором БОП 24 - сигналу (t). Через открытые вторые входы второго
0 и третьего коммутаторов 23 и 25 сигналы в виде двоичных кодов поступают на входы цифрового перемножающего блока 17. Дальнейший пор док преобразовани  аналогичен предьщущим цикg лам за исключением того, что в первом накапливающем сумматоре происходит суммирование произведений выборок , знаки которых противоположны, и вычитание произведений выборок.
71368
знаки которых одинаковы. Таким образом , определ етс  модуль результата преобразовани  третьего цикла (при этом знаки результата преобразовани  измен ютс  на противоположные)
П-1
P,
n-i
h-i
+ ()((1+55;)(о(.,) -U«,io-0,l,
где 0, (Ык) +Uob,i3 (Ы) - -а,и(с )Ь.,)-а,и(о()((Х,) + +a,,U4tt)i,+a,,U4oiJb, ) +
+агиЧв/к)Ь.Р(б)+аги2(с,)Ь51Чс   - (ы,)1о-а,БЗ (Ы,)Ь, i(« J-ajU4oi ,)b.j.i4ei,,)-ajU4e4)b,i3UJ + +..., который суммируетс  во втором накапливающем сумматоре 20 с резуль- татами предьщущих двух циклов,
В четвертом цикле сигналами блока 10 управлени  в первом и втором БОГТ 22 и 24 происходит синхронное считывание кодов, соответствующих сигнала K,U(t) и ). Через открытые вторые входы второго и третьего коммутаторов 23 и 25 коды поступают на входы цифровогд перемножающего блока 17. Дальнейший пор док преобразовани сигнала, а также суммирование произведений выборок аналогичны третьему циклу. Результат преобразовани  четвертого цикла определ етс  следующим образом:
()(1+55;) z:uuji(.i,)п
-()i, Z.UU) + ()U, )
-и, 10-64,
гдеб Uobji2 (ы,) -Ueb,) + +a,U(eiK)bii2 (в;к)-а,и(в Jb, (СУ:К) + (о,)1 -аги2 (cijb, i(ot,) + +а,иЧ«(к)Ч12 (о О-агШ («i. (oi,)+ +a, (of ,U3 (oi Jb, 1(о1к) + +азиз (oijbj 12 (oi J-a,U3 (ocn)b,i3 (0/) + + . . . .
Как и в предьщзшщх циклах результат преобразовани  четвертого цикла суммируетс  во втором накапливающем сумматоре 20.
Результирующее значение измер емо мощности в предлагаемом устройстве
определ етс  как среднеарифметическа 55 шина запуска, первый накапливающий
величина модулей результатов Двухсумматор, блок усреднени , второй
циклов измерений и двух циклов обра-(Накапливающий с т матор. первый и в,тоботки (третий и четвертьй циклы), |рой блоки оперативной пам ти,
т.е.третий коммутатору причем выход входР | (Р, +Р);
Z 4
((1+S5;)i:U(«,)i() +
2 п
K4D
,и(Ык)Ь, Ц(,)+а.и5 (, i(}- +азиз(огк)Ь,1Чо) ...
или
1
П-1
.))1(к)+
2- п Ц..О
.)Ь.„ . (J.
пЬеГ,- . Формул
26-1
изобретени 
0
Цифровой измеритель активной мощности , содержащий входные преобразо5
0
ватели напр жени  и тока, шины входного напр жени  и тока, переключатель , первый коммутатор, блок выбора диапазона, первый и второй инверторы, блок управлени , блок вьщелени  периода , шину опорного сигнала, цифровой перемножающий блок, индикатор, второй коммутатор, причем сигнальные входы входных преобразователей напр жени  и тока подключены к шинам входных напр жени  и тока, а управл ющие входы подключены соответственно к первому и второму выходам блока выбо- па диапазона, выход входного преобразовател  напр жени  соединен с управ5 л ющим входом переключател , с первым входом первого коммутатора, пер- вьм входом блока выбора диапазона, выход входного преобразовател  тока подключен к второму входу первого
0 коммутатора, второму входу блока вы- ,бора диапазона, управл ющие входы первого коммутатора соединены с первой группой выходов блока управлени , первьм вход блока вьщелени  периода
5 соединен с выходом переключател , информационный вход которого соединен с шиной запуска опорного сигнала, первый управл ющий вход индикатора соединен с третьим выходом блока вы0 бора диапазона, отличающий- с   тем, что, с целью повьш1ени  точности и быстродействи , в него введены аналого-цифровые преобразователи напр жени  и тока, делитель периода.
ного преобразовател  напр жени  через первый инвертор соединен с третьим входом первого коммутатора, выход входного преобразовател  тока через второй инвертор соединен с четвертым входом первого коммутатора, первый выход первого коммутатора соединен с входом аналого-цифрового преобразовател  напр жени  и первым входом блока управлени , а второй выход - с входом аналого-цифрового преобразовател  тока и вторым входом блока управлени , первый выход которого соединен с первыми управл ющими входами аналого- цифровых преобразователей напр жени  и тока, вторые управл ющие входы которых соединены с выходом делител  периода и с третьим входом блока управлени , а их управл ющие выходы соединены соответственно с четвертым и п тым входами блока управлени , шестой вход которого соединен с входом делител  периода и выходом блока выделени  периода, второй вход которого 25 коммутатора, а выходы подключены к
соединен с шиной запуска, втора  группа выходов блока управлени  соединена с управл ющими входами цифрою вого перемножающего блока, выходы которого соединены с сигнальными входами первого накапливающего сумматора, управл ющие входы которого соединены с третьей группой выходов блока управлени , второй выход которого соединен с управл ющим входом блока усреднени , сигнальные входы которого
соединены с выходами первого накапливающего сумматора, а выходы - с сигнальными входами второго накапливающего сумматора, управл ющие входы которого соединены с четвертой группой выходов блока управлени , а выходы соединены с сигнальными входами индикатора, второй управл ющий вход которого подключен к третьему выходу блока управлени , сигнальные входы первого блока оперативной пам ти соединены с выходами аналого-цифрового преобразовател  напр жени  и с первыми входами второго коммутатора, управл ющие входы - с п той группой выходов блока управлени , управл ющий вход - с четвертым выходом блока управлени  и с управл ющим входом второго блока оперативной пам ти, а выходы - с вторыми входами второго коммутатора , управл ющий вход которого соединен с п тым выходом блока управлени  и управл ющим входом третьего
первым входам цифрового перемножающего блока, вторые входы .которого соединены с выходами третьего коммутатора , первые входы которого соединены с выходами аналого-цифрового преобразовател  тока и с входами второго блока оперативной пам ти, а вторые входы - с выходами второго блока оперативной пам ти, управл ющие входы которого соединены с шестой группой выходов блока управлени .

Claims (1)

  1. Формула изобр . 2Е-1
    Цифровой измеритель активной мощности, содержащий входные преобразователи напряжения и тока, шины входного напряжения и тока, переключатель, первый коммутатор, блок выбора диапазона, первый и второй инверторы, блок управления, блок выделения периода, шину опорного сигнала, цифровой перемножающий блок, индикатор, второй коммутатор, причем сигнальные входы входных преобразователей напряжения и тока подключены к шинам входных напряжения и тока, а управляющие сигнала, а также суммирование произведений выборок аналогичны третьему циклу. Результат преобразования четвертого цикла определяется следующим образом:
    Р+=^Г(1+85ч)(1 + 85;) ZLU(kk)i(^k)u L
    -(1f+S5ll)i0 ΣΪ и& к) + (1 + 86; )U0 Zi(kK)к = О КеО
    -Ueic-G4], где θ+ =U0b2i2 (οίκ) -U„b3 i3 (о% + +а, и(огк)Ьг12 (tf k)-a(U(c/k)b, i3 (c/k) + +a2U2 (oZk) i6-a2U2 (olk)b< i(oik) + +a2U2 (otK)bx i2 (кк)-а2и2 ( t>%b3i2 (οόκ) + +a,U3 (oik)ie-a3U3 (oik)h, i(dk) + +a3U3 (oiK)b2 i2 (в\)-аэи3 ( xn)b,i3 (kK) + · · · «
    Как и в предыдущих циклах результат преобразования четвертого цикла суммируется во втором накапливающем сумматоре 20.
    Результирующее значение измеряемой мощности вя предлагаемом устройстве определяется как среднеарифметическая величина модулей результатов Двух циклов измерений и двух циклов обработки (третий и четвертый циклы),
    т.е.
    входы подключены соответственно к первому и второму выходам блока выбопа диапазона, выход входного преобразователя напряжения соединен с управляющим входом переключателя, с первым входом первого коммутатора, первым входом блока выбора диапазона, выход входного преобразователя тока подключен к второму входу первого коммутатора, второму входу блока выбора диапазона, управляющие входы первого коммутатора соединены с первой группой выходов блока управления, первый вход блока выделения периода соединен с выходом переключателя, информационный вход которого соединен с шиной запуска опорного сигнала, первый управляющий вход индикатора соединен с третьим выходом блока выбора диапазона, отличающийс я тем, что, с целью повышения точности и быстродействия, в него введены аналого-цифровые преобразователи напряжения и тока, делитель периода, шина запуска, первый накапливающий сумматор, блок усреднения, второй (Накапливающий сумматор, первый и второй блоки оперативной памяти, третий коммутатор, причем выход вход10 ного преобразователя напряжения через первый инвертор соединен с третьим входом первого коммутатора, выход входного преобразователя тока через второй инвертор соединен с четвертым входом первого коммутатора, первый выход первого коммутатора соединен с входом аналого-цифрового преобразователя напряжения и первым входом блока управления, а второй выход - с входом аналого-цифрового преобразователя тока и вторым входом блока управления, первый выход которого соединен с первыми управляющими входами аналогоцифровых преобразователей напряжения и тока, вторые управляющие входы которых соединены с выходом делителя периода и с третьим входом блока управления, а их управляющие выходы соединены соответственно с четвертым й пятым входами блока управления, шестой вход которого соединен с входом делителя периода и выходом блока выделения периода, второй вход которого соединен с шиной запуска, вторая группа выходов блока управления соединена с Управляющими входами цифрой вого перемножающего блока, выходы которого соединены с сигнальными входами первого накапливающего сумматора, управляющие входы которого соединены с третьей группой выходов блока управления, второй выход которого соединен с управляющим входом блока усреднения, сигнальные входы которого ' соединены с выходами первого накапливающего сумматора, а выходы - с сигнальными входами второго накапливающего сумматора, управляющие входы которого соединены с четвертой группой выходов блока управления, а выходы соединены с сигнальными входами индикатора, второй управляющий вход которого подключен к третьему выходу блока управления, сигнальные входы первого блока оперативной памяти соединены с выходами аналого-цифрового преобразователя напряжения и с первыми входами второго коммутатора, управляющие входы - с пятой группой выходов блока управления, управляющий вход - с четвертым выходом блока управления и с управляющим входом второго блока оперативной памяти, а выходы - с вторыми входами второго коммутатора, управляющий вход которого соединен с пятым выходом блока управления и управляющим входом третьего коммутатора, а выходы подключены к первым входам цифрового перемножающего блока, вторые входы.которого соединены с выходами третьего коммутатора, первые входы которого соединены с выходами аналого-цифрового преобразователя тока и с входами второго блока оперативной памяти, а вторые входы - с выходами второго блока оперативной памяти, управляющие входы которого соединены с шестой группой выходов блока управления.
SU853987703A 1985-12-11 1985-12-11 Цифровой измеритель активной мощности SU1368793A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853987703A SU1368793A1 (ru) 1985-12-11 1985-12-11 Цифровой измеритель активной мощности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853987703A SU1368793A1 (ru) 1985-12-11 1985-12-11 Цифровой измеритель активной мощности

Publications (1)

Publication Number Publication Date
SU1368793A1 true SU1368793A1 (ru) 1988-01-23

Family

ID=21209212

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853987703A SU1368793A1 (ru) 1985-12-11 1985-12-11 Цифровой измеритель активной мощности

Country Status (1)

Country Link
SU (1) SU1368793A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 790250, кл. G 01 R 21/06, 1978. Авторское свидетельство СССР № 1092422, кл. G 01 R 21/06, 1982. *

Similar Documents

Publication Publication Date Title
US7825839B2 (en) Measuring device and measuring method for measuring the power of a high-frequency signal
SU1368793A1 (ru) Цифровой измеритель активной мощности
SU1251327A1 (ru) Способ аналого-цифрового преобразовани и устройство дл его осуществлени
SU752170A1 (ru) Цифровой измеритель действующего значени сигнала
SU423066A1 (ru) Цифровой корреляционный фазометр
SU681381A1 (ru) Цифровой прибор дл измерени физических величин
SU918798A1 (ru) Устройство дл измерени импульсной мощности оптического излучени
SU1081558A1 (ru) Измеритель фазовых флуктуаций сигналов
SU599161A1 (ru) Устройство дл регистрации информации
SU752791A1 (ru) Устройство дл определени распределени по шкале погрешности аналого-цифровых преобразователей
SU1596264A2 (ru) Устройство дл измерени электрической энергии
SU959104A1 (ru) Устройство дл определени условного математического ожидани
SU1129538A1 (ru) Способ многоканального измерени напр жений
SU1503022A1 (ru) Способ измерени мгновенных значений частоты электрического сигнала и устройство дл его осуществлени
SU1762254A1 (ru) Устройство дл измерени частоты гармонического сигнала
SU516188A1 (ru) Устройство дл квантовани случайного процесса
SU930021A2 (ru) Цифровой термометр
SU1599781A1 (ru) Способ определени потреблени электроэнергии и устройство дл его осуществлени
SU1698813A1 (ru) Цифровой интегрирующий вольтметр
SU1057878A1 (ru) Инфранизкочастотный фазометр
SU938399A1 (ru) Способ аналого-цифрового преобразовани и устройство дл его осуществлени
SU1247802A1 (ru) Установка дл поверки аналого-цифровых преобразователей
SU1547061A1 (ru) Преобразователь напр жени в код
SU375566A1 (ru) Цифровой вольтметр
SU1633439A1 (ru) Информационно-измерительна система