SU1365099A1 - Устройство дл коммутации аналоговых сигналов - Google Patents
Устройство дл коммутации аналоговых сигналов Download PDFInfo
- Publication number
- SU1365099A1 SU1365099A1 SU864085022A SU4085022A SU1365099A1 SU 1365099 A1 SU1365099 A1 SU 1365099A1 SU 864085022 A SU864085022 A SU 864085022A SU 4085022 A SU4085022 A SU 4085022A SU 1365099 A1 SU1365099 A1 SU 1365099A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- relay
- inputs
- group
- relay element
- input
- Prior art date
Links
Landscapes
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
Изобретение может быть использовано дл переадресации нескольких входных сигналов на заданные адреса- выходы, в качестве мультиплексора и демультиплексора, в качестве пор дкового фильтра дл ранжировани входных сигналов, в качестве медианного фильтра, дл выделени максимального и минимального сигналов из нескольких входных сигналов и пр. Цель изобретени - расширение функциональных возможностей устройства за счет работы в обращенном включении и в ре- ;(У/7 У с В (Л И/7 со О5 СЛ о со Фи1.1
Description
жимах переадресации и ранжировани входных сигналов. Устройство содержит п групп релейных элементов 1-7, входы задани режимов работы устройства 17, 18, его информационные входы 84-87 и выходы 9,-97. Каждый релейный
элемент содержит компаратор, переключатели , информационные входы, выходы, входы компаратора. Поставленна цель достигнута благодар новым св з м между составными элементами устройства. 4 ил.
1
Изобретение относитс к автоматике и аналоговой вычислительной технике и может быть использовано дл переадресации нескольких сигналов на заданные адреса-выходы, в качестве пор дковых фильтров дл ранжировани входных сигналов, в частности в качестве медианного фильтра дл выделени максимального и минимального сигналов из поданных на его входы сигналов, в качестве мультиплексора и демультиплексора и пр.
Целью изобретени вл етс расширение функциональных возможностей устройства за счет работы в обращенном включении и в режимах переадресации и ранжировани входных сигналов.
На фиг. 1 представлена схема устройства (а - с нечетным количеством входов, , б - с четным количеством входов); на фиг. 2 - схема трех- входового устройства дл коммутации; на фиг. 3 - схема релейного элемента при работе устройства в режиме пере- адресации; на фиг. 4 - то же, при работе устройства в режиме ранжировани .
Устройство (фиг. 1а) содержит релейные элементы 1-7 соответственно
первой, второй, третей(п-1)-й
и п-й групп, первый, второй, третий , ... (п-1)-й и п-й информационные входы 8,-BY, первый, второй, третий, ..., (п-1)-й и п-й выходы 9,-9т.
Трехвходовоеустройство дл коммутации (фиг. 2) содержит релейные элементы 1-3, первый 8,, второй 8 и третий 8з информационные входы, пер- вый 9,, второй 9 и третий 9, выходы .
Релейный элемент (фиг, 3) содержи компаратор 10, переключатели 11 и 12 первый 13 и второй 14 информационные
г
0 5
о
5
входы, первый 15 и второй 16 выходы, вхоф 17 и 18 компаратора 10, вл ющиес в схемах (фиг. 1 и 2) входами задани режимов работы устройства.
Устройство работает следующим образом.
Например, при нечетном п количестве входов и выходов (фиг. 1а) устройство содержит п групп 1-7 релейных элементов. Кажда группа состоит из 0,5 (п-1) релейных элементов. Релейные элементы групп соединены по схеме (фиг. 1).
При четном числе п йходов и выходов структура устройства (фиг. 16) остаетс неизменной, но отпадает надобность в первой строке и последнем столбце матрицы релейных элементов 2,4 и 6 и 7. Исключение этих релейных элементов может быть осуществлено либо режимным путем при задании соответствующих управл ющих сигналов на входы 17 и 18 компараторов упом нутых релейных элементов, либо конструктивно . В последнем случае в нечетных гр ттпах релейных элементов остаетс по 0,5 (п-2), а в четных - по 0,5 п релейных элементов.
В зависимости от пол рности разности напр жений х, и х, подаваемых на входы 17 и 18 релейного элемента (фиг. 3), переключатели 11 и 12 наход тс в верхнем ( 0) иди нижнем (х,-Х2 0) положении (фиг. 3). Соответственно входной сигнал у,, подаваемый на вход 13, проходит либо. на первый 15, либо на второй 16 выходы релейного элемента, а сигнал yj - на второй 16, либо на первый 15 выходы релейного элемента.
В зависимости от заданных пол рностей разности напр жений, подава- емьк на входы 17 и 18 компараторов 10 релейных элементов, осуществл етс в
любой комбинации переадресаци входных сигналов У,, У, ..., У на заданные п вьгеодов устройства.
В таблицу сведены управл ющие коды , заданные пол рностью разности напр жений, подаваемьк на входы 17 и 18 релейных элементов 1-3 (фиг. 2) трехвходового устройства (первый столбец) и соответствующие им адресации входных сигналов у, , у, у.
При положительной пол рности разности напр жений на всех компаратор- ных вывода:х (+ + +) сигналы у, , у , у, проход т соответственно на первый, второй и третий выходы (перва строка таблицы) и т.д.
Устройства (фиг. 1 и 2) вл ютс обратимыми. Это означает, что их выходы могут быть использованы в качестве входов, и входы - в качестве выходов. При этом управл ющие коды остаютс такими же, как и при пр мой передаче сигналов.
Устройство может работать также и в режиме ранжировани входных сигналов . Дл этого инвертирующие входы (фиг. 1 и 2, обозначены точкой) и неинвертирующие входы компаратора каждого релейного элемента необходимо присоединить соответственно к его второму и первому входам (фиг. Д). В частности, при работе трехвходового устройства (фиг. 2) в режиме ранжиро0
5
0
5
вани на первом пыходе максимальный max (у, , у
9, г
вьиел етс у,), на
втором выходе 92, медианны med (у , у ), а на третьем выходе 9, миУг .
нимальный min (у,,
У,)
сигналы и 8,
на поданных на входы 8,, 8 входных сигналов у,, у, , у.
Устройства (фиг, 1 и 2) при их работе в режиме ранжировани вл ютс пор дковыми (ранговыми) фильтрами, т.е. выдел ют на выходах заданные пор дковые статистики. Следовательно, устройство может также воспроизводить логические операции упор доченного выбора - ранжировани , выделени медианы (при нечетном количестве входов ) , выделени максимальных и минимальных значений и др.
Релейньш элемент (фиг. 4) вл етс двухвходовым пор дковым фильтром, на первом выходе 15 которого выдел етс максимальный max (у,, у) а на втором выходе 16 - минимальный min (У) . У.) из поданных на его входы 13 и 14 сигналов у,, у.
0
5
0
5
0
5
Claims (1)
- Формула изобретениУстройство дл коммутации аналоговых сигналов, содержащее нечетное число из п групп по т, ш 0,5(n-l)j , релейных элементов в каждой группе, каждый релейный элемент выполнен в виде компаратора, подключенного выходом к управл ющим входам переключателей , первые и вторые информационные входы которых попарно объединены и вл ютс соответственно первыми и вторыми входами соответствующих релейных элементов группы, а выходы переключателей вл ютс соответственно первым и вторым выходами этих релейных элементов, отличающеес тем, что, с целью расширени функциональных возможностей за счет работы в обращенном включении и в режимах переадресации и ранжировани входных сигналов, в нем первый выход первого релейного элемента каждой четвертой группы соединен с первым входом первого релейного элемента последующей четной группы, а второй выход последнего релейного элемента каждой нечетной группы соединен с вторым входом последнего релейного элемента последующей нечетной группы, второй выход каждого i-ro () релейного элемента каждойчетной группы подключен к первому входу i-ro релейного элемента, а его первый выход к второму входу i-ro () релейного элемента последующей нечетной группы, первый выход каждого i-ro релейного элемента каждой нечетной группы подключен к второму входу i-ro релейного элемента, а его второй выход - к первому входу (i+1)-го релейного элемента последующей четной группы, первый и второй входы компараторов релейных элементов всех групп7tf/7фиг. 2Q099вл ютс соответствующими входами задани режимов работы устройства, пер- вьш вход первого релейного элемента первой четной группы и первые и вторые входы релейных элементов первой нечетной группы вл ютс соответствующими информационными входами устройства , а первый выход первого релейного элемента последней четной группы и первые и вторые выходы релейных элементов последней нечетной группы - соответствующими выходами устройства.(риг.З/Фиг.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864085022A SU1365099A1 (ru) | 1986-05-29 | 1986-05-29 | Устройство дл коммутации аналоговых сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864085022A SU1365099A1 (ru) | 1986-05-29 | 1986-05-29 | Устройство дл коммутации аналоговых сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1365099A1 true SU1365099A1 (ru) | 1988-01-07 |
Family
ID=21244217
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864085022A SU1365099A1 (ru) | 1986-05-29 | 1986-05-29 | Устройство дл коммутации аналоговых сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1365099A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2533080C1 (ru) * | 2013-07-09 | 2014-11-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Декомпозиционный способ реализации бесповторных функций непрерывной логики |
-
1986
- 1986-05-29 SU SU864085022A patent/SU1365099A1/ru active
Non-Patent Citations (1)
Title |
---|
Игнатов А.Н. и др. Электронные коммутаторы аналоговых сигналов. - Радиотехника, 1980, № 1, с. 80, рис. 1. Патент US № 4439840, .кл. G 06 F 7/аб, опублик. 1984. а fer7 16 П Лт vn Г817 * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2533080C1 (ru) * | 2013-07-09 | 2014-11-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Декомпозиционный способ реализации бесповторных функций непрерывной логики |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO1992016079A2 (en) | Communications switching network | |
SU1365099A1 (ru) | Устройство дл коммутации аналоговых сигналов | |
SU1388877A1 (ru) | Устройство дл адресации блоков пам ти | |
DE59310256D1 (de) | Mehrstufige Vermittlungseinrichtung für optische Signale | |
EP0166705A3 (en) | A method for measuring of capacities, particular low ones | |
SU1513480A1 (ru) | Устройство дл воспроизведени кусочно-разрывных функций | |
JP2587928B2 (ja) | Ic検査装置 | |
SU1582353A1 (ru) | Логическа матрица с программируемой пам тью | |
SU1354359A1 (ru) | Устройство дл @ -канального импульсного регулировани мощности в @ -фазной сети | |
SU515297A1 (ru) | Дискретно-аналоговое декодирующее устройство | |
SU1175026A1 (ru) | Многоканальный коммутатор | |
SU752737A1 (ru) | Устройство дл цифрового управлени -фазным широтно-импульсным преобразователем | |
SU1295382A1 (ru) | Логический модуль | |
RU2109338C1 (ru) | Аналоговый логический элемент для идентификации и селекции экстремального, супраэкстремального или субэкстремального значений информационного сигнала | |
SU1436111A1 (ru) | Многоканальна стабилизирующа система электропитани | |
SU1336095A1 (ru) | Устройство дл цифровой индикации | |
SU726523A1 (ru) | Устройство дл ввода информации | |
SU1262469A1 (ru) | Многоканальное пневматическое устройство управлени | |
US6993017B1 (en) | Switch apparatus | |
SU1441403A1 (ru) | Устройство дл контрол распределител импульсов | |
SU1256152A1 (ru) | Синхронный фильтр | |
SU1233167A1 (ru) | Устройство дл формировани адресов алгоритма быстрого преобразовани Фурье | |
SU962859A1 (ru) | Устройство дл программного управлени группой объектов | |
SU1367125A1 (ru) | Устройство дл многорежимного управлени шаговым двигателем | |
SU1265741A1 (ru) | Многофазный импульсный стабилизатор |