SU1360420A1 - MAJOR RESERVED DEVICE - Google Patents

MAJOR RESERVED DEVICE

Info

Publication number
SU1360420A1
SU1360420A1 SU4021474/24A SU4021474A SU1360420A1 SU 1360420 A1 SU1360420 A1 SU 1360420A1 SU 4021474/24 A SU4021474/24 A SU 4021474/24A SU 4021474 A SU4021474 A SU 4021474A SU 1360420 A1 SU1360420 A1 SU 1360420A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
module
inputs
input
outputs
Prior art date
Application number
SU4021474/24A
Other languages
Russian (ru)
Inventor
А.С. Оспопрививателев
Original Assignee
Всесоюзный научно-исследовательский институт электромеханики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный научно-исследовательский институт электромеханики filed Critical Всесоюзный научно-исследовательский институт электромеханики
Priority to SU4021474/24A priority Critical patent/SU1360420A1/en
Application granted granted Critical
Publication of SU1360420A1 publication Critical patent/SU1360420A1/en

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

1. Мажоритарно-резервированное устройство, содержащее N резервируемых блоков (где N - нечетное число) с аналоговыми выходными сигналами, приемник аналогового сигнала и блок мажорирования, выходы резервируемых блоков соединены со входами блока мажорирования, выход которого соединен с приемником аналогового сигнала, отличающееся тем, что, с целью повышения надежности устройства и обеспечения возможности восстановления отказавших элементов устройства без перерыва в его работе, блок мажорирования выполнен в виде N субблоков, первый вход каждого субблока соединен с соответствующим входом блока мажорирования, а каждый из остальных N-1 входов каждого субблока соединен соответственно с первым выходом одного из других субблоков, первый выход каждого субблока соединен с его первым входом, вторые выходы субблоков соединены с выходом блока мажорирования, каждый из субблоков состоит из трех модулей, каждый из которых содержит управляемый ключ и узел выделения медианного значения аналогового сигнала с N входами, соединенными с соответствующими входами модуля, и выходом, соединенным с управляющим входом ключа, первый коммутирующий элемент которого соединен соответственно с первым и вторым выходами модуля, а второй коммутирующий элемент - с третьим и четвертым выходами модуля, первые входы модулей соединены с первым входом субблока, а каждый из остальных N-1 входов каждого из модулей соединен соответственно с одним из остальных входов субблока, в каждом из субблоков первые выходы модулей соединены с первым входом соответствующего субблока, второй выход первого модуля соединен с третьим выходом третьего модуля, второй выход второго модуля соединен с третьим выходом первого модуля, второй выход третьего модуля соединен с третьим выходом второго модуля, а четвертые выходы модулей соединены со вторым выходом субблока.2. Устройство по п.1, отличающееся тем, что, в каждом модуле узел выделения медианного значения аналогового сигнала резервируемого блока состоит из компараторов, число которых на единицу меньше числа резервируемых блоков, и дешифратора, при этом первые входы компараторов соединены с первым входом модуля, а второй вход каждого компаратора соединен соответственно с одним из N-1 остальных входов модуля, выход каждого компаратора соединен с соответствующим входом дешифратора, выход которого соединен с выходом узла, к которому подключен управляющий вход ключа.1. A majority-redundant device containing N redundant blocks (where N is an odd number) with analog output signals, an analog signal receiver and a majorization block, the outputs of redundant blocks are connected to the inputs of the majorization block, the output of which is connected to the analog signal receiver that, in order to increase the reliability of the device and ensure the possibility of restoring the failed elements of the device without interrupting its operation, the majorization unit is made in the form of N subunits, the first input of each Each subblock is connected to the corresponding input of the majorization block, and each of the remaining N-1 inputs of each subblock is connected respectively to the first output of one of the other subblocks, the first output of each subblock is connected to its first input, the second outputs of the subblocks are connected to the output of the majorization block, each of subunits consists of three modules, each of which contains a controlled key and a node for selecting the median value of an analog signal with N inputs connected to the corresponding inputs of the module, and an output connected with the control input of the key, the first switching element of which is connected respectively to the first and second outputs of the module, and the second switching element to the third and fourth outputs of the module, the first inputs of the modules are connected to the first input of the subunit, and each of the remaining N-1 inputs of each of the modules connected to one of the remaining inputs of the subunit respectively; in each of the subunits the first outputs of the modules are connected to the first input of the corresponding subunit, the second output of the first module is connected to the third output of the third module, second a second output module connected to the third output of the first module, the second output of the third module is connected to the third output of the second module and the fourth module outputs are connected to the second output subbloka.2. The device according to claim 1, characterized in that, in each module, the node highlighting the median value of the analog signal of the reserved block consists of comparators, the number of which is one less than the number of reserved blocks, and a decoder, the first inputs of the comparators being connected to the first input of the module, and the second input of each comparator is connected respectively to one of the N-1 remaining inputs of the module, the output of each comparator is connected to the corresponding input of the decoder, the output of which is connected to the output of the node to which it is connected to control key entry.

SU4021474/24A 1986-02-12 1986-02-12 MAJOR RESERVED DEVICE SU1360420A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4021474/24A SU1360420A1 (en) 1986-02-12 1986-02-12 MAJOR RESERVED DEVICE

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4021474/24A SU1360420A1 (en) 1986-02-12 1986-02-12 MAJOR RESERVED DEVICE

Publications (1)

Publication Number Publication Date
SU1360420A1 true SU1360420A1 (en) 2005-12-20

Family

ID=60533551

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4021474/24A SU1360420A1 (en) 1986-02-12 1986-02-12 MAJOR RESERVED DEVICE

Country Status (1)

Country Link
SU (1) SU1360420A1 (en)

Similar Documents

Publication Publication Date Title
SU1360420A1 (en) MAJOR RESERVED DEVICE
DE3881220D1 (en) COMMUNICATION MEDIA ELEMENT.
US4392065A (en) Electronic circuit for eliminating chatter
RU97101003A (en) STATISTICAL SEALING DEVICE WITH TEMPORARY DIVISION OF CHANNELS
SU1603367A1 (en) Element of sorting network
SU734650A1 (en) Information input device
SU1264160A1 (en) Device for calculating sets of logic functions
SU1148125A1 (en) Decoding device
SU731300A1 (en) Discrete signal switching device
SU1647913A1 (en) Error detector
SU1493994A1 (en) Haar function generator
SU758525A1 (en) Ring counter
SU379054A1 (en) COMMERCIAL DEVICEJViU "I _ ^ 7" ". ^" ^ -
SU1188729A2 (en) Device for comparing numbers
SU733114A2 (en) Noise-proof coder
SU1552379A1 (en) Device for analysis of structure of compound signals
SU1121795A1 (en) Redundant device
SU788378A1 (en) Device for checking "1 from n" code
SU1091359A1 (en) System for transmitting digital signals
SU711677A1 (en) Voltage-to-code converter
SU1640744A1 (en) Multichannel memory with redundancy
SU1389515A1 (en) RESERVED DIGITAL DEVICE
SU1073894A1 (en) Device for forming block balanced ternary code
SU1272334A1 (en) Device for coding edge one
SU496550A1 (en) Multi-channel input device