SU1336092A1 - Устройство дл формировани изображений на экране телевизионного индикатора - Google Patents
Устройство дл формировани изображений на экране телевизионного индикатора Download PDFInfo
- Publication number
- SU1336092A1 SU1336092A1 SU823485463A SU3485463A SU1336092A1 SU 1336092 A1 SU1336092 A1 SU 1336092A1 SU 823485463 A SU823485463 A SU 823485463A SU 3485463 A SU3485463 A SU 3485463A SU 1336092 A1 SU1336092 A1 SU 1336092A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- inputs
- input
- control unit
- information
- Prior art date
Links
Landscapes
- Image Processing (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл отображени информации на телевизионном экране. Цель изобретени - повышение точности и быстродействи устройства. Это достигаетс введением первого, второго и третьего блоков 4-6 посто нной пам ти, вычислител 2 характеристик и параметров формируемых изображений, первого, второго и третьего элементов И 7-9, формировател кода подсветки строки, первого и второго коммутаторов 11, 12, распределител импульсов 13, первого л второго регистров 14, 15 и триггера 16 и соответствующих функциональных св зей. Изобретение позвол ет синтезировать произвольное динамически управл емое изображение на телевизионном экране с заранее заданной точностью за счет представлени изображени как совокупности динамически управл емых векторов, окружностей и буквенно-цифровых символов . 2 ил. (О со (jO Oi о со ND
Description
Изобретение относитс к вычислительной технике и может быть использовано дл отображени информации на телевизионном индикаторе.
Цель изобретени - повышение точности и быстродействи устройства.
На фиг. 1 представлена функциональна схема устройства; на фиг. 2 - алгоритм работы устройства.
Устройство содержит блок 1 оперативной пам ти, вычислитель 2 характеристик и параметров формируемых изображений, блок 3 управлени , первый 4, второй 5 и третий 6 блоки посто нной пам ти, первый 7, второй 8 и третий 9 элементы И, формирователь 10 кода подсветки строки, первый 11 и второй 12 коммутаторы, распределитель 13 импульсов, первый 14 и второй 15 регистры и триггер 16.
Устройство работает следующим образом .
Файл, содержащий информацию, необходимую дл фор.мировани элементов изображени , может записыватьс в блок 1 оперативной пам ти синхронно с частотой кадров растрового разложени , возможна также и асинхронна запись. Вычислитель 2 характеристик и параметров формируемых изображений служит дл реализации дев ти микропрограмм (фиг. 2), в том числе подготовки начальных условий (2 микропрограммы ), расчета точек синтезируемых векторов (2 микропрограммы), дуг окружностей (4 микропрограммы), микропрограмма обеспечени работы знакогенератора.
Блок 1 оперативной пам ти может быть организован следующим образом. Общий объем пам ти должен быть пор дка двух килобайт, где кажда чейка пам ти с 10-12-разр дным адресом должна иметь длину записываемого слова в 2 байта. Ячейки с адресами, где в старших разр дах адреса , начина с дев того, записаны нули, хран т паспорта и атрибуты синтезируемых элементов изображени . Номер, записанный в паспорте, соответствует номеру подпрограммы дл расчета того или иного элемента изображени (вектора, дуги окружности, строки буквенно-цифровых символов). Атри- буты включают в себ информацию о цвете воспроизводимого элемента изображени , признак наличи или отсутстви мигани символа, знак наклона воспроизводимого элемента, который определ ет конкретный номер микропрограммы: одной из двух при формировании векторов различного наклона и одной из четырех при формировании дуги окружности. В чейках с адресами, где в старших разр дах, начина с дев того, записаны коды, отличные от «О, хранитс объектный модуль с адресом, соответствующим паспорту элемента изображени . Здесь хран тс значени координат начала и конца векторов и промежуточна информаци .
0
5
0
5
0 г
0
5
0
5
необходима дл расчета координат точек элементов изображени . Устройство предназначено дл создани изображени на растре с разрещающей способностью 256 X X 256, 512 X 512, 1024 X 1024 элементов разложени , но точность дл такого рода индикаторов достаточна при задании координат элементов изображени восьмиразр дными двоичными числами. При этом две координаты, например дл вектора по оси ординат, могут быть записаны в одну чейку блока 1 оперативной пам ти.
Началу работы по расчету точек элементов изображени в строке предшествует этап подготовки данных, циклически повтор ющийс каждые восемь строк. Этот этап заключаетс в следующем (микропрограмма подготовки данных, фиг. 2). Учитыва , что число паспортов формируемых элементов изображени может быть достаточно большим (от 128 до 1024), необходимо исключить перебор в каждой строке всех паспортов , требующий больших затрат времени. При этом необходимо учесть, что число паспортов с элементами изображений, ординаты которых удовлетвор ют условию YI- Утек. Уг (где Yj- Yt - ординаты крайних точек элемента изображени , утек - текущее значение ординаты на экране индикатора), как правило, не превышает более 10-30°/о от всех выводимых на экран. Большие затраты времени при переборе всех паспортов обусловлены большим временем выборки ординат элементов изображени из блока 1 оперативной пам ти, так как объем пам ти должен быть достаточно большим, что не позвол ет использовать пам ть с малым временем выборки.
С целью согласовани быстродействи блока 1 оперативной пам ти и вычислител 2 в устройстве применен следующий алгоритм подготовки данных. С помош.ью блока 3 управлени производитс опрос чеек в блоке 1 оперативной пам ти, где записаны координаты У,„ , 2п, и по шестнадцатиразр дной щине данных с блока 3 управлени они записываютс в один из регистров вычислител 2, а адрес исследуемой чейки пам ти, соответствующий номеру выбранного элемента изображени , записываетс в младшие разр ды другого регистра вычислител , представл ющего собой шестнадцатиразр дный сдвиговый регистр с параллельной записью информации. В следующий момент времени вычислитель 2 производит сравнение в соответствии с двойным неравенством Y,Ti-Y.re YZ , так как цикл повтор етс каждые восемь строк, то при посто нных Y,4 , Yin происходит восьмикратное сравнение этих ординат с Утек, последовательно измен ющимс от ent (YTeK/g) до ent (YTeK/8) + 8.
По окончании 8-кратного цикла сравнени в регистре сдвига вычислител 2 в
восьми младших разр дах записан позиционный код, соответствующий наличию в случае одного из неравенств или отсутствию составл ющих формируемого элемента изображени в данной строке. Номер этого элемента изображени после восьмикратного сдвига записан в старших восьми разр дах регистра сдвига вычислител 2. В случае, когда число паспортов в блоке 1 оперативной пам ти равно 512, то такой анализ при организации блока 1 оперативной пам ти в два байта на каждую чейку необходимо проводить дл семи строк, а в случае 1024 паспортов - дл щести строк, так как суммарное число бит запоминающего кода и адреса элемента изображени не может превышать 16-разр дность чеек блока 1 оперативной пам ти. Затем информаци , записанна в регистре сдвига вычислител 2, переписываетс в специально отведенную область блока 1 оперативной пам ти и данна процедура последовательно повтор етс дл всех элементов изображени .
В случае, если в позиционном коде, записанном в регистре сдвига вычислител 2, дл воспроизводимого элемента изображени записались все нули, т. е. элемент изображени не пересекаетс данными строками, перезапись информации с регистра сдвига вычислител 2 в блок 1 пам ти не производитс . После проведени рассмотренной процедуры в отведенной области блока 1 оперативной пам ти информаци записываетс в О-40 чейках. Учитыва , что процедуры сравнени и записи в регистре сдвига вычислител 2 занимают небольшое врем , то процесс восьмикратного сравнени и записи его результата может составл ть врем , равное времени выборки из блока 1 оперативной пам ти, тем самым врем , затрачиваемое на подготовку данных, уменьшаетс в несколько раз и может составл ть врем меньше длительности двух строк. Б течение времени, приход ш.егос на остальные семь строк, этап подготовки данных не повтор етс . При небольшом объеме исходных данных (число синтезируемых элементов изображени ) можно отказатьс от этапа подготовки данных и производить в каждой строке последовательный перебор ординат дл всех синтезируемых элементов изображени , то такой алгоритм требует больщих временных затрат.
В известном устройстве рассматриваетс алгоритм с еще большими требовани ми к устройству по быстродействию, так как при его реализации необходима последовательна перестановка паспортов элементов изображени , например дл векторов, в соответствии с углами их наклона. Дл окружностей алгоритм подготовки данных в ообще не производитс , хот он, в принципе, должен отличатьс от случа формировани вектора . В предлагаемом устройстве такие отли10
чи отсутствуют. После этапа подготовки данных происходит последовательпый расчет элементов изображений в восьми строках, дл которых эти данные проана. щзироващ . г Расчет элементов изображени вычислителем 2 производитс в соответствии с блок- схемой алгоритма (фиг. 2). Д.ч этого с по.мощью блока 3 управлени из соответствующих чеек блока 1 оперативной пам ти последовательно выбираетс содержимое чеек пам ти, записанных на этапе подготовки данных, т. е. из соответствуюп1.ей чейки выбираетс шестнадцатиразр дный код, где в восьми разр дах записан номер символа , определ ющий адрес нахождени пас- J5 порта этого символа, а также восемь разр дов позиционного кода, записанные в эти чейки пам ти единицы определ ют наличие элементов данного символа в соответствующей строке. Эти восемь разр дов, предварительно записанные в один из регистров 0 вычислител 2, по команде с блока 3 управлени провер ютс на совпадение с кодом, поступающим с блока 3 управлени , в котором единственное значение единицы находитс в позиции, соответствующей номеру
5 одной из восьми строк. При совпадении единиц в данном разр де, что соответствует наличию элементов данного символа в рассматриваемой строке, вычислитель 2 вырабатывает сигнал, который передаетс в блок 3 упраВоЧени , вырабатывающий коман ду выборки паспорта символа из блока 1 оперативной пам ти с адресом, равным номеру элемента изображени , записанному в старших разр дах соответствующего регистра вычислител 2. Если этот паспорт соответствует вектору, то дальнейпш работа устройства идет в соответствии с блок- схемой алгоритма вычислени вектора (фиг. 2). Данный алгоритм реализуетс в известном устройстве, управление отдельных узлов схемы, дл последовательного
0 выполнени алгоритма обеспечиваетс управл ющими сигналами с блока 3 управлени , в соответствии с которыми вычислитель 2 производит однократное суммирование при формировании координаты x,i вектора дл i + l строки растра по известной
координате х,- дл i-й строки. При этом используетс реккурентное соотнои ение
Хж X,- -f ctg
где у - угол наклона вектора с осью X. 0Координаты рассчитываютс по выражению (1) вычислителем 2 только дл тех векторов , дл которых выполн ютс услови
х, хоС2)
илиу; yi;у,., у2 .,(3)
где Х Х2, У| У2 - координаты вектора. Как указывалось, проверка услови (3) производитс на этапе подготовки данных. Проверка услови (2) осуществл етс в формирователе 10 кода подсветки строки.
5
запись. На выходе формировател 10 формируетс сигнал единицы, записывающийс последовательно в соответствии с изменением адресов в первый регистр 14 до тех пор, пока RS-триггер 16 не установитс в положение «О в момент, когда в процессе последовательного счета счетчик формировател 10 устанавливаетс в положение «О. За это врем счетчик адреса формировател 10 выдает Дх адресов. В другом
При формировании вектора работа устройства осуществл етс следующим образом .
Знак наклона вектора при выборке его паспорта из блока 1 оперативной пам ти настраивает блок 3 управлени на выборку микропрограммы вектора соответствующего наклона. При этом вычислитель 2 переключаетс в режим сложени при положительном наклоне вектора и вычитани при отрицательном . Из блока 1 оперативной па- 10 случае триггер 16 устанавливаетс в м ти информаци записываетс в соответ- сигналом формировател , который формируетс в момент равенства кода счетчика адреса формировател 10 со значением Х2 с выхода регистра. Сигнал- с выхода триггера 16 подаетс в блок 3 управлени и переводит его в режим расчета других элементов изображени .
Если элемент изображени вл етс другой окружности, то его расчет в устройстве производитс по алгоритму (фиг. 2). с из оперативного запоминающего устрой- 20 предлагаемом устройстве значение х,- рас- ства параллельным кодом величина А х, рав-считываетс по формуле
на количеству элементов строки, пересекаемых вектором. Это число определ етс разрешающей способностью устройства (числом элементов разложени вдоль строки).
ствующие регистры вычислител 2. В следующий момент в соответствии с алгоритмом построени вектора вычисл етс X; ± ctg 7- Значение х,ч1 записываетс дл хранени в блок 1 оперативной па- 5 м ти, а также в счетчик адреса формировател 10 кода подсветки строки. Значение х,ч1 заноситс в регистр формировател 10. В счетчик последнего записываетпервого и
X,i ±УН2-(R -i) 2 - ДЛЯ
второго квадрантов,
Xi ±VR2-i - дл третьего и чет- углом наклона и выбранной толщиной век- 25 вертого квадрантов, тора и хранитс в блоке 1 оперативнойПричем дуга окружности разбиваетс при
пам ти. Величина вл етс исходной дл устройства , и может быть рассчитана по разпостроении на несколько дуг, кажда из которых лежит в пределах одного квадранта. Микропрограммы построени дуг в различных квадрантах в блоке 3 управлени отличаютс , как и в случае построени векторов различного канала, лишь знаком рассчитываемого X, дл дуг, лежащих в двух верхних или нижних квадрантах. Такое разбиение окружности на дуги позвол ет использовать рассмотренную структурную схему , осуществл ющую построение на телевизионном экране векторов, дл синтеза окружностей после этапа расчета х,- в соответствии с выражени ми (4).
личным алгоритмам. Например,
Axi ;,Дх2 (ctgY + l)kd;
& f
Лхз
I Xl-Х2 1+ I У|- У2 I У|- У2 I
построении на несколько дуг, кажда из которых лежит в пределах одного квадранта. Микропрограммы построени дуг в различных квадрантах в блоке 3 управлени отличаютс , как и в случае построени векторов различного канала, лишь знаком рассчитываемого X, дл дуг, лежащих в двух верхних или нижних квадрантах. Такое разбиение окружности на дуги позвол ет использовать рассмотренную структурную схему , осуществл ющую построение на телевизионном экране векторов, дл синтеза окружностей после этапа расчета х,- в соответствии с выражени ми (4).
Расчет этих выражений осуществл етс 40 следующим образом. Паспорт дуги окружности , лежащей в одном квадранте, хранитс в блоке 1 оперативной пам ти. Учитыва , что в атрибуты дл окружности вход т координаты крайних точек дуги, то этап подготовки данных производитс аналогично
где d - толщина вектора;
k - посто нный коэффициент; у - угол наклона вектора. Выбор алгоритма определ етс временными затратами при расчете Ах и требовани ми к структуре формируемого вектора . Наиболее хорощие характеристики дает реализаци алгоритма в соответствии с формулой дл Ахз, что позвол ет получить мень- 45 рассмотренному дл вектора. Значение R щую модул цию толщины вектора при егозаписываетс из блока 1 оперативной паповороте . После установки начальных ус-м ти в один из регистров вычислител 2,
ловий начинаетс этап записи элементов стро- а значение R-(i-1) или i-1 измен етс ки, пересекающихс данным вектором, в пер-соответственно на R-1 или на i и записывый регистр 14 или второй регистр i5, ко-ваетс в другой регистр вычислител 2, а такторые имеют объем пам ти N 1, где 0 же в соответствующую чейку блока 1 опе- Ni- - число элементов разложени по строке.ративной пам ти. Затем R-i (рассмотрим
случай построени дуги, лежащей в верхней полуплоскости относительно центра окружности ) проходит через вычислитель 2 и подаетс на первый блок 4 посто нной пам ти с емкостью пам ти 256- 16, выполн ющий функции квадратора. С выхода первого блока 4 посто нной пам ти получают щестОни работают поочередно через строку на запись и на считывание. Рассмотрим случай, когда регистр 14 работает в даную строку на запись, а регистр 15 на считывание . При этом распределитель 13 импульсов переключает первый коммутатор 1 на пропуск кодов со счетчика адреса формировател 10, а регистр подключает на
55
надцатиразр дныи код, соответствующий
запись. На выходе формировател 10 формируетс сигнал единицы, записывающийс последовательно в соответствии с изменением адресов в первый регистр 14 до тех пор, пока RS-триггер 16 не установитс в положение «О в момент, когда в процессе последовательного счета счетчик формировател 10 устанавливаетс в положение «О. За это врем счетчик адреса формировател 10 выдает Дх адресов. В другом
случае триггер 16 устанавливаетс в сигналом формировател , который формируетс в момент равенства кода счетчика адреса формировател 10 со значением Х2 с выхода регистра. Сигнал- с выхода триггера 16 подаетс в блок 3 управлени и переводит его в режим расчета других элементов изображени .
первого и
0
построении на несколько дуг, кажда из которых лежит в пределах одного квадранта. Микропрограммы построени дуг в различных квадрантах в блоке 3 управлени отличаютс , как и в случае построени векторов различного канала, лишь знаком рассчитываемого X, дл дуг, лежащих в двух верхних или нижних квадрантах. Такое разбиение окружности на дуги позвол ет использовать рассмотренную структурную схему , осуществл ющую построение на телевизионном экране векторов, дл синтеза окружностей после этапа расчета х,- в соответствии с выражени ми (4).
Расчет этих выражений осуществл етс 0 следующим образом. Паспорт дуги окружности , лежащей в одном квадранте, хранитс в блоке 1 оперативной пам ти. Учитыва , что в атрибуты дл окружности вход т координаты крайних точек дуги, то этап подготовки данных производитс аналогично
5
5 рассмотренному дл вектора. Значение R записываетс из блока 1 оперативной панадцатиразр дныи код, соответствующий
(R-1), который записываетс в регистр вычислител 2. Затем последний производит расчет подкоренного выражени в соответствии с формулами (4). Затем производитс вычисление подкоренного выражени . Задача нахождени радикала осложн етс большой разр дностью исходного числа. В устройстве предлагаетс решение, основанное на том, что точность нахождени значени радикала конечна и ограничиваетс значением наиболее близкого целого числа, т.е. при условии задани значени подкоренного выражени произвольным целым числом в интервале 0,2 значени подкоренного выражени берутс также целыми значени ми в интервале 0,2) в соот- ветствии с правилом
а(а + А) (а + 1)2, где а - целое число в инервале 0,2, Д 1.
Если Д 0,5, принимают а + Д а, Д 0,5-1- .
Двоичное число а 0,2 можно записать
fQ
a xo2° + x,...-X72 где Xi(l, значение а, возвед в квадрат можно представить
а2 2°хоI II III
+ 1 хо О . +2 ОХо XI О
.-|-2(Хо -Xl+Xi)XiХ21+Х
.+2(ХоХ2)Х2ХзХ|
.+.2(:ХоХз + XiX2 + Х2) . .ХзХ4Х2
.+ 2(ХоХ4 + Х1Хз)Х4Х5Хз
.И- 2(ХоХ5-|-Х1Х4 + Х2Хз + Хз)Х5ХбХ4
.+ 2(ХоХб-|-Х1Х54-Х2Х4) . . ХбХуXs
.+ 2®(ХоХ7-(-Х|Хб + Х2Х5 +
+ ХЗХ4 + Х4) . . . . Х7Хб
. + 2(...XlX7- -ХзХб+Х4Х5+
-j-Xs)Х7
. +2 °(....Х2Х7 + ХзХб + Х4Х5 + Х5)
. +2(ХзХ7 + Х4Хб)
. +2 (Х4Х7 + Х5Хб + Хб)
- +2 3(Х5Х7)
. +2 (Х6Х7 + Х7)
. .
Число (а + 1) отличаетс от а на 2а+1, что в соответствии с нашим представлением числа в двоичной форме измен ет коэффициенты перед степен ми, как показано в первой колонке, число (a+Д), где Д 0,5, отличаетс от а на а -f 0,25, так как дробной величиной можно пренебречь, учитыва , что работают с целыми числами, это измен ет коэффициенты перед степен ми , как показано во второй колонке. Млад- ший разр д в двоичном представлении дл равен соответствующему коэффициенту при а, а второй разр д гюлучаетс всегда нулевым. Увеличение а на единицу приводит к инвертированию значени хо. Следовательно , сложение с а некоторого Д мо- жет привести к ситуаци м, когда в младшем разр де Хо или хо. В случае инверсии Хо это соответствует увеличению а на
единицу, а при неизменном хо это может означать , что либо Д ; 0,5 и необходимо прин ть решение а+д а, либо ,5 и а +А -- а + 2.
Дл кода (а -f 2) изменение значений дл коэффициентов происходит в соответствии с третьей колонкой. Задача минимизации объема блока полупосто нной пам ти преобразующего а заключаетс в выборе наименьшего числа старших разр дов а, позвол ющих разделить все возможные значени дл а. На основе рассмотренного можно показать, что при выборе границы раздела на восьмом разр де это разделение оказываетс возможным дл всех чисел от 16 до 256. Эта возможность заключаетс в том, что перенос в восьмом разр де , который может возникнуть при сложении с а числа а (втора колонка), может привести к меньшему или равному коду в разр дах от восьмого до п тнадцатого с кодом дл а -f 2а и не может быть равным дл а2 + 4а + 4 (треть колонка). Это объ сн етс тем, что в числе а коэффициенты при разр дах от двух до восьми не могут быть равными все единице, что приводит к «затуханию переносов. Быстрое преобразование осуществл етс элементами И 7-9 и блоками 5 и 6 посто нной пам ти. При этом разр дность блока 5 посто нной пам ти может выбиратьс не менее 256 X 3, а блока 6 посто нной пам ти - 256 X 8. Учитыва , что младшие разр ды чисел a и а равны, их можно не хранить в блоке посто нной пам ти, а сразу же подавать на выход, а также использовать в качестве адресного разр да дл блока 6 посто нной пам ти, так как его семиразр дный входной код соответствует двум значени м а и а + 1, а коэффициент при младшем разр де Xfl дает конкретное значение а. На практике удобно использовать оба кристалла посто нной пам ти одинаковой разр дности . В этом случае четыре старших разр да входного шестнадцатиразр дного двоичного кода соответствующего подкоренному выражению , подаетс на инвертирующие входы первого элемента И 7, если во всех разр дах записаны «О, то на выходе второго элемента И 8 формируетс сигнал единицы, разрешающий считывание информации в момент прихода сигнала считывани на первые входы элементов И 7-9 и запрещающий считывание с третьего блока 6 посто нной пам ти. В противном случае, когда в старщих четырех разр дах где-либо записана единица, считывание ведетс с третьего блока 6 посто нной пам ти. В качестве адреса на вход второго блока 5 посто нной пам ти подаютс следующие разр ды кода числа подкоренного выражени А-Хв, X.,, Xs, Хе, Ху. х, Хз, Xjo, х, а дл третьего блока 6 посто нной пам ти х,, х,,
Xj, Xje, Xjj , Xi4, Xi, Хи, X.
Данный подход нахождени с ограниченной точностью значений аргумента может быть применен и дл других монотонных функций. Значение радикала, полученного с выходов второго или третьего блоков посто нной пам ти, записываетс в один из регистров вычислител 2, а в другой регистр записываетс из блока 1 оперативной пам ти значение координаты х,, окружности, затем вычислитель 2 определ ет значение .f Ху ± Xt, которое затем записываетс в соответствующий регистр вычислител . После этого вычисл етс значение дхг, которое , как и в случае дл вектора, может вычисл тьс несколькими способами. Например , просто рассчитываетс дхс xi-Xi-j или в случае построени дуги с переменной толщиной контура считаетс значение х V (К-d) --l(R-d) -i), где d определ ет л х по формуле дх хс - Xt. Такой алгоритм увеличивает врем расчета элементов изображени , включающих дуги окружностей, но при этом значительно улучшаетс качество формируемого изображени . Работа формировател 10 кода подсветки строки дл случа формировани дуги окружности не отличаетс от ранее рассмотренной дл формировани вектора. В счетчик формировател заноситс значение &х. В регистр формировател заноситс значение х, определ ющее координату по оси X нижней точки дуги. В счетчик адреса формировател заноситс значение X, ± х; и затем уже по рассмотренному алгоритму дл вектора происходит запись в первый регистр 14 или второй регистр 15. В том случае, когда после подготовки данных при опросе блока 1 оперативной пам ти встречаетс паспорт на построение строки, пересекающей знаки (буквы , цифры, мнемосимволы), их формирование обеспечиваетс при воздействии управл ющих команд с блока 3 управлени знакогенератором формировател , который с приходом из блока 1 пам ти кодов знаков и номера строки развертки дл знака или группы знаков, записанных в строку, последовательно производит выдачу позиционного код.а знака. Номер строки развертки (координата Yi) предварительно из блока 1 оперативной пам ти записываетс в регистр формировател . В это врем формирователь пропускает сигнал с выхода знакогенератора. При построении вектора и окружностей формирователь пропускает сигнал с выхода триггера 16. Счетчик адреса формировател служит дл последовательного задани адресов первого регистра 14 или второго регистра 15, который работает в этот момент на считывание синхронно с ходом развертки телевизионного индикатора.
Триггер 16 служит дл хранени информации с первого регистра 14 или второго регистра 15, так как после считывани ин0
5
0
5
0
5
0
5
0
5
формации в триггер 16 кажда из чеек этих регистров под действием сигнала с распределител 13 импульсов обнул етс , чем осуществл етс подготовка ее к записи в следующей строке. Импульс, управл ющий временем записи информации, в триггер 16 поступает с формировател 10. Распределитель 13 импульсов служит дл распределени этих импульсов под действием сигнала с блока управлени на регистры 14 и 15 в качестве стирающих и дл триггера в качестве записывающих.
Claims (1)
- Формула изобретениУстройство дл формировани изображений на экране телевизионного индикатора , содержащее блок управлени , первый выход которого подключен к входу записи- чтени блока оперативной пам ти, информационный вход которого вл етс информационным входом устройства и соединен с информационным входом блока управлени и первым выходом вычислител характеристик и параметров формируемых изображений , первый информационный вход которого подключен к выходу блока оперативной пам ти, а управл ющий вход - к второму выходу блока управлени , отличающеес тем, что, с целью повышени точности и быстродействи устройства, оно содержит первый, второй и третий блоки посто нной пам ти, выходы и адресные входы которых подключены соответственно к второму информационному входу и второму выходу вычислител характеристик и параметров формируемых изображений, первый, второй и третий элементы И, первые входы которых соединены с третьим выходом блока управлени , выходы - с входами чтени первого, второго и третьего блоков посто нной пам ти соответственно, а вторые входы - с вторым выходом вычислител характеристик и параметров формируемых изображений, выходом первого и выходом второго элементов И соответственно, формирователь кода подсветки строки, информационный вход которого подключен к выходу блока оперативной пам ти, а первый управл ющий вход - к четвертому выходу блока управлени , первый и второй коммутаторы, информационные входы которых соединены с первым и вторым информационными выходами формировател кода подсветки строки, син- хровход которого подключен к п тому выходу блока управлени , распределитель импульсов , вход которого соединен с третьим информационным выходом формировател кода подсветки строки и вл етс информационным выходом устройства, первый и второй регистры, информационные входы которых подключены к выходам первого и второго коммутаторов соответственно, синхро- входы - к первому и второму выходам распределител импульсов соответственно, а управл ющие входы - к первому управл ющему выходу формировател кода подсветки строки, второй управл ющий выход которого соединен с вторым информационным входом блока управлени и триггер, информа- ционный вход которого подключен к выходам соответствующих разр дов первого и второго регистров, синхровход - к третьему выходу распределител импульсов, а управл ющий вход - к п тому выходу блока управлени , причем выход триггера вл етс стробирующим выходом устройства, а управл ющие входы первого и второго коммутаторов соединены с первым и вторым выходами распределител импульсов соответственно.програпна,, nadzomooKu с/анньиПодпрограппа дугаЗапись номера cufidoaaЬь/зов i Вычисление i ifiбызоВ R бы исление Кдt / /ucлe/ ue X eiip- VR -Lвй/зо8 ХуЕ ЫЧиСЛ. Хохр- .бы зоб Хл6ы fUC/l. dX Xn - ХолрОпределение л при о три ц. лх( НонецJпересылкаnpozpCMfibi построений синёолоё( Конец3Подпрограмма Венторбызоб ctgfXдызод 59fciyj( )
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823485463A SU1336092A1 (ru) | 1982-09-06 | 1982-09-06 | Устройство дл формировани изображений на экране телевизионного индикатора |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823485463A SU1336092A1 (ru) | 1982-09-06 | 1982-09-06 | Устройство дл формировани изображений на экране телевизионного индикатора |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1336092A1 true SU1336092A1 (ru) | 1987-09-07 |
Family
ID=21027251
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823485463A SU1336092A1 (ru) | 1982-09-06 | 1982-09-06 | Устройство дл формировани изображений на экране телевизионного индикатора |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1336092A1 (ru) |
-
1982
- 1982-09-06 SU SU823485463A patent/SU1336092A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 520247, кл. G 06 К 15/20, 1975. Патент US № 3812491, кл. G 06 F 3/14, рпублик. 1978. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4295135A (en) | Alignable electronic background grid generation system | |
US6181353B1 (en) | On-screen display device using horizontal scan line memories | |
EP0272655A2 (en) | Method and apparatus for generating look-up table data | |
US5034733A (en) | Method and apparatus for rotating dots data | |
US4737782A (en) | Liquid crystal display drive circuit with variable sequence of backplate scanning and variable duty factor | |
US4672680A (en) | Raster image manipulator | |
EP0063865B1 (en) | Digital scan converter with randomized decay function | |
JPS6238734B2 (ru) | ||
US5596684A (en) | Anti-aliasing apparatus and method using fast scan-line memory mapping for sampling pixel patterns | |
JPH0737082A (ja) | 多値画像90度回転方法及び装置 | |
EP0480564B1 (en) | Improvements in and relating to raster-scanned displays | |
US4309700A (en) | Cathode ray tube controller | |
SU1336092A1 (ru) | Устройство дл формировани изображений на экране телевизионного индикатора | |
SU633042A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
SU1522240A1 (ru) | Генератор изображений | |
JPS62236076A (ja) | フレ−ムバツフアメモリアクセス方式 | |
SU1529281A1 (ru) | Устройство дл отображени информации на экране цветного телевизионного индикатора | |
SU1287204A1 (ru) | Способ поворота изображени на экране матричного индикатора на заданный угол | |
KR0171845B1 (ko) | 메모리장치의 주소 변환방법 및 회로 | |
SU1075298A1 (ru) | Устройство дл формировани информации на телевизионном индикаторе | |
JPS6143751B2 (ru) | ||
SU1300543A2 (ru) | Устройство дл вывода графической информации | |
SU932530A1 (ru) | Устройство дл отображени информации | |
SU1109785A1 (ru) | Устройство дл формировани динамических изображений | |
SU959146A1 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки |