SU1327290A1 - Analog-digital converter - Google Patents

Analog-digital converter Download PDF

Info

Publication number
SU1327290A1
SU1327290A1 SU833673250A SU3673250A SU1327290A1 SU 1327290 A1 SU1327290 A1 SU 1327290A1 SU 833673250 A SU833673250 A SU 833673250A SU 3673250 A SU3673250 A SU 3673250A SU 1327290 A1 SU1327290 A1 SU 1327290A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
converter
voltage
code
Prior art date
Application number
SU833673250A
Other languages
Russian (ru)
Inventor
Валентин Владимирович Ромадин
Виктор Николаевич Семенчук
Original Assignee
Предприятие П/Я А-1178
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1178 filed Critical Предприятие П/Я А-1178
Priority to SU833673250A priority Critical patent/SU1327290A1/en
Application granted granted Critical
Publication of SU1327290A1 publication Critical patent/SU1327290A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в контрольно-измерительных и информационных системах различного назначени . С целью улучшени  динамических характеристик преобразовател  в АЦП, состо щий ив двух параллельных преобразователей 2 и 13 напр жени  в код цифроаналогового преобразовател  12 и усилител  11 с резисторами 9 и 10, введены таймер 6, аналоговый переключатель 7 и делитель 1 входного напр жени . 1 ил. (Л СThe invention relates to computing and can be used in measuring and information systems for various purposes. In order to improve the dynamic characteristics of the converter in the ADC, which consists of two parallel converters 2 and 13 of the voltage, the code of the digital-to-analog converter 12 and the amplifier 11 with resistors 9 and 10, introduced timer 6, analog switch 7 and divider 1 of the input voltage. 1 il. (Ls

Description

Изобретение относитс  к вычислительной технике и может быть использовано в радиотехнических, контрольно-измерительных и информационных системах различного назначени .The invention relates to computing and can be used in radio engineering, control and measuring and information systems for various purposes.

Цель изобретени  - улучшение динамических характеристик преобразовател .The purpose of the invention is to improve the dynamic characteristics of the converter.

На чертеже представлена схема аналого-цифрового преобразовател  (АЦП),The drawing shows the analog-to-digital converter (ADC),

АЦП содержит делитель 1 входного напр жени , первый параллельный преобразователь 2 напр жени  в код, состо щий из делител  3 опорного напр жени , компараторов 4, шифратора 5, таймер 6, аналоговый переключатель 7, с управл ющим входом 8, токоограничи- вающие элементы (резисторы) 9 и 10, операционный усилитель 11, цифроана- логовый преобразователь (ЦАП) 12, второй параллельный преобразователь 13 напр жени  в код, состо щий из делител  14 опорного напр жени , компараторов 15, шифратора 16.The ADC contains divider 1 input voltage, the first parallel voltage converter 2 to the code consisting of divider 3 reference voltage, comparators 4, encoder 5, timer 6, analog switch 7, with control input 8, current limiting elements ( resistors) 9 and 10, operational amplifier 11, digital-analog converter (DAC) 12, second parallel voltage converter 13 to a code consisting of divider 14 reference voltage, comparators 15, encoder 16.

АЦП работает следующим образом,The ADC works as follows

В момент времени t производитс  опрос компараторов 4. К моменту времени t на выходе шифратора 5 формируетс  код старших разр дов,, который поступает на входы ЦАП 12, В момен времени t выдаетс  команда на аналоговый переключатель 7 дл  подключени  выходного напр жени  ЦАП 12 на инвертирующий вход операционного усилител  11, Врем  . необходимо дл  устранени  переходного процесса ЦАП, . За врем  операционный усилитель подготавливаетс  к работе в следующем интервале . Это достигаетс  подачей на оба входа ОУ соответствующего напр жени  смещени  Е, образованного измер емым напр жением с коэффициентом делени  I/2 делител  1, т.е. на выходе ОУ устанавливаетс  напр жение и /2,At time t, the comparators 4 are polled. By time t, the output of the encoder 5 generates the code for the higher bits, which is fed to the inputs of the DAC 12. At the time t, a command is sent to the analog switch 7 to connect the output voltage of the DAC 12 to the inverting input operational amplifier 11, Time. necessary to eliminate the transition process DAC,. Over time, the operational amplifier is prepared for operation in the next interval. This is achieved by applying to both inputs of the op-amps the corresponding bias voltage E, formed by the measured voltage with the division factor I / 2 of divider 1, i.e. the output of the op-amp is set to voltage and / 2,

Перепад выходного напр жени  ОУ составл ет максимум и(/2 и не зависит от переходных процессов ЦАП, так как происходит переключение входа ОУ с напр жени  смещени  Е . на вьгкодное напр жение ЦАП, На выходе ОУ формируетс  разность между входным и выходным сигналами ЦАП, Этот разностный сигнал подаетс  на входы компарато- :оов 15 второй ступени. При этом в мо . ВНИЙПИ Заказ 3399/55 :Тираж 90|The output voltage difference of the op-amp is maximum and (/ 2 and does not depend on the transients of the DAC, because the OU input switches from the bias voltage E. to the extra-DAC voltage. The OU output forms the difference between the DAC input and output signals, This differential signal is applied to the inputs of the comparator: second stage 15. At the same time, in mo. VNIIPI Order 3399/55: Circulation 90 |

ПодписноеSubscription

Произв.-полигр. пр-тие, f. Ужгород, ул. Проектна , 4Random polygons pr-tie, f. Uzhgorod, st. Project, 4

мент tj на выходе шифратора 16 формируетс  код младших ра зр дов.ment tj, at the output of the encoder 16, a code of minor bits is formed.

Переходные процессы на выходе ОУ занимают существенно меньший отрезок времени, так как за его вы;х:одным . уровнем следит сам выходной сигнал, а динамические характеристики АЦП значительно улучшаютс ., Значение напр жени  смещени  можмо регулировать путем изменени  коэффициента делени  делител  входного сигнала.Transients at the output of the shelter take a significantly shorter period of time, since for it you; x: one. the output signal itself monitors, and the dynamic characteristics of the ADC are significantly improved. The bias voltage can be adjusted by changing the division factor of the input divider.

Claims (1)

Формула изобретени Invention Formula Аналого-цифровой преобразователь ,Analog-to-digital converter, содержащий первый параллельный преобразователь напр жени  в код, информационный вход которого  вл етс  входной шиной, а выходы соединены с входами циф- роаналогового преобразовател  и  вл ютс  шиной старших разр дов выходного кода, второй параллельный преобразователь напр жени  в код, информационный вход которого соединен с вЫ ходом операционного усилител  и через первый токоограничивающий элемент - с его инвертирующим входом и с первым выводом второго токоограни- чивающего элемента, а выходы второго параллельного преобразовател  напр жени  в код  вл ютс  шиной младших разр дов выходного кода, отличающийс  тем, 4TOj с целью улучшени  динамических характеристик преобразовател , в него введены делитель входного напр жени J таймер, аналоговый переключатель $ первый информационный вход которого соединен с выходом цифроаналогового преобразовател , второй информационный вход объединен с неинвертирующим входомcontaining the first parallel voltage converter into a code whose information input is an input bus, and the outputs are connected to the inputs of a digital-analog converter and are the bus of the higher bits of the output code, the second parallel voltage converter into a code whose information input is connected to the operation of the operational amplifier and through the first current-limiting element - with its inverting input and the first output of the second current-limiting element, and the outputs of the second parallel transformer The voltage voltage in the code is the low-order bus of the output code, characterized in that 4TOj is used to improve the dynamic characteristics of the converter, the input voltage divider J timer is entered into it, the analog switch $ whose first information input is connected to the output of a digital-analog converter, the second information input combined with non-inverting input операционного усилител  и подключенoperational amplifier and connected К выходу делител  входного напр жени , первый вход которого  вл етс  входной шиной, второй вход подключен К общей шине, причем выход аналогового переключател  соединен с вторым выводом EfTOpqro токоограничивающего элемента, а управл ющий вход подключен к первому выходу таймера, второй выход которого соединен с управ- л юпц м входом первого параллельногоThe output of the input voltage divider, the first input of which is an input bus, the second input is connected to the common bus, the output of the analog switch is connected to the second output of the EfTOpqro current-limiting element, and the control input is connected to the first output of the timer, the second output of which is connected to the control - l entr m input of the first parallel Преобразовател  напр жени  в код.Voltage converter to code. ПодписноеSubscription
SU833673250A 1983-10-14 1983-10-14 Analog-digital converter SU1327290A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833673250A SU1327290A1 (en) 1983-10-14 1983-10-14 Analog-digital converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833673250A SU1327290A1 (en) 1983-10-14 1983-10-14 Analog-digital converter

Publications (1)

Publication Number Publication Date
SU1327290A1 true SU1327290A1 (en) 1987-07-30

Family

ID=21093122

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833673250A SU1327290A1 (en) 1983-10-14 1983-10-14 Analog-digital converter

Country Status (1)

Country Link
SU (1) SU1327290A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 980276, кл. Н 03 М 1/14, 1982. Кондалев А, И. и др. Tipеобразова- .тели формы информации дл малых ЭВМ. Киев: Наукова думка,- 1982, с. 48-49, рис. 36. *

Similar Documents

Publication Publication Date Title
EP0249986A3 (en) Analog-to-digital converter
JPS5728429A (en) Signal converter
CA2036204C (en) Analog/digital converter operating by the expanded parallel method
SU1327290A1 (en) Analog-digital converter
US3613111A (en) Wide range analog-to-digital converter with a variable gain amplifier
SU1112548A1 (en) Analog-to-digital converter
JPS5693426A (en) Analogue-digital converter
SU924856A1 (en) Analogue-digital converter
SU1481883A1 (en) Parallel analog-to-digital converter
SU1309086A1 (en) Analog storage
JPS5753143A (en) Analogue-digital converter
SU980276A1 (en) Analogue-digital converter
SU1157522A1 (en) Comparing device
SU503258A1 (en) Digital-analog computing device
SU938389A1 (en) Device for checking digital-analog converter errors
SU1385273A1 (en) Triangular voltage generator
SU1280692A1 (en) Servo analog-to-digital converter
SU1262729A1 (en) Shaft turn angle-to-digital functional converter
SU1764203A1 (en) Reserved amplifier of amplitude-modulated signal
SU1667253A1 (en) Bipolar number-to-voltage converter
JPS5644222A (en) Analogue-digital converter
SU594582A1 (en) Analogue-digital function converter
KR900001070B1 (en) Propagation-type a/d converter
SU789755A1 (en) Compensation-type stroboscopic converter of instantaneous value of recurrent electric signal to digital code
SU1341655A1 (en) Arc=sine digital-to-analog converter