SU1324043A2 - Устройство дл решени дифференциальных уравнений в частных производных - Google Patents

Устройство дл решени дифференциальных уравнений в частных производных Download PDF

Info

Publication number
SU1324043A2
SU1324043A2 SU864037398A SU4037398A SU1324043A2 SU 1324043 A2 SU1324043 A2 SU 1324043A2 SU 864037398 A SU864037398 A SU 864037398A SU 4037398 A SU4037398 A SU 4037398A SU 1324043 A2 SU1324043 A2 SU 1324043A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
encoder
level
analog
Prior art date
Application number
SU864037398A
Other languages
English (en)
Inventor
Илмар Эдуардович Опманис
Эмиль Эмилиевич Родэ
Ян Гунарович Лимежс
Original Assignee
Рижский политехнический институт им.А.Я.Пельше
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижский политехнический институт им.А.Я.Пельше filed Critical Рижский политехнический институт им.А.Я.Пельше
Priority to SU864037398A priority Critical patent/SU1324043A2/ru
Application granted granted Critical
Publication of SU1324043A2 publication Critical patent/SU1324043A2/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к аналого- цифровой технике и предназначено дл  решени  дифференциальных уравнений в частных производных. Изобретение позвол ет повысить точность за счет обеспечени  аппаратного контрол  работы системы автоматического масшта-. бировани  и системы определени  конца переходного процесса. Коды опорного напр жени  U,, и напр жени  U на R-сетке 1 с выхода аналого-цифрового преобразовател  28 поступают на третий , шифратор 21, который по уройню с выхода первого шифратора 12 вырабатывает высокий или низкий уровень. Высокий уровень поступает на выход сбо  устройства, через первый и второй блоки элементов И 25 и 26 разрешает индикацию кодов UQ и U в блоках индикации 27 и 29 и через элемент НЕ 24 запрещает выдачу уровн  Устройство готово на выход устройства. Низкий уровень через элемент НЕ 24 разрешает прохождение уровн  Устройство готово на выход устройства. 1 ил. i (Л Кмь Ь ГС 4 .4; со гч

Description

Изобретение относитс  к аналого- цифровой вычислительной технике и предназначено дл  решени  дифференциальных уравнений в частных нроиз- водных.
Целью изобретени   вл етс  повышение точности путем осуществлени  непрерывного контрол  системы аппаратного масштабировани .
На чертеже представлена функцио- нальна  схема предлагаемого устройства ,
Устройство содержит R-сетку I , преобразователь 2 напр жение - ток, преобразователь 3 код - напр жение, блок 4 пам ти, цифроаналоговый преобразователь ЦАП) 5, блок 6 сравнени , аналого-цифровой преобразователь 7, блок 8 дифференцировани , пороговый блок 9, первый элемент И 10, пер- вый элемент задержки 1, первый шифратор 12, второй элемент И 13, регистр 14, второй шифратор 15, второй и третий элементы задержки 16 и 17, первый формирователь 18 пр моуголь- ных импульсов, элемент ИЛИ 19, второй формирователь 20 пр моугольных- импульсов,- третий шифратор 21, четвертый элемент задержки 22, третий элемент И 23, элемент И 24, первый и второй блоки элементов И 25 и 26,, первый блок 27 индикации, второй аналого-цифровой преобразователь 28 и второй блок 29 индикации.
Устройство работает следующим образом .
R-сетку 1 настраивают согласно решаемой задаче После запуска устройства система масштабировани  устанав- ливает необходимые масштабы вводимых в R-сетку 1 токов и напр жений, на втором выходе шифратора 12 по вл етс  уровень Устройство готово, который поступает на вход четвертого элемент задержки 22 и на первый вход-третьег шифратора 21, разреша  его работу.
На второй вход третьего шифратора 21 поступает код опорного напр жени  с. выхода второго шифратора 15, а на третий- вход третьего шифратора 21 с - выхода аналого-цифрового преобразовател  28 поступает код, пропорциональный максимальному напр жению на R- еетке 1, которое устанавливаетс  в процессе работы на выходе блока 6 сравнени .
Если выходное напр жение на выходе , блока 6 находитс  в пределах:
и 0,5 и„„„, при U jn UonMc icc
и и„о(кс, при и п и пми1;
где UyoiKc- максимальное напр жение на
R-сетке 1;
Ugn - опорное напр жение преобразовател  3 код-напр жени поступающее от ПАП 5; Чпмоч с максимально возможное
опорное напр жение,
третий шифратор 21 вырабатывает высокий уровень. Во всех остальных случа х третий шифратор 21 вырабатывает низкий уровень. Высокий уровень с выхода третьего шифратора 21 поступает на первые входа первого и второго блоков элементов И 25 и 26, разреша  индикацию кодов опорного напр жени  и напр жени  на R-сетке 1 U. Высокий потенциал поступает на второй информационньй выход устройства,  вл  сь уровнем Сбой в устройстве - . Кроме того, высокий потенциал через элемент НЕ 24 поступает на второй вход третьего элемента И 23, запреща прохождение уровн  Устройство готово на выход устройства,
Низкий уровень с вьпсода третьего шифратора 21 через элемент НЕ 24 поступает на второй вход третьего элемента И 23, разреша  прохождение урон  Устройство готово на выход устройства. При этом уровень Сбой не вьфабатываетс  и коды U(,n и U не индидируютс .

Claims (1)

  1. Формула изобретени 
    Устройство до  решени  дифференциальных уравнений в частных производных по авТвСв. № 1096663, о т- л и ч а ю щ е е с   тем, что, с целью повьш1ени  точности, в него введены третий шифратор, второй аналого- цифровой преобразователь, третий элемент И, четвертый элемент задержки, элемент НЕ, первый и второй блоки элементов И, первый и второй блоки индикации, причем первый выход первого шифратора соединен с первым входом третьего шифратора и через четвертый элемент задержки подключен к первому входу третьего элемента И, выход которого  вл етс  выходом готовности устройства, выход блока сравнени  соединен с входом второго аналого-цифрового преобразовател , выход которого подключен к первому входу второго блока элементов И и, второму входу третьего шифратора, вы ход которого соединен с первым входом
    3 13240434
    первого блока элементов И, вторымтора соединен с вторым входом первовходом второго блока элементов И иго блока элемента И и третьим входом
    входом элемента НЕ и  вл етс  выхо-третьего шифратора, выходы первого
    дом сбо  устройства, выход элементаи второго блоков элементов И подклюНЕ подключен к второму входу третье чены соответственно к входам первого
    го элемента И, выход второго шифра-ц второго блоков индикации.
SU864037398A 1986-03-14 1986-03-14 Устройство дл решени дифференциальных уравнений в частных производных SU1324043A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864037398A SU1324043A2 (ru) 1986-03-14 1986-03-14 Устройство дл решени дифференциальных уравнений в частных производных

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864037398A SU1324043A2 (ru) 1986-03-14 1986-03-14 Устройство дл решени дифференциальных уравнений в частных производных

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1096663 Addition

Publications (1)

Publication Number Publication Date
SU1324043A2 true SU1324043A2 (ru) 1987-07-15

Family

ID=21226535

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864037398A SU1324043A2 (ru) 1986-03-14 1986-03-14 Устройство дл решени дифференциальных уравнений в частных производных

Country Status (1)

Country Link
SU (1) SU1324043A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1096663-. кл. G 06 G 7/40, 1982. *

Similar Documents

Publication Publication Date Title
CA1091352A (en) Two-stage weighted capacitor circuit for analog-to- digital and digital-to-analog converters
GB2195457A (en) Measuring the ratio r/r of a resistance half-bridge
US4001813A (en) Precision capacitance to digital conversion system
US4574271A (en) Multi-slope analog-to-digital converter
SU1324043A2 (ru) Устройство дл решени дифференциальных уравнений в частных производных
US4229730A (en) Modified dual-slope analog to digital converter
ES543647A0 (es) Un circuito para detectar el paso a traves de cero de la senal generada por un sensor electromagnetico del tipo de rueda fonica
SU1363185A1 (ru) Функциональный преобразователь
SU1037053A1 (ru) Емкостной измеритель перемещений
SU1624351A1 (ru) Устройство дл контрол и измерени сопротивлений
SU1624672A1 (ru) Регулируемый ограничитель
SU930252A1 (ru) Устройство дл определени экстремальных значений управл ющего сигнала
SU1290526A1 (ru) Интегрирующий двухтактный аналого-цифровой преобразователь
SU1108509A1 (ru) Аналоговое запоминающее устройство
SU1661648A1 (ru) Устройство переключени диапазонов аналого-цифрового преобразовател
SU964981A1 (ru) Способ аналого-цифрового преобразовани и устройство дл его осуществлени
SU855988A1 (ru) Цифровой вольтметр посто нного тока
SU900438A2 (ru) След щий аналого-цифровой преобразователь
SU805490A1 (ru) Аналого-цифровой преобразователь сАВТОМАТичЕСКОй КОРРЕКциЕй Нул
SU600724A1 (ru) Аналого-цифровой преобразователь
SU1196906A1 (ru) Интегратор
SU780191A1 (ru) Устройство дл измерени экстремума сигнала
SU651474A1 (ru) Преобразователь кода в аналог
SU1234769A1 (ru) Устройство дл обработки сигналов детектора хроматографа
SU1275420A1 (ru) Устройство дл регистрации сигналов