SU1300628A1 - Цифровой двухчастотный детектор - Google Patents

Цифровой двухчастотный детектор Download PDF

Info

Publication number
SU1300628A1
SU1300628A1 SU833664545A SU3664545A SU1300628A1 SU 1300628 A1 SU1300628 A1 SU 1300628A1 SU 833664545 A SU833664545 A SU 833664545A SU 3664545 A SU3664545 A SU 3664545A SU 1300628 A1 SU1300628 A1 SU 1300628A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
input
trigger
output
Prior art date
Application number
SU833664545A
Other languages
English (en)
Inventor
Николай Александрович Чеботарев
Александр Николаевич Янюк
Original Assignee
Специальное Проектное Конструкторское Бюро Промышленной Автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектное Конструкторское Бюро Промышленной Автоматики filed Critical Специальное Проектное Конструкторское Бюро Промышленной Автоматики
Priority to SU833664545A priority Critical patent/SU1300628A1/ru
Application granted granted Critical
Publication of SU1300628A1 publication Critical patent/SU1300628A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к радиотехнике . Цель изобретени  - повышение точности. Устр-во содержит усилитель-ограничитель 1, инвертирующий . компаратор 2, компаратор 3, два формировател  4 и 5 импульсов, три эл- та ИЛИ 6, 7 и 8, шесть эл-тов И 9-)4, п ть триггеров 15-19, счетчик 20, дешифратор 21 и расширитель 22 импульсов . Цель достигаетс  за счет полного восстановлени  длительности посыпок с двум  частотами заполнени  f и f о1 при работе устр-ва с паузным кодом. 2 ил. bxoS (Л

Description

1 13006282
Изобретение относитс  к ради отех- входы элементов И 10-13. На другой инке и может быть использовано в системах св зи с двухчастотной модул цией .
Цель изобретени  - по«ьт ение точ- 5 ности,
На фиг. 1 приведена структурна  электрическа  схема предложенного цифрового двухчастотного детектора; на фиг. 2 - диаграммы, по сн ющие его работу.
Цифровой двухчастотный детектор содержит усилитель-ограничитель 1, инвертирующий компаратор 2, компаратор 3, первый и второй формирователи 4 и 5 импульсов, первый, второй и третий элементы ИЛИ 6-8, первый, вто- 1рой, третий, четвертый, п тый и шес- |той элементы И 9-14, первый, второй, третий, четвертый и п тый триггеры 15-19, счетчик 20, дешифратор 21 и расширитель 22 импульсов.
Цифровой двухчастотный детектор работает следук цим образом.
Входной частотно-манипулированный сигнал (фкг. 2а) поступает на вход усилител -ограничител  1, выполн ющего функцию ограничител  по амплитуде (фиг. 2б), и преобразуетс  в пос ледовательность положительных импуль- нала с п того выхода (при анализе сов (фиг. 2в) инвертирующим компара- следующего периода входного сигнала). тором 2 отрицательных импульсов и Сигнал с выхода триггера 15 ((|иг.2и) компаратором 3. Данные импульсы объе- подготавливает вход элемента И 10, дин ютс  в элементе ИЛИ 7 и поступа- обеспечива  тем самым запись состо - ют на вход расширител  22. На выходе 35 «« триггера 5 в триггер 18 по сиг- расширител  22 формируетс  непрерыв- налу с выхода элемента И 9 (фиг. 2л).
вход счетчика 20 через элемент И -t, стробируемый сигналом с выхода элемента ИЛИ 8, поступают метки времени. Элемент ИЛИ 8 формирует импульсный сигнал, длительность которого определ етс  как временем присутстви  входного , так и временем формировани  выходного сигна/га. С этой целью на его
О входах объедин ютс  сигналы с выходов расширител  22 (4иг. 2е) и триггеров 18 и 19, Объединение этих сигналов способствует повышению точности обработки информации.
Сигналы на первом, втором, третьем и четвертом выходах дешифратором 21 формируютс  в том случае, если в интервале времени, соответствующему периоду следовани  импульсов с выхода
20 элемента И 9 укладываетс  тактовых импульсов (фиг. 2ж) больше, чем.значени  чисел на указанных выходах соответственно . Так, например, при записи в счетчик 20 числа тактовых импульсов , лежаищх в интервале Б - с (фиг. 2з), на первом выходе дешифратора по вл етс  сигнал, устанавлива- ювулй триггер 15 в состо ние 1, которое сохран етс  до поступлени  сиг25
ный сигнал, характеризующий длитель- . ность входного информационного сигнала . По переднему фронту сигнала с выхода расширител  22 снимаетс  зап- 40 per с установочного входа триггера 16.
Одновременно формирователи 4 и 5 по переднему и заднему фронтам каждоПоследующий анализ входного сигнала с тем же периодом не измен ет состо ни  триггера 18 (фиг. 2л, н).
При изменении периода входного сигнала в счетчик 20 записываетс  число меток, наход щеес  в интервале d-;-e. Перед этим сигналом с второго импульса, поступакщего с выходов го выхода дешифратора 21.триггеры 15 инвертирующего компаратора 2 и компа-45 устанавливаютс  в состо ние О, ратора 3, формирует последовательное- т.е. двоичный сигнал на выходе триг- ти кратковременных импульсов, которые гера 18 продлеваетс  на длительность объедин ютс  на элементе ИЛИ бис периода входного сигнала (при измене- его выхода (фнг. 2г) поступают на нии частоты на частоту f,fo) в вход триггера 16. На выходе элемента 50 Результате длительность посылок с
И 9 из общей последовательности импульсов выдел ютс  только нечетные (иг. 2д), период следовани  которых характеризует период входного аналичастотой заполнени  f, восстанавливаетс  практически полностью.
Обработка посыпки с частотой заполнени  f осуществл етс  аналогич- зируе юго сигнала. С выхода элемента 5 ° П°сле анализа первого периода И 9 последовательность нечетных им- сигналом с третьего выхода дешифратора 21 триггер 17 устанавливаетс  в состо ние 1 ((1ИГ. 2к). По сигналу с выхода элемента И 9 ((|нг. 2м), сопульсов поступает на установочный вход сброса счетчика 20 дл  установки его в состо ние О и на первые
входы элементов И 10-13. На другой
5
вход счетчика 20 через элемент И -t, стробируемый сигналом с выхода элемента ИЛИ 8, поступают метки времени. Элемент ИЛИ 8 формирует импульсный сигнал, длительность которого определ етс  как временем присутстви  входного , так и временем формировани  выходного сигна/га. С этой целью на его
О входах объедин ютс  сигналы с выходов расширител  22 (4иг. 2е) и триггеров 18 и 19, Объединение этих сигналов способствует повышению точности обработки информации.
Сигналы на первом, втором, третьем и четвертом выходах дешифратором 21 формируютс  в том случае, если в интервале времени, соответствующему периоду следовани  импульсов с выхода
0 элемента И 9 укладываетс  тактовых импульсов (фиг. 2ж) больше, чем.значени  чисел на указанных выходах соответственно . Так, например, при записи в счетчик 20 числа тактовых импульсов , лежаищх в интервале Б - с (фиг. 2з), на первом выходе дешифратора по вл етс  сигнал, устанавлива- ювулй триггер 15 в состо ние 1, которое сохран етс  до поступлени  сиг5
Последующий анализ входного сигнала с тем же периодом не измен ет состо ни  триггера 18 (фиг. 2л, н).
При изменении периода входного сигнала в счетчик 20 записываетс  число меток, наход щеес  в интервале d-;-e. Перед этим сигналом с второчастотой заполнени  f, восстанавлиответствующему началу второго периода ( , состо ние триггера I 7 через элемент И 12 переписываетс  в триггер 19(фиг. 2о). Б результате на выходе триггера 19 устанавливаетс  сиг-5  вл ющимис  выходами импульсов, ханал 1 , который подтверждаетс  после анализа каждого последугацего периода , характеризующегос  числом тактовых импульсов, лежащим в интервале d-e.
При изменении частоты входного сигнала с f на f (f f) двоичный сигнал -на выходе триггера 19 продлеваетс  на длительность периода сигнала частоты f .
рактеризующими период одной частоты, отличающийс  тем, что, с целью повышени  точности, введены компаратор и инвертирующий компаратор , входы которых объединены и подключены к выходу усилител -ограничител , первый и второй фop иpoвaтeли импульсов, последовательно соединенные первый элемент ИЛИ, второй триггер и первый элемент И, второй вход которого соединен с входом второго триггера, а также второй и третий элементы ИЛИ, второй, третий, четверПо окончании частотно-манипулируе- мого сигнала триггер 16 устанавливаетс  в состо ние О задним фронтом сигнала с выхода расширител  22, По заднему фронту последнего двоичного сигнала с выходов триггеров 18 или 19 закрываетс  вход элемента И 14.
Таким образом, цифровой детектор из сигналов, поступающих на его вход, вьщел ют и восстанавливают сигналы с 5 лей, выходы которых подключены к со- периодами следовани , наход щимис  в ответствуклцим входам первого элемен- интервалах 1/f () и ), та ИЛИ, а через второй элемент ИЛИ к
входу расширител  импульсов, выход которого соединен с установочным вхо- 30 дом второго триггера и первым входом третьего элемента ИЛИ, вход сброса
тый, п тый и шестой элементы И, рас- 20 ширитель импульсов, третий, четвертый и п тый триггеры, при этом выходы инвертирующего компаратора и компаратора подключены соответственно к входам первого и второго формироватегде f - частота следовани  тактовых импульсов, причем при f, fo длительность посылки с частотой заполнени 
IQ восстанавливаетс  практически полностью , а длительность посылки с час- счетчика соединен с объединенными тотой заполнени  f с погрешностью первыми входами второго, третьего, восстановлени  периода исследуемого четвертого и п того элементов И, пр - сигнала, котора  в данном случае за- 35 ° инверсный выходы второго триггера подключены соответственно к вторым входам второго и третьего элементов , выходы которых подключены соответственно к установочным входам 40 п того триггера, пр мой и инверсный
висит от отношени  периода и
определ етс  следующим образом 100%.
о
lulli
При максимальном разносе частот f(, и f( ) S 50%, т.е. даже в этом случае отклонение длительности посьшки не будет превьппать половины периода посылки с более высокой часвыходы третьего триггеров.подключены соответственно ко вторым входам третьего и четвертого элементов И, выходы которых подключены соответсттотой заполнени . Однако,на практике 45 венно к установочным входам п того разнос частот существенно меньше, и триггера, причем пр мые выходы чет- в результате погрешность восстанов- вертого и п того триггеров подключены ко второму и третьему входам третьего элемента ИЛИ и  вл ютс  выхо- 50 дами цифрового двухчастотного детектора , выход третьего элемента ИЛИ
лени  периода, а следовательно, точность восстановлени  принимаемого сигнала будет выше.
Таким образом при работе с паузным кодом длительность посыпок с час- . тотами заполнени  f и f практически восстанавливаетс  полностью.
через шестой элемент И, второй вход 1
которого  вл етс  входом сигнала тактовой частоты, подключен к входу счетчика, при этом третий и четвертый выходы дешифратора подключены к установочным входам третьего триггера и  вл ютс  выходами импульсов, хаФормула изобретени 
Цифровой двухчастотный детектор, содержащий усилитель-ограничитель.
последовательно соединенные счетч 1к и дешифратор и первьй триггер, установочные входы которого соединены с первым и вторым выходами дешифратора,
рактеризующими период одной частоты, отличающийс  тем, что, с целью повышени  точности, введены компаратор и инвертирующий компаратор , входы которых объединены и подключены к выходу усилител -ограничител , первый и второй фop иpoвaтeли импульсов, последовательно соединенные первый элемент ИЛИ, второй триггер и первый элемент И, второй вход которого соединен с входом второго триггера, а также второй и третий элементы ИЛИ, второй, третий, четвер 5 лей, выходы которых подключены к со- ответствуклцим входам первого элемен- та ИЛИ, а через второй элемент ИЛИ к
тый, п тый и шестой элементы И, рас- 20 ширитель импульсов, третий, четвертый и п тый триггеры, при этом выходы инвертирующего компаратора и компаратора подключены соответственно к входам первого и второго формироватевыходы третьего триггеров.подключены соответственно ко вторым входам третьего и четвертого элементов И, выходы которых подключены соответст
через шестой элемент И, второй вход 1
которого  вл етс  входом сигнала тактовой частоты, подключен к входу счетчика, при этом третий и четвертый выходы дешифратора подключены к установочным входам третьего триггера и  вл ютс  выходами импульсов, характеризукмцих период другой частоты, п тый выход дешифратора,  вл ющийс  установочным дл  каждого периода входного сигнала, подключен к входам синхронизации первого и третьего триггеров , входы синхронизации четверто« Д
Редактор И. Сегл ник
Составитель И, Грабилин Техред А.Кравчук
Заказ 1160/56 Тираж 902Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035 Москва, Ж-35, Раушска  наб., д. 4/5
Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
го и п того триггеров подключены к второму и четвертому выходам дешифратора соответственно, информационные входы первого, третьего, четвертого и п того триггеров соединены с источ- НИКОМ логического нул .
Корректор И. My ска

Claims (1)

  1. Формула изобретения Цифровой двухчастотный детектор, содержащий усилитель-ограничитель, последовательно соединенные счетчик и дешифратор и первый триггер, установочные входы которого соединены с первым и вторым выходами дешифратора, являющимися выходами импульсов, характеризующими период одной частоты, отличающийся тем, что, с целью повышения точности, введены компаратор и инвертирующий компаратор, входы которых объединены и подключены к выходу усилителя-ограничителя, первый и второй формирователи импульсов, последовательно соединенные первый элемент ИЛИ, второй триггер и первый элемент И, второй вход которого соединен с входом второго триггера, а также второй и третий элементы ИЛИ, второй, третий, четвертый, пятый и шестой элементы И, расширитель импульсов, третий, четвертый и пятый триггеры, при этом выходы инвертирующего компаратора и компаратора подключены соответственно к входам первого и второго формирователей, выходы которых подключены к соответствующим входам первого элемента ИЛИ, а через второй элемент ИЛИ к входу расширителя импульсов, выход которого соединен с установочным входом второго триггера и первым входом третьего элемента ИЛИ, вход сброса счетчика соединен с объединенными первыми входами второго, третьего, четвертого и пятого элементов И, прямой и инверсный выходы второго триггера подключены соответственно к вторым входам второго и третьего элементов, выходы которых подключены соответственно к установочным входам пятого триггера, прямой и инверсный выходы третьего триггеров подключены соответственно ко вторым входам третьего и четвертого элементов И, выходы которых подключены соответственно к установочным входам пятого триггера, причем прямые выходы четвертого и пятого триггеров подключены ко второму и третьему входам третьего элемента ИЛИ и являются выходами цифрового двухчастотного детектора, выход третьего элемента ИЛИ через шестой элемент И, второй вход
    I которого является входом сигнала тактовой частоты, подключен к входу счетчика, при этом третий и четвертый выходы дешифратора подключены к установочным входам третьего триггера и являются выходами импульсов, ха1300628 рактеризукщих период другой частоты пятый выход дешифратора, являющийся установочным для каждого периода входного сигнала, подключен к входам синхронизации первого и третьего триг-5 геров, входы синхронизации четверто го и пятого триггеров подключены к второму и четвертому выходам дешифра· тора соответственно, информационные входы первого, третьего, четвертого и пятого триггеров соединены с источ ником логического нуля.
    Ufa
SU833664545A 1983-10-22 1983-10-22 Цифровой двухчастотный детектор SU1300628A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833664545A SU1300628A1 (ru) 1983-10-22 1983-10-22 Цифровой двухчастотный детектор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833664545A SU1300628A1 (ru) 1983-10-22 1983-10-22 Цифровой двухчастотный детектор

Publications (1)

Publication Number Publication Date
SU1300628A1 true SU1300628A1 (ru) 1987-03-30

Family

ID=21089867

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833664545A SU1300628A1 (ru) 1983-10-22 1983-10-22 Цифровой двухчастотный детектор

Country Status (1)

Country Link
SU (1) SU1300628A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 522541, кл. Н 03 D 3/04, 1976. Шп побергский В. И. Основы техники передачи дискретных сообщений. М.: Св зь, 1973, с. 213, р. 4.25. *

Similar Documents

Publication Publication Date Title
US3967061A (en) Method and apparatus for recovering data and clock information in a self-clocking data stream
US3271688A (en) Frequency and phase controlled synchronization circuit
US3949313A (en) Demodulation system for digital information
US3309463A (en) System for locating the end of a sync period by using the sync pulse center as a reference
US4694196A (en) Clock recovery circuit
US4232388A (en) Method and means for encoding and decoding digital data
US3643023A (en) Differential phase modulator and demodulator utilizing relative phase differences at the center of the modulation periods
US4307381A (en) Method and means for encoding and decoding digital data
GB1053189A (ru)
US4292626A (en) Manchester decoder
US3247491A (en) Synchronizing pulse generator
US3553368A (en) Phase shift keyed transmission of dibits encoded to eliminate receiver phase uncertainty
US3632876A (en) Binary to pulse waveform converter
SU1300628A1 (ru) Цифровой двухчастотный детектор
US4346353A (en) Modulator and demodulator circuits for modified delay modulation method
US4644563A (en) Data transmission method and system
US4213007A (en) Method and apparatus for monitoring a pulse-code modulated data transmission
US4006302A (en) Switching arrangement for extending the receiver stop pulse length in time division multiplex transmission
US4361897A (en) Circuit arrangement for clock pulse recovery at the receiving end of digital clock-controlled data transmission systems
US3475556A (en) Regenerative telegraph repeater
US4352192A (en) Timing signal synchronization device
JPH0425743B2 (ru)
SU803109A1 (ru) Устройство дл асинхронной передачицифРОВОй иНфОРМАции пО СиНХРОННОМуКАНАлу СВ зи
JPS6376640A (ja) 調歩同期信号受信回路
SU1100714A1 (ru) Цифровой фильтр манипулированных по частоте сигналов с неизвестной фазой