SU1300531A1 - Устройство дл передачи и контрол сигналов - Google Patents
Устройство дл передачи и контрол сигналов Download PDFInfo
- Publication number
- SU1300531A1 SU1300531A1 SU853931222A SU3931222A SU1300531A1 SU 1300531 A1 SU1300531 A1 SU 1300531A1 SU 853931222 A SU853931222 A SU 853931222A SU 3931222 A SU3931222 A SU 3931222A SU 1300531 A1 SU1300531 A1 SU 1300531A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- amplifier
- inverting amplifier
- modulator
- Prior art date
Links
Landscapes
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
Abstract
Изобретение относитс к технике св зи и может быть использовано ,дл передачи информации в аппаратуре .контрол аварийных параметров, в частности , при проведении аварийных горноспасательных работ. Цель изобретени - повышение достоверности приема информации . Устройство на передающей стороне 1 содержит усилители 2,3, элементы И 4,5,элемент НЕ 6, генератор 7, модул тор 8, усилитель 9 и блок 10 сопр жени с каналами св зи 11 и 12, на приемной стороне 13 устройство содержит блок 14 согласовани , элементы НЕ 16,21,22, усилитель 17, детектор 18, элемент ИЛИ 15, усилители 19,20, элементы И-НЕ 23,24, триггер 25 и формирователь 26 импульсов . Устройство позвол ет передавать информационные и синхронизирующие двоичные сигналы, поступающие на соответствующие входы приемной стороны . Приобрьюе канала 1 1 св зиза счет использовани частотного уплотнени работа устройства не нарушаетс .1 ил. а сл со ел СО
Description
Изобретение относитс к технике в зи и может быть использовано дл ередачи информации в аппаратуре кон- рол аварийных параметров, в частости при проведении аварийных горо-спасательных работ.
Цель изобретени - повышение достоверности приема информации.
На чертеже приведена функциональна схема устройства.
Устройство на передающей стороне 1 содержит первый 2 и второй 3 инвертирующие усилители, первый 4 и второй 5 элементы И, элемент 6 НЕ, генератор 7, модул тор 8, усилитель 9 и первый блок 10 присоединени к лини м св зи, первую 11 и вторую 12 линии св зи.
Устройство на приемной стороне 13 содержит второй блок 14 присоедине- . ки к лини м св зи, элемент 15 ИЛИ, третий элемент 16 НЕ, селективный усилитель 17, демодул тор 18, первый J9 и. второй 20 неинвертирующие усилители, первый 21 и второй 22 элементы НЕ, первый 23 и второй 24 элементы И-НЕ, триггер 25 и формирователь 26 импульсов.
Устройство работает следующим образом,
Каждому биту информации на первом входе передающего устройства соответствует тактовый импульс с уровнем логической 1, вырабатываемый на втором входе устройства, при этом количество тактовых импульсов соответствует количеству битов информации ,
При наличии на первом входе устройства бита информации с уровнем логического О с выхода элемента 6 на один элемент И 4 поступает уровень логической 1, на один вход элемента И 5 поступает уровень логического О, на вторые входы элементов И 4 и 5 со второго входа устройства поступает импульс с уровнем логической 1, При этом с выхода элемента И 4 на вход инвертирующего усилител 2 поступает импульс с уровнем логической 1, с выхода элемента И 5 на вход инвертирующего усилител 3 поступает уровень логического О,
С выхода инвертирующего усилител 3 импульс с уровнем логической 1 поступает на модул тор 8 и. модулирует сигнал несущей частоты, поступа
5
0
5
ющий от генератора 7. С выхода модул тора 8 сформирова 1ный высокочас- тотньш сигнал с уровнем логической 1 через усилитель 9 и блок 10 по каналу св зи 12 поступает на вход блока 14,
С выхода блока 14 высокочастотный сигнал с уровнем логической 1 через усилитель 17, настроенный на несущую частоту, поступает на демодул тор 18, где формируетс импульс с уровнем логической 1, Этот импульс поступает на вход элемента 16 и вход неинвертирующего усилител 20, с выхода элемента 16 импульс с уровнем логического О поступает на ,один вход элемента 15 ИЛИ, на второй вход элемента 15 ИЛИ с выхода инвертирующего -усилител 2 по каналу 11 поступает импульс с уровнем логического О, Таким образом, при наличии на первом входе устройства бита информации с уровнем логического О и ненарущенном канале 11 на обоих . входах элемента 15 ИЛИ, а следовательно , и на его выходе также образуютс импульсы с уровнем логического О,
С выхода элемента 15 ИЛИ импульс с уровнем логического О поступает через неинвертируюишй усилитель 19 на вход элемента 21 и на один вход элемента 23 Й-НЕ, с выхода неинвертирующего усилител 20 уровень логической 1 поступает на вход элемента НЕ 22 и на. один вход элемента И-НЕ 24, при этом с выхода злeмeнta 21 импульс уровнем логической I поступает на другой вход элемента 24 И-НЕ, а с вькода элемента 22 уровень логического.О поступает на другой вход элемента 23 И-НЕ, С выхода элемена 23 уровень логической 1 поступает на один вход формировател 26 и на вход установки 1 статического триггера 25, на второй вход формировател 26 и на вход установки нул статического триггера 25 с выхода элемента 24 И-НЕ поступает импульс уровнем логического О, в результате чего статический триггер находитс в состо нии О и с его выхода снимаетс уровень логического О, а на выходе формировател 26 образуетс тактовый импульс.
При наличии на первом входе устройства бита информаци с уровнем логической 1 с выхода элемента 6
0
5
0
0
5
на один вход элемента И 4 поступает уровень логического О, на один вход элемента И 5 поступает уровень логической -, на другие входы элементов И 4 и 5 по второму входу устройства поступает импульс уровнем логической 1, при этом с выхода элемента И 4 на вход усилител 2 поступает уровень логического О, с .выхода элемента И 5 на вход усилител 3 поступает импульс уровнем логической 1,
С выхода усилител 3 импульс с уровнем логического О поступает на модул тор 8 и модулирует сигнал несущей частоты, поступающий от генератора 7. С выхода модул тора 8 сформированный высокочастотный сигнал
I- - . -.
с уровнем логического О через усилитель 9 и блок О по линии 12 поступает на вход блока 14. I выхода блока 14 высокочастотный сигнал с уровнем логического О поступает через усилитель 17 на демодул тор 18, где формируетс импульс с уровнем логического О, Этот импульс поступает на вход элемента 16 и вход неинвертирующего усилител 20, с выхода элемента 16 импульс с уровнем логической 1 поступает на один вход элемента 15 ШТИ, на второй вход которого с выхода инвертирующего усилител 2 по линии св зи 11 поступает импульс уровнем логической 1,
Таким образом, при наличии на первом входе устройства бита информации с уровнем логической 1 и ненарушенной линии св зи 11 на обоих входах элемента 15 ИЛИ, а следова - тельно, и на его выходе образуютс импульсы с уровнем логической 1, С выхода элемента 15 ИЛИ импульс
с уровнем логической 1 через неинвертирующий усилитель 19 поступает на вход элемента 21 и на один вход элемента 23 , с выхода неинвертирующего .усилител 20 импульс с уровнем логического О поступает на вход элемента 22 и один вход элемента 24 И-НЕ, при этом с выхода элемента 21 уровень логического О поступает на другой вход элемента 24 И-НЕ, а с выхода эле- .мента 22 импульс уровнем логической 1 поступает на другой вход элемента 23 И-НЕ, С выхода элемента 23 И-НЕ импульс уровнем логического
Ю
0
25
О поступает на вход установки 1 статического триггера 25 и на первый вход формировател 26,на второй вход формировател 26 и вход установки нул статического триггера 25, с выхода элемента 24 И-НЕ поступает 1-1Мпульс уровнем логической 1, В результате этого статический триггер 25 находитс в состо нии 1 и с его выхода снимаетс уровень логической , а на выходе формировател 26 вырабатываетс тактовый импульс,
Таким образом, при ненарушенной линии 1 1 на первом и втором входах (входы усилителей 19 и 20) приемной стороны 1 имеютс последовательности тактовых импульсов с уровн ми логических О и 1, повтор ющие соответственно в инверсном и пр мом виде последовательность битов информации на первом входе устройства.
На выходе статического триггера 25 вырабатываетс переданна в последовательном коде информаци , а на выходе формировател 26 образуютс тактовые импульсы.
При нарушении линии св зи 11, например, обрыве одного или обоих проводов линии св зи, замыкани между проводами или замыкани их на землю , импульсы с выхода инвертирующего усилител 2 по каналу 11 не прохбд т на первом входе элемента 15 ИЛИ посто нно присутствует уровень логического О.
Высокочастотные сигналы с уровн ми логических О и 1 с блока 10 продолжают поступать по линии 12, несмотр на нарушение линии II, на .вход блока 14 и далее через селективный усилитель 17 на демодул тор 18. С выхода демодул тора 18 сформированна .последовательность импульсов с уровн ми логических О и I, повтор юща в инверсном виде последовательность битов информации на первом входе устройства, поступает на вход усилител 20 и через элемент
22 на второй вход элемента 15 ИЛИ;
0 1
С выхода элемента 15 ИЛИ последовательность импульсов, повтор юща последовательность битов информации на первом входе устройства поступает
на вход усилител 19.
Таким образом, на первом и втором . входах приемной стороны 13 имеютс последовательности тактовых импульсов с уровн ми логических О и I,
30
5
0
5
повтор ющие, соответственно, в инверсном и пр мом виде последователь-, ность битов информации на первом -входе устройства, и что требуетс , дл нормальной работы устройства. Дальнейша работа устройства не от личаетс от описанной.
Следовательно, несмотр на нарушение канала св зи 11 на выходе статического триггера 25 будет получена переданна в последовательном коде информаци , а на выходе формировател ,26 получены тактовые импульсы.
Применение предлагаемого технического решени в устройствах передачи и контрол аварийных параметров позвол ет повысить надежность работы устройства при ведении аварийных и горно-спасательных работ, что в свою очередь позвол ет повысить оперативно-технические возможности ВГСЧ при борьбе с подземными авари ми, а также повысить безопасность аварийных и горно-спасательных работ,
Claims (1)
- Формула изобретениIУстройство дл передачи и контрол сигналов, содержащее на передаю 0дом второго элемента И-МЕ и через второй элемент НЕ соединен с вторым входом первого элемента И-НЕ, выход первого элемента И-НЕ соединен с первыми входами триггера и формировател импульсов, выход второго элемента И-НЕ соединен с вторыми входами триггера и формировател импуль сов , выходы триггера и формировател импульсов вл ютс соответственно первым и вторым выходами устройства и линии св зи, отличающеес тем, что, с целью повышени функциональной надежности, в устройство на передающей стороне введены генератор, модул тор, усилитель и первый блок присоединени к лини м св зи, выход генератора соединен с первым входом модул тора, второй вход которого подключен к выходу второго инвертирующего усилител , выход модул тора через высокочастот- ньй усилитель соединен с первым входом первого блока согласовани с лини ми св зи, второй вход которого подключен к выходу первого инвертирующего усилител , на приемной стороне в устройство введены второй блок присоединени к лини м св зи,)52025щей стороне элемент НЕ, выход которо- 30 селективный усилитель, элемент ИЛИ,го соединен с первым входом первого элемента И, выход которого соединен с первым инвертирующим усилителем, второй элемент И, выход которого соединен с входом второго инвертиру- ющего усилител , вход элемента НЕ и первый вход второго элемента И объединены и вл ютс первым входом устройства, вторые входы первого и второго элементов И объединены и в- л ютс вторым входом устройства, на приемной стороне устройство содержит первый неинвертирующий усилитель , выход которого соединен с «ервым входом первого элемента И-НЕ и через первый элемент НЕ соединен с первым входом второго элемента И- НЕ, второй неинвертирующий усилитель выход которого соединен с вторым вхоРедактор Н.ГорватСоставитель В,Бородин Техред А.Кравчук1154/51Тираж 544ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб,, д,4/5Производственно-полиграфическое предпри тие, г,Ужгород, ул,Проектна ,40005316дом второго элемента И-МЕ и через второй элемент НЕ соединен с вторым входом первого элемента И-НЕ, выход первого элемента И-НЕ соединен с первыми входами триггера и формировател импульсов, выход второго элемента И-НЕ соединен с вторыми входами триггера и формировател импульсов , выходы триггера и формировател импульсов вл ютс соответственно первым и вторым выходами устройства и линии св зи, отличающеес тем, что, с целью повышени функциональной надежности, в устройство на передающей стороне введены генератор, модул тор, усилитель и первый блок присоединени к лини м св зи, выход генератора соединен с первым входом модул тора, второй вход которого подключен к выходу второго инвертирующего усилител , выход модул тора через высокочастот- ньй усилитель соединен с первым входом первого блока согласовани с лини ми св зи, второй вход которого подключен к выходу первого инвертирующего усилител , на приемной стороне в устройство введены второй блок присоединени к лини м св зи,)5202530 селективный усилитель, элемент ИЛИ,третий элемент НЕ и демодул тор, первый выход второго блока присоединени к лини м св зи соединен с первым входом элемента ИЛИ, выход которого соединен с входом первого неинвертирующего усилител , второй выход второго блока присоединени к лини м св зи через последовательно соединенные селективный усилитель и демодул тор соединен с входом второго неинвертирующего усилител и через третий элемент НЕ соединен с вторым входом элемента ИЛИ, первый и второй выход первого блока присоединени к лини м св зи соединены соответственно первой и второй лини ми св зи соответственно с первым и вторым входом второго блока присоединени к лини м св зи.Корректор Т.Колб
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853931222A SU1300531A1 (ru) | 1985-07-18 | 1985-07-18 | Устройство дл передачи и контрол сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853931222A SU1300531A1 (ru) | 1985-07-18 | 1985-07-18 | Устройство дл передачи и контрол сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1300531A1 true SU1300531A1 (ru) | 1987-03-30 |
Family
ID=21189788
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853931222A SU1300531A1 (ru) | 1985-07-18 | 1985-07-18 | Устройство дл передачи и контрол сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1300531A1 (ru) |
-
1985
- 1985-07-18 SU SU853931222A patent/SU1300531A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1013184, кл. G 08 С 25/04, 1980. Авторское свидетельство СССР № 1062757, кл. G 08 С 25/04, 1982, * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4278850A (en) | Monitoring system for optical transmission line repeaters | |
US5012467A (en) | Method and apparatus for collision detection in a local area network transceiver | |
US4406919A (en) | Method and apparatus for monitoring intermediate regenerative repeaters | |
US3978449A (en) | Method and apparatus for in-band signalling in data transmission | |
ES8609851A1 (es) | Un sistema de transmision en bucle | |
US4442528A (en) | Pulse communication method and system using CMI to 3-level CMI conversion | |
ES8507753A1 (es) | Procedimiento y aparato de telecontrol para transmision de datos en lineas fisicas | |
SU1300531A1 (ru) | Устройство дл передачи и контрол сигналов | |
US5130836A (en) | Optical transceiver | |
GB2169766A (en) | Fibre optic multiplexer/demultiplexer | |
US4551830A (en) | Apparatus for providing loopback of signals where the signals being looped back have an overhead data format which is incompatible with a high speed intermediate carrier overhead format | |
US4644399A (en) | Video/digital data multiplexer | |
US4864617A (en) | System and method for reducing deadlock conditions caused by repeated transmission of data sequences equivalent to those used for inter-device signalling | |
US4622685A (en) | RTS/DCD simulator | |
CA1208815A (en) | Test equipment for manually testing an optical glassfibre subscriber line which is operated with bidirectional wavelength multiplex | |
US4296495A (en) | Device for measuring the quality of a digital radio link | |
GB1501351A (en) | Protective relaying system | |
EP0231907A3 (en) | Transmission control apparatus for duplex loop type transmission system | |
US3516073A (en) | Data and control character discrimination scheme for digital computer system | |
GB2074426A (en) | Logic circuitry for intercommunication between distant bus systems | |
KR0132636Y1 (ko) | 단일통신라인을 이용한 데이터라인 접속장치 | |
JPS58148548A (ja) | デジタル中継伝送路の監視方式 | |
GB1597835A (en) | Error detection arrangements for line transmission systems | |
JPS6477253A (en) | Repeater | |
SU1246388A1 (ru) | Резервированна система передачи данных |