SU1288640A1 - Устройство дл обработки сигналов - Google Patents
Устройство дл обработки сигналов Download PDFInfo
- Publication number
- SU1288640A1 SU1288640A1 SU843829634A SU3829634A SU1288640A1 SU 1288640 A1 SU1288640 A1 SU 1288640A1 SU 843829634 A SU843829634 A SU 843829634A SU 3829634 A SU3829634 A SU 3829634A SU 1288640 A1 SU1288640 A1 SU 1288640A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- outputs
- inputs
- signal
- Prior art date
Links
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
Изобретение относитс к радиотехнике . Цель изобретени - упрощение устройства при обеспечении идентичности и стабильности дискретных задержек обрабатываемых сигналов-с длительностью в m раз больше величины задержки длины задержки. Устройство при m 3 содержит линию 1 задержки , входные преобразователи частоты (ПЧ) 2 и 3, полосовы.е у-ли 4-6, выходные ПЧ 7 и 8, гетеродин 9, цепи 10-12 разв зки, фазоинвертор 13,сумматор 14. В общем случае при обработке т-элементного сигнала устройство содержит (m-I) входных ПЧ,(т-1) выходных ПЧ, m полосовых у-лей, m цепей разв зки. Число фазоинверто- ров определ етс выбранным кодом ма-, нипул ции, но во всех случа х меньше т. 2 ил. ш (Л С tc 00 GO О 4ib
Description
Изобретение относитс к радиотехнике и может использоватьс при аналоговой обработке сложных дискретно- кодированных сигналов.
Целью изобретени вл етс упрощение устройства дл обработки сигналов при обеспечении идентичности и стабильности дискретных задержек обрабатываемых сигналов с длительность в m раз большей величины задержки линии задержки.
На фиг. приведена структурна электрическа схема предложенного устройства дл обработки -сигналов при обработке трехэлементного m 3 фазоманипулированного сигналаj на фиг. 2 - амплитудно-частотна характеристика линии задержки и спектры входного сигнала и сигналов гетеродина .
Устройство дл обработки сигн ала при m 3 содержит линию 1 задержки, первый 2 и второй 3 входные преобразователи частоты, первый 4, второй 5 и третий 6 полосовые усилители-, первый 7 и второй 8 выходные преобразователи частоты, гетеродин 9, первую 10, вторую 11 и третью 12 цепи разв зки, фазоинвертор 13 и сумматор 14.
В общем случае при обработке га- элементного сигнала устройство дл обработки сигналов содержит (т-1) входных преобразователей частоты, (т-1) выходных преобразователей частоты, m полосовых усилителей, m цепей разв зки. Число фазоинверторов определ етс выбранным кодом манипул ции , но во всех случа х меньше т.
Устройство дл обработки сигналов работает следующим образом.
Лини 1 задержки имеет величину задержки, равную дпительности одного элемента сигнала лТ, и полосу пропускани &f.
Первый 4, второй 5 и третий 6 полосовые усилители имеют полосу пропускани и центральные частоты f ,, f,j и f J соответственно. Гетеродин 9 вырабатывает колебани с частотами f и 2 f . В общем случае при обработке т-элементного сигнала число требуемых частот составл ет (т-1) от f до (m-l)f .
Входной сигнал на рабочей частоте f, подаетс на вход линии 1 задержки , задерживаетс на врем дТ и через первый полосовой, усилитель
5
0
5
0
5
4 подаетс на вход третьем цепи 12 разв зки и на второй вход первого входного преобразовател 2 частоты, на первый вход которого поступает сигнал от гетеродина 9 с частотой f . С помощью первого входного преобразовател 2 частоты выходной сигнал первого полосового усилител 4 переноситс на частоту f , поступает на вход линии 1 задержки и проходит ее второй раз.
С выхода линии 1 задержки сигнал, задержанный на врем 2дТ, выдел етс вторым полосовым усилителем 5, настроенным на частоту f , и подаетс на второй вход первого выходного преобразовател 7 частоты, на первый вход которого поступает сигнал с частотой f от гетеродина 9. С выхода первого выходного преобразовател 7 частоты снимаетс преобразованный сигнал с частотой f f - f .
Ч
который поступает на вход второй цепи 11 разв зки, на второй вход второго входного преобразовател 3. С помощью второго входного преобразовател 3 частоты, на первый вход которого поступает сигнал с частотой 2 ОТ гетеродина, сигнал переноситс на частоту f , f + 2f , поступает на вход линии 1 задержки и проходит ее в третий раз. Задержан- ньш на врем 3liT сигнал с выхода линии задержки проходит через третий
0
5
полосовой усилитель 6, настроенный на частоту f, и поступает на второй вход второго выходного преобразовател 8 частоты, на первый вход которого подаетс сигнал с частотой 2f от гетеродина 9. Во втором выходном лре- образователе 8 частоты сигнал переноситс на частоту f f - 2f и подаетс на вход первой цепи 10 разв зки ,
С выходов первой 10, второй 11 и третьей 12 цепей разв зки сигналы подаютс на сумматор 14 либо непосредственно , либо через фазоинвертор 13 (в соответствии с кодом манипул ции сигнала). Сигналы одной частоты складываютс в сумматоре 14.
В виду того, что фаза напр жени гетеродина 9 в одном из преобразова- с телей 2,3, 7 и В вычитаетс , а в другом складываетс с фазой напр жени сигнала, то на фазы выходных сигналов фазы напр жений гетеродина 9 не вли ют, т.е. задержанные сигналы на
0
выходах преобразователей 2, 3, 7 и 8 цепей 10, 11 и 12 разв зки и сумматора 14 будут когерентны с входными сигналами,
Claims (1)
- Формула изобре, тениУстройство дл обработки сигналов содержащее линию задержки, вход которой вл етс входом устройства дл обработки сигналов, (m-l) входных преобразователей частоты, где m - число элементов сигнала, выходы которых объединены и соединены с входом линии задержки,m полосовых усилителей , входы которых объединены и соединены с выходом линии задержки, (m-l) выходных преобразователей частоты , гетеродин, выходы которого соединены с первыми входами всех (2т-2) входных и выходных преобразователей частоты, ш цепей разв зки, К фазоинверторов, где К m - определ етс выбранным основанием кода манипул ции сигнала, входы которых соединены с выходами соответствуюАЧ} (линии задер/кки, 88640щих10152025цепей разв зки, и сумматор, выход которого вл етс выходом устройства дл обработки сигналов, отличающее с тем, что, с целью упрощени устройства дл обработки сигналов при обеспечении идентичности и стабильности дискретных задержек обрабатываемых сигналов с длительностью в m раз большей величины задержки линии задержки, выход первого полосового усилител соединен с вторым входом первого входного преобразовател частоты и с входом первой цепи разв зки, выходы остальных (га-1) полосовых усилителей соединены с вторыми входами соответствующих выходных преобразователей частоты , выходы которых соединены с входами соответствующих цепей разБлзки, кроме того, выход п-го выходного преобразовател частоты, где ...m-2, соединен с вторым входом (п+1)-го входного преобразовател частоты, а входы сумматора соединены с выходами- соответствующих цепей разв зки и фазоинверторов .f i,о 1f fРедактор А.ШандорСоставитель С.Музычук Техред В.КадарЗаказ 7805/45Тираж 752ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д.4/5.Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , 4f1фиг. 2Корректор И.Эрдейи
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843829634A SU1288640A1 (ru) | 1984-12-25 | 1984-12-25 | Устройство дл обработки сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843829634A SU1288640A1 (ru) | 1984-12-25 | 1984-12-25 | Устройство дл обработки сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1288640A1 true SU1288640A1 (ru) | 1987-02-07 |
Family
ID=21153214
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843829634A SU1288640A1 (ru) | 1984-12-25 | 1984-12-25 | Устройство дл обработки сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1288640A1 (ru) |
-
1984
- 1984-12-25 SU SU843829634A patent/SU1288640A1/ru active
Non-Patent Citations (1)
Title |
---|
Лейхтер Л.Е. Расчет гребенчатых фильтров-накопителей импульсных сигналов. М., Советское радио, 1972, с.224, рис.3.11. Автбрское свидетельство СССР № 433621, кп. Н 03 D 7/00, 1972. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4974236A (en) | Arrangement for generating an SSB signal | |
US4855894A (en) | Frequency converting apparatus | |
US4430629A (en) | Electrical filter circuit operated with a definite sampling and clock frequency fT which consists of CTD elements | |
US4518935A (en) | Band-rejection filter of the switched capacitor type | |
DE3373856D1 (en) | Direct digital to digital sampling rate conversion method and apparatus | |
KR900015447A (ko) | 샘플링레이트 변환장치 | |
US5812609A (en) | Communication intercept device using digital drop receivers in multiple tiers | |
US4607229A (en) | Phase shifter | |
US3119067A (en) | Phase shift compensator | |
SU1288640A1 (ru) | Устройство дл обработки сигналов | |
US4634989A (en) | Digital FM detector for a digital signal | |
GB671143A (en) | Improvements in or relating to radio diversity receiving system | |
EP0197708A2 (en) | Digital zero IF circuit | |
JPH06216888A (ja) | 離散時間信号処理装置 | |
US3259692A (en) | Multi-channel electric wave signalling apparatus | |
JP3758849B2 (ja) | データ変換装置 | |
GB1462891A (en) | Digital filter | |
US3416090A (en) | Chopper stabilized direct current amplifier with precision plus and minus output | |
SU809600A1 (ru) | Устройство дл компенсации помехпРи пРиЕМЕ фАзОМОдулиРОВАННыХСигНАлОВ | |
SU585614A1 (ru) | Устройство когерентного сложени частотно-разнесенных радиосигналов | |
US3222605A (en) | Low pass, low level filter | |
SU845130A1 (ru) | Многоканальный фильтр сжати фазомани-пулиРОВАННыХ СигНАлОВ | |
SU540344A1 (ru) | Детектор сигналов фазоразностной модул ции | |
SU1197133A1 (ru) | Детектор сигналов относительной фазовой манипул ции | |
SU506112A1 (ru) | Синхронно-фазовый режекторный фильтр |