SU1284007A1 - Multifrequency signal receiver - Google Patents

Multifrequency signal receiver Download PDF

Info

Publication number
SU1284007A1
SU1284007A1 SU853897581A SU3897581A SU1284007A1 SU 1284007 A1 SU1284007 A1 SU 1284007A1 SU 853897581 A SU853897581 A SU 853897581A SU 3897581 A SU3897581 A SU 3897581A SU 1284007 A1 SU1284007 A1 SU 1284007A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
outputs
inputs
block
Prior art date
Application number
SU853897581A
Other languages
Russian (ru)
Inventor
Федор Александрович Катков
Виктор Андреевич Артеменко
Валерий Владимирович Руденко
Александр Иванович Ролик
Юрий Александрович Истокский
Евгений Дмитриевич Кушнир
Original Assignee
Предприятие П/Я В-2445
Киевский политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2445, Киевский политехнический институт filed Critical Предприятие П/Я В-2445
Priority to SU853897581A priority Critical patent/SU1284007A1/en
Application granted granted Critical
Publication of SU1284007A1 publication Critical patent/SU1284007A1/en

Links

Abstract

Изобретение отиоситс  к электросв зи . Цель изобретени  - повьшение помехоустойчивости приема. Устройство содержит входной усилитель 1, формирователь 2 регистрирующих импульсов , блок 3 электронных ключей, блок 4 выбора максимального сигнала, блок 5 фильтров-интеграторов и блок 6 амплитудных детекторов, а также содержит аналоговьй элемент 7 ИЛИ и полосовой фильтр 8. Формирователь 2 содержит генератор тактовых импульсов , источник опорного напр жени , ЦАП, масштабный ус1щитель, компаратор напр жений, три регистра сдвига, два элемента НЕ, блок инверторов, два сумматора и формирователь сигнала , 2 ил.The invention of otisit to telecommunications. The purpose of the invention is to increase the noise immunity of the reception. The device contains an input amplifier 1, a shaper 2 recording pulses, a block of 3 electronic keys, a block 4 for selecting a maximum signal, a block 5 of filter integrators and a block 6 of amplitude detectors, and also contains analog element 7 OR and a band-pass filter 8. Shaper 2 contains a clock generator pulses, reference voltage source, D / A converter, large-scale accelerator, voltage comparator, three shift registers, two NOT elements, inverter unit, two adders and a signal conditioner, 2 Il.

Description

0)0)

tt

0000

jj

к другим гоиппан штатto other goppan state

Фиг.11

fOfO

1515

Изобретение относитс  к электросв зи и может использоватьс  в много- часТотных системах передачи дискретной информации.The invention relates to telecommunications and can be used in multi-frequency systems for the transmission of discrete information.

Цель изобретени  - повышение по- 5 мехоустойчивости приема.The purpose of the invention is to increase the reception tolerance.

На фиг. 1 представлена структурна  электрическа  схема приемника М1 огочастотных сигналов; на фиг. 2 - структурна  электрическа  схема формировател  регистрирующих импульсов, вход щего в состав приемника многочастотных сигналов.FIG. Figure 1 shows the structural electrical circuit of the M1 receiver of frequency signals; in fig. 2 is a structural electrical circuit of a recording pulse generator included in the receiver of multi-frequency signals.

Приемник многочастотный сигналов содержит входной усилитель 1, формирователь 2 регистрирующих импульсов, блок 3 электронных ключей, блок 4 выбора максимального сигнала, блок 5 фильтров-интеграторов и блок 6 ампли- „ тудных детекторов, а также аналоговый элемент 7 ИЛИ и полосовой i фильтр 8.The multi-frequency signal receiver contains an input amplifier 1, a shaper of 2 recording pulses, a block of 3 electronic switches, a block 4 for selecting the maximum signal, a block of filter integrators 5 and a block of 6 amplitude detectors, as well as an analog element 7 OR and band i filter 8.

Формирователь 2 регистрирующих импульсов содержит генератор 9 такто- 25 вых импульсов, источник 10 опорного напр жени , цифроаналоговый преобразователь 11, масштабный усилитель 12, компаратор 13 напр жений, первый регистр 14 сдвига, второй 15 и третий у. 16 регист зы сдвига, первый 17 и второй 18 элементы НЕ, блок 19 инверторов , первый 20 .и второй 21 сумматоры и формирователь 22 сигнала.A shaper 2 of recording pulses contains a generator of 9 clock pulses, 25 voltage sources, a reference voltage source 10, a digital-to-analog converter 11, a large-scale amplifier 12, a voltage comparator 13, the first shift register 14, the second 15, and the third. 16 shift registers, the first 17 and second 18 elements are NOT, the inverter unit 19, the first 20 and the second 21 adders and the driver 22 of the signal.

Приемник многочастотных сигналов работает следующим образом.The receiver multi-frequency signals as follows.

Сигналы из канала св зи поступают на вход входного усилител  Г с автоматической регулировкой усилени , в котором они норм11руютс  по уровню, .Q к выходу входного усилител  1 подключен полосовой фильтр 8, выдел ющий данную группу частот, причем в каждый момент времени может передаватьс  только одна частота из группы, вследствие чего на выходе полосового фильтра 8 по вл ютс  одночастотные сигналы, которые поступают затем на входы блока 5 фильтров-интеграторов, согласованных с принимаемыми сигна- лами. Сигналы, выделенные индивидуальными фильтрами-интеграторами, детектируютс  в блоке 6 амплитудных детекторов и обрабатываютс  блоком 4 выбора максимального сигнала, сигнал на одном из выходов которого по вл - ,етс  лишь в том случае, если он пре- вьшает все остальные сигналы данной группы частот. Сигнаты с выходов бло35The signals from the communication channel are fed to the input of the input amplifier G with an automatic gain control, in which they are normalized by level .Q is connected to the output of the input amplifier 1 a band-pass filter 8 that separates this frequency group, and only one can be transmitted at a time frequency from the group, as a result of which, at the output of the band-pass filter 8, single-frequency signals appear, which are then fed to the inputs of the integrator filter unit 5, matched with the received signals. The signals allocated by individual filter integrators are detected in block 6 of amplitude detectors and processed by block 4 for selecting the maximum signal, the signal at one of the outputs of which appears only if it exceeds all other signals of this frequency group. Signatures from the Blo35 outputs

5 . five .

Q Q

5five

ка 4 тзыбора максимального сигнала поступают на сигнальные входа блока 3 электронных ключей и через аналоговый элемент 7 ИЛИ на вход формировател  2 регистрирующих импульсов, вырабатывающего регистрирующие импульсы в моменты смены многочастотных посылок. Регистрирующие импульсы с выхода формировател  2 регистрирую- щих импульсов поступают на управл ющие входы блока 5 фильтров-интеграторов , перевод  их в исходное состо ние , и на управл ющие входа блока 3 электронных ключей, разреша  регистрацию прин того сигнала в моменты времени, когда соотношение сигнал/помеха максимально. Регистраци  принимаемых сигналов в моменты смены многочастотных посылок обеспечиваетс  формирователем 2 регистрирующих импульсов (фиг. 2). Здесь совокупность из компаратора 13 напр жений, источника 10 опорного напр жени , генератор 9 тактовых импульсов, цифроана- логового Преобразовател  11, масштабного усилител  12 и первого регистра 14 сдвига представл ет собой циф- роаналоговый преобразователь, циклически измер ющий значение огибающей проинтегрированного частотного сигнала с выхода аналогового элемента 7 ИЛИ, поступающего на второй вход ком паратора 13 напр жений, В каждом цикле измерени  за дес ть тактов частоты генератора 9 тактовых импульсов формируетс  8-разр дный код, записываемый в первый регистр 14 сдвига, дев тым тактом осуществл етс  перезапись кода из второго регистра 15 сдвига в третий регистр 16 сдвига, а дес тым тактом осуществл етс  перезапись информации из первого регистра 14 сдвига во второй регистр 15 сдвига и сброс в исходное состо ние первого регистра 14 сдвига. Управление записью кодов в регистры 154 maximums of the maximum signal are sent to the signal inputs of the electronic key block 3 and through the analog element 7 OR to the input of the imager 2 recording pulses, generating recording pulses at the moments of the change of multi-frequency premises. The recording pulses from the output of the imaging unit 2 of the recording pulses go to the control inputs of the filter integrator block 5, transfer them to the initial state, and to the control inputs of the electronic key block 3, allowing registration of the received signal at times when the signal is / interference as much as possible. The recording of the received signals at the moments of changing the multi-frequency bursts is provided by the shaper 2 of the recording pulses (Fig. 2). Here, a set of voltage comparator 13, reference voltage source 10, clock pulse generator 9, digital-analog converter 11, scale amplifier 12 and first shift register 14 is a digital-analog converter cyclically measuring the envelope value of the integrated frequency signal c output of the analog element 7 OR, arriving at the second input of a 13 voltage generator, an 8-bit pulse is formed in each measurement cycle for ten clocks of the frequency of the generator of 9 clocks one written to the first shift register 14, the ninth clock overwrites the code from the second shift register 15 to the third shift register 16, and the tenth clock overwrites the information from the first shift register 14 to the second shift register 15 and resets it to its original state the first shift register 14 is shifted. Managing the writing of codes to registers 15

. и 16 осуществл етс  по тактовым входам через первый 17 и второй 18 элементы НЕ соответственно. В первом 20 и втором 21 сумматорах, включенных последовательно, сравниваютс  8-разр дные коды, записанные во втором 15 и третьем 16 регистрах сдвига, причем во втором регистре 15 сдвига действует код данного цикла измерени , а в третьем регистре 16 сдвига - код предществующего цикла измерени , поступающий на соответствующие входа. and 16 is performed at the clock inputs through the first 17 and second 18 elements, respectively. In the first 20 and second 21 adders, connected in series, the 8-bit codes recorded in the second 15 and third 16 shift registers are compared, the code of this measurement cycle acts in the second shift register 15, and the preceding cycle code in the third shift register 16 measurements arriving at the appropriate inputs

3128400731284007

сумматоров 20 и 21 в инверсном коде за счет включени  блока 19 инверторов . Если значение числа, записанного в третьем регистре 16 сдвига, пре- вьшает значение числа, записанного во втором регистре 15 сдвига, на выходе переноса второго сумматора 21 по вл етс  сигнал, от отрицательного перепада которого с помощью формиротеграторов , при этом выходы блока выбора максимального сигнала через ана- логовый элемент 1-ШИ соединены со BXOI дом формировател  регистрирующих импульсов , выход которого подключен к управл ю1цим входам блока фильтров- интеграторов .adders 20 and 21 in the inverse code due to the inclusion of a block of 19 inverters. If the value of the number recorded in the third shift register 16 exceeds the value of the number recorded in the second shift register 15, the transfer output of the second adder 21 is a signal from whose negative differential using a form-ragger, the outputs of the maximum signal selector unit through the analog element 1-SHI, the home of the recording pulse generator is connected to the BXOI, the output of which is connected to the control inputs of the filter integrator unit.

2. Приемник по п. 1, о т л и ч а- ю щ и и с   тем, что формирователь2. The receiver according to claim 1, about t l and h a - y y and with the fact that the driver

1515

2020

2525

вател  22 сигнала формируетс  импульс регистрирующих импульсов содержит ге- регистрации необходимой длительности. нератор тактовых импульсов, источникThe signal slot 22 is formed. A pulse of recording pulses contains ge- registrations of the required duration. clock pulse source

опорного напр жени , последовательно соединенные цифроаналоговый преобразователь , масштабный усилитель, компаратор напр жений, первый, второй и третий регистры сдвига, первый и второй элементы НЕ, блок инверторов, первый и второй сумматоры и формирователь сигнала, выход которого  вл етс  выходом формировател  регистрирующих импульсов, входом которого  вл етс  второй вход компаратора напр жений , причем выход источника опорного напр жени  соединен с опорным входом цифроаналогового преобразовател , выход генератора тактовых импульсов подключен к тактовому входу первого регистра сдвига, первый и второй выходы которого через первый и второй элементы НЕ соответственно соединены с тактовыми входами второго и третьего регистров сдвига, выход первого сумматора подключен ко входу переноса второго сумматора, 35 входы блока инверторов соединены с выходами третьего регистра сдвига, информационные входы которого и информационные входы второго регистра сдвига и цифроаналоговогв преобразовател  соединены с сойтввтствуйщнми выходами первого регистра сдвига, первьй в ыход которого подключен к его установочному входу, при этом информационные входы первого и второгоreference voltage, serially connected digital-to-analog converter, large-scale amplifier, voltage comparator, first, second and third shift registers, first and second elements NOT, inverter unit, first and second adders and signal conditioner, the output of which is the output of the recording pulse generator, the input of which is the second input of the voltage comparator, the output of the voltage source being connected to the reference input of the digital-to-analog converter, the output of the clock impu generator All are connected to the clock input of the first shift register, the first and second outputs of which are connected via the first and second elements to the clock inputs of the second and third shift registers, the output of the first adder is connected to the transfer input of the second adder, 35 inputs of the inverter unit are connected to the outputs of the third register shift, informational inputs of which and informational inputs of the second shift register and the digital-analogue converter in the converter are connected to the sockets in the first shift register outputs, the first od which is connected to its adjusting input, and the data inputs of the first and second

Указанное условие формировани  импульса регистрации выполн етс  лишь при смене посылок многочастотного сигнала. Требуема  точность определе- ш  этого Момента времени достигаетс  путем изменени  числа циклов измерени  в течение длительности одной посылки многочастотного сигнала.The indicated condition of the formation of the registration pulse is fulfilled only when the multi-frequency signal is changed. The required accuracy of determining this Time is achieved by varying the number of measurement cycles during the duration of one burst of a multi-frequency signal.

Формула изобретени Invention Formula

1, Приемник многочастотных сигналов , содержащий входной усилитель, формирователь регистрирующих импульсов , блок электронных ключей, блок выбора максимального сигнала, блок фильтров-интеграторов и блок тудных детекторов, выходы которого через блок выбора максимального сигнала соединены с сигнальными входами блока электронных ключей, управл ющие входы которого объединены с выходом формировател  регистрирующих импульсов, причем входы блока фильтров-интеграторов объединены, и -вход- ной усилитель, вход которого  вл етс  входом приемника, выходами которого  вл ютс  выходы блока электронных ключей, при этом выходы блока фильтров-интеграторов соединены со входами блока амплитудных детекторов, отличающийс  тем, что.1, Multi-frequency signal receiver, containing an input amplifier, a recording pulse driver, an electronic switch unit, a maximum signal selector unit, an integrator filter unit and a detector unit, the outputs of which are connected to the signal inputs of the electronic switch unit through the maximum signal selector unit, control inputs which are combined with the output of the registration pulse generator, and the integrator filter block inputs are combined, and the input amplifier, whose input is the input of the receiver Nick, the outputs of which are the outputs of the electronic key unit, while the outputs of the filter integrator unit are connected to the inputs of the amplitude detector unit, characterized in that.

3D3D

4040

с целью повышени  помехоустойчивости сумматоров соединены с соответствуюприема , в него введен аналоговый элемент ИЛИ и полосовой фильтр,, который через выход входного усилител  соединен со входами блока фильтров-интеграторов , при этом выходы блока выбора максимального сигнала через ана- логовый элемент 1-ШИ соединены со BXOдом формировател  регистрирующих импульсов , выход которого подключен к управл ю1цим входам блока фильтров- интеграторов .in order to improve the noise immunity, adders are connected to the corresponding method, an analog element OR and a band-pass filter are inserted into it through the output of the input amplifier connected to the inputs of the filter integrator unit, while the outputs of the maximum signal selector unit are connected via an analog element 1-ШИ The BXO house of the registration pulse generator, the output of which is connected to the control inputs of the filter integrator unit.

2. Приемник по п. 1, о т л и ч а- ю щ и и с   тем, что формирователь2. The receiver according to claim 1, about t l and h a - y y and with the fact that the driver

регистрирующих импульсов содержит ге- нератор тактовых импульсов, источникrecording pulses contains a clock pulse generator, the source

щими выходами второго регистра сдвига и выходами блока инвертороЬ, а выход второго сумматора подключен ко входу формировател  сигнала.the second shift register outputs and the inverter block outputs, and the second adder output is connected to the input of the signal shaper.

Claims (2)

1. Приемник многочастотных сигналов, содержащий входной усилитель, формирователь регистрирующих импульсов, блок электронных ключей, блок выбора максимального сигнала, блок фильтров-интеграторов и блок амплитудных детекторов, выходы которого через блок выбора максимального сигнала соединены с сигнальными входами блока электронных ключей, управляющие входы которого объединены с выходом формирователя регистрирующих импульсов, причем входы блока фильтров-интеграторов объединены, и входной усилитель, вход которого является входом приемника, выходами которого являются выходы блока электронных ключей, при этом выходы блока фильтров-интеграторов соединены со входами блока амплитудных детекторов, отличающийся тем, что, с целью повышения помехоустойчивости приема, в него введен аналоговый элемент ИЛИ и полосовой фильтр, который через выход входного усилителя соединен со входами блока фильтров-ин- •5 теграторов, при этом выходы блока выбора максимального сигнала через ана- ·· цоговый элемент ИЛИ соединены со вхо-ι дом формирователя регистрирующих импульсов, выход которого подключен к управляющим входам блока фильтровинтеграторов.1. A multi-frequency signal receiver comprising an input amplifier, a recording pulse generator, an electronic key block, a maximum signal selection unit, an integrator filter unit and an amplitude detector unit, the outputs of which are connected through the maximum signal selection unit to the signal inputs of the electronic key unit, the control inputs of which combined with the output of the shaper of the recording pulses, and the inputs of the filter-integrator block are combined, and the input amplifier, the input of which is the input the nickname, the outputs of which are the outputs of the electronic key block, while the outputs of the filter-integrator block are connected to the inputs of the amplitude detectors block, characterized in that, in order to increase the noise immunity of the reception, an analog OR element and a bandpass filter are inserted into it, which is through the output of the input amplifier connected to the inputs of the filter-integrator • 5 integrator unit, while the outputs of the maximum signal selection unit through an analog · OR element are connected to the input of the recording pulse generator, the output of which connected to the control inputs of the filter integrator block. 2. Приемник по π. 1, о т л и ч аю щ и й с я тем, что формирователь2. The receiver by π. 1, with the fact that the shaper 10 регистрирующих импульсов содержит генератор тактовых импульсов, источник опорного напряжения, последовательно соединенные цифроаналоговый преобразователь, масштабный усилитель, компаратор напряжений, первый, второй и третий регистры сдвига, первый и второй элементы НЕ, блок инверторов, первый и второй сумматоры и формирователь сигнала, выход которого является выходом формирователя регистрирующих импульсов, входом которого является второй вход компаратора напряжений, причем выход источника опорного напряжения соединен с опорным входом цифроаналогового преобразователя, выход генератора тактовых импульсов подключен к тактовому входу первого регистра сдвига, первый и второй выходы которого через первый и второй элементы НЕ соответственно соединены с тактовыми входами второго и третьего регистров сдвига, выход первого сумматора подключен ко входу переноса второго сумматора, входы блока инверторов соединены с выходами третьего регистра сдвига, информационные входы которого и информационные входы второго регистра сдвига и цифроаналогового преобразователя соединены с соответствующими выходами первого регистра сдвига, первый выход которого подключен к его установочному входу, при этом информационные входы первого и второго сумматоров соединены с соответствующими выходами второго регистра сдвига и выходами блока инвертороЬ, а выход второго сумматора подключен ко входу формирователя сигнала.10 recording pulses contains a clock pulse generator, a reference voltage source, a digital-to-analog converter, a scale amplifier, a voltage comparator, the first, second and third shift registers, the first and second elements of NOT, the inverter unit, the first and second adders and the signal shaper, the output of which is output is the output of the recording pulse generator, the input of which is the second input of the voltage comparator, and the output of the reference voltage source is connected to the reference during the digital-to-analog converter, the output of the clock generator is connected to the clock input of the first shift register, the first and second outputs of which through the first and second elements are NOT respectively connected to the clock inputs of the second and third shift registers, the output of the first adder is connected to the transfer input of the second adder, block inputs the inverters are connected to the outputs of the third shift register, the information inputs of which and the information inputs of the second shift register and digital-to-analog converter are connected with the corresponding outputs of the first shift register, the first output of which is connected to its installation input, while the information inputs of the first and second adders are connected to the corresponding outputs of the second shift register and the outputs of the inverter block, and the output of the second adder is connected to the input of the signal conditioner.
SU853897581A 1985-05-21 1985-05-21 Multifrequency signal receiver SU1284007A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853897581A SU1284007A1 (en) 1985-05-21 1985-05-21 Multifrequency signal receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853897581A SU1284007A1 (en) 1985-05-21 1985-05-21 Multifrequency signal receiver

Publications (1)

Publication Number Publication Date
SU1284007A1 true SU1284007A1 (en) 1987-01-15

Family

ID=21178018

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853897581A SU1284007A1 (en) 1985-05-21 1985-05-21 Multifrequency signal receiver

Country Status (1)

Country Link
SU (1) SU1284007A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 516084, кл. G 08 С 19/12, 1976. Патент US №4145580, кл. Н 04 Q 1/46, 1979. *

Similar Documents

Publication Publication Date Title
US3523291A (en) Data transmission system
US3731197A (en) Secrecy communication system
SU1284007A1 (en) Multifrequency signal receiver
EP0018686A1 (en) Spectrum converter for analog signals
GB1519972A (en) Data transmission system
SU1328940A1 (en) Stereo receiver of frequency-modulated signals
RU2168864C2 (en) Radio communication system
US3336578A (en) Detector of aperiodic diphase marker pulses
SU843275A1 (en) Device for measuring telegraphic receiver correctability
SU803111A1 (en) Frequency-modulated signal quality detector
SU1262741A1 (en) System for transmission of discrete information
SU625311A1 (en) Binary information transmitter-receiver
SU1385318A1 (en) Frequency-manipulated signal receiver
SU815934A2 (en) Device for transmitting discrete information with multiposition code
SU1418886A2 (en) Noise generator
SU692100A1 (en) Data transmission system for electric networks
SU1149439A1 (en) Method and device for measuring amplitude-frequency characteristic and characteristic of relative phase progation time in television system
SU1223329A1 (en) Frequency multiplier
SU1325718A1 (en) Device for transmitting binary code
SU902302A1 (en) Digital information receiving device
SU1249605A2 (en) Digital station for seismic surveying
RU2024198C1 (en) Digital data transmission system using complex waveform signals
SU1509761A1 (en) Device for monitoring signal-to-noise ratio
SU1107321A1 (en) System for transmitting voice-frequency carrier telegraphy signals
SU1437893A1 (en) Device for receiving remote control signals