SU1277122A1 - Interface for linking digital computer with magnetic tape recorder - Google Patents

Interface for linking digital computer with magnetic tape recorder Download PDF

Info

Publication number
SU1277122A1
SU1277122A1 SU853882622A SU3882622A SU1277122A1 SU 1277122 A1 SU1277122 A1 SU 1277122A1 SU 853882622 A SU853882622 A SU 853882622A SU 3882622 A SU3882622 A SU 3882622A SU 1277122 A1 SU1277122 A1 SU 1277122A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
digital computer
inputs
serial
Prior art date
Application number
SU853882622A
Other languages
Russian (ru)
Inventor
Марат Петрович Цырульник
Роман-Андрей Дмитриевич Иванцив
Юрий Владимирович Елизаров
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU853882622A priority Critical patent/SU1277122A1/en
Application granted granted Critical
Publication of SU1277122A1 publication Critical patent/SU1277122A1/en

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

Изобретение относитс  к области цифровой вычислительной техники и может быть использовано дл  сопр жени  цифровой вычислительной машины с кассетным магнитофоном звукозаписи. Целью изобретени   вл етс  повышение достоверности обмена информацией между ЦВМ и магнитофоном. Устройство содержит дешифратор 2 адреса, дешифратор 3 команд, генератор 4 опорного напр жени , блок 5 ввода, два преобразовател  6,8 параллельного кода в последовательный, блок 7 элементов НЕ, триггер 9, элемент И 10, элемент И 11, счетчик 12, аналоговые ключи 13,14, блок 15 вывода, аналого-цифровые преобразователи 16,17, три элемента неоднозначности 18,19,21, элемент НЕ 20, триггеры 22,23, элемент И 24, преобразователь 25 последовательного кода в параллельный, счетчик 26, формирователь 27 шины, , §. управл ющие шины 28. Устройство обеспечивает работу ЦВМ с магнитофоном в (Л режиме реального времени и повышение достоверности обмена за счет записи ,чтени  информации по двум каналам. 2 ил. ьоThe invention relates to the field of digital computing and can be used to interface a digital computer with a tape recorder. The aim of the invention is to increase the reliability of information exchange between a digital computer and a tape recorder. The device contains a decoder 2 addresses, a decoder 3 commands, generator 4 reference voltage, block 5 input, two converters 6.8 parallel code to serial, block 7 elements NOT, trigger 9, element 10, element 11, counter 12, analog keys 13,14, block 15 output, analog-digital converters 16,17, three elements of ambiguity 18,19,21, element NOT 20, triggers 22.23, element And 24, converter 25 of serial to parallel code, counter 26, driver 27 tires, §. control buses 28. The device ensures that the digital computer operates with a tape recorder in (L real-time mode and increases the reliability of the exchange by recording, reading information on two channels. 2 Il.

Description

Изобретение относитс  к цифровой вычислительной технике и может быть использовано дл  сопр жени  цифровой вычислительной машины с касетным маг нитофоном звукозаписи. Целью изобретени   вл етс  повыше ние достоверности обмена информацией между ЦВМ и магнитофоном. На фиг. 1 изображена структурна  схема устройства дл  сопр жени ; на фиг. 2 - временна  диаграмма, по сн юща  работу устройства в режиме .считывани  информации. Устройство дл  сопр жени  содержит входные шины 1, дешифратор 2 адреса , дешифратор 3 команд, генератор 4 опорного напр жени , блок 5 ввода, первый преобразователь 6 параллельного кода в последовательный, блок 7 элементов НЕ, второй преобразователь 8 параллельного кода в послед овйтельный, триггер 9, элемент И 10, элемент ИЛИ 11, счетчик 12, аналоговые ключи 13 и 14, блок 15 вывода, аналого-цифровые преобразова тели 16 и 17, первый и второй элемен ты 18 и 19 неоднозначности, элемент НЕ 20, элемент 21 неоднозначности, первый триггер 22, второй триггер ., 23, элемент И 24, преобразователь 25 последовательного кода в параллельный , счетчик 26, формирователь 27 шины, управл ющие шины 28 { Управление и 2,, Требование 1 и 2). Устройство работает следующим образом. Обмен информацией между ЦВМ и маг нитофоном звукозапцси осуществл етс  с помощью кодовых посылок, состо щих из слов. Длина слова - 1 байт. Перво слово каждой посылки - служебное, в нем содержитс  информаци  об адресе выбранного дл  обмена устройства и коде выполн емой операции. Последующие слова - информационные. В исходном состо нии на выходе блока 5 устройства дл  сопр. гашни  присутствует сигнал Требование 1, в ответ на который с ЦВМ поступает информаци  по шинам 1 на вход устройства , сопровождаема  сигналом Управление 1. Информаци  поступае на дешифраторы 2 и 3, где дешифриру етс  адрес устройства и код операции . Сигналь: с выходов дешифраторов 2 и 3  вл ютс  разрешением дл  рабо ты устройства в режиме записи или воспроизведени  информации и перекл 1 22 чени  магнитофона в соответствуюгдий режим работы. Информаци  записьшаетс  в преобразователь 6, а инверсна  информаци  - в преобразователь 8.„ Старшие разр ды преобразовател  соединены с потенциалом логической единицы (или с комбинацией логических нулей и единиц) и несут информацию о начале информационной посылки, записьшаемой на магнитофон звукозаписи . В момент записи информации в преобразователи 6 и В, последние наход т с  в режиме записи параллельной информации , определ емом сигналом на входах S преобразователей. Задним фронтом сигнала Управление 1 триггер 9 устанавливаетс  в единичное состо ние. При этом снимаетс  сигнал Требование 1, преобразователи 6 и 8 устанавливаютс  в режим сдвига информации и разрешаетс  прохождение тактовых импульсов с второго выхода генератора 4 через элемент И 10. Сигналы с выхода элемента И 10 проход т через элемент ИЛИ 11 и поступают на вход синхронизации преобразователей 6 и 8. Происходит преобразование параллельного кода в последовательный, С выходов преобразователей 6 и 8 сигналы в виде последовательности логических нулей и единиц поступают на первые входы аналоговых ключей 13 и 14, на третьих и четвертых входах которых присутствуют разрешающие сиг налы с выходов дешифраторов 2 и 3. На вторые входы ключей поступает синусоидальное напр жение с первого выхода генератора опорных напр жений. При поступлении с выходов преобразователей 6 и 8 потенциалов логичес- . ких единиц на первые входы ключей 13 и 14 на выходах последних формируютс  пачки синусоидального напр жени  соответствующей длительности. При поступлении сигналов логического нул  сигналы на вых.одах ключей 13 и 14 отсутствуют. Сформированные сигналы поступают на входы первого и второго усилителей записи магнитофона. Сигналы с выхода элемента И 10 одновременно поступают на счетный вход счетчика 12, подсчитьгеающего количество им- пульсов , поступающих на входы преобразователей 6 и 8. Длина информацион ных слов, записываемых на магнитофон , увеличиваетс  с k до п разр дов . 3 .12 Счетчик 12 считает до п-1 (перБът импульсом, поступающим на вход синхронизации преобразователей 6 и 8  вл етс  сигнал Управление 1), после чего триггер 9 переключаетс  в нулевое состо ние. При этом устанавливаетс  сигнал Требование 1, прекращаетс  поступление счетных импульсов на входы синхронизации пре образоватедей 6 и 8, которые перевод тс  по входам S в режим записи параллельной информации. Устройство дл сопр жени  готово к приему следующей информационной посылки от ЦВМ. Таким образом происходит запись информации с выхода ЦВМ на магнитофон звукозаписи, причем информаци , записанна  на первом и. втором каналах магнитофона, - инверсна , за исключением битов информации, характеризующих признак начала информационных слов (см. фиг. 2). Во врем  запи си информации на магнитную ленту ЦВМ может работать с другими устройствами . При поступлении с ЦВМ кода операции Считывание, который дешифрируетс  на дешифраторе 3 команд, магнитофон звукозаписи переводитс  в режим Воспроизведение и информаци  с вьрсодов первого и второго каналов поступает на преобразователи 16 и 17 блока. 15 вывода. Преобразователь ; . представл ет собой усилитель с фиксированным коэффициентом усилени , компаратор, необходимый дл  отсечки шумов, считываемых с магнитной ленты , и формирователь импульсов. Сформированные импульсы с выходов преобразователей 16 и 17 (фиг. 2) поступают на первый элемент 18 неоднозначности , на выходе которого формируетс  сигнал логической единицы лишь при совпадении пол рности сигна лов на входе (,- 1 + 1 1). Сигнал с выхода преобразовател  16 и инверс ный сигнал с выхода преобразовател  17поступают на второй элемент 19 неоднозначности. На выходе элемента 18формируетс  сигнал, спад которого соответствует началу информационного слова. На выходе элемента 19формируетс  сигнал, равный длительности Информационной части посыл ки с ЦВМ. Сигналы поступают на третий элемент 21 неоднозначности, на выходе которого при правильной записи информации в каналах 1 и 2, всег2 да отсг тствует сигнал, а при наличии неправильной записи информации в первом и втором каналах формируетс  импульс, поступающий на вход синхронизации триггера 22. Спадом сигнала триггер 23 устанавливаетс  в единичное состо ние, и при наличии разрешающих сигналов с выходов дешифраторов 2 и 3 импульсы с второго выхода генератора 4 проход т через элемент И 24 на вход синхронизации преобразовател  25. Последний работает в режиме преобразовани  последовательной информации в параллельньй код. Сигнал с выхода элемента И 24 также поступает на счетный вход счетчика 26, считающего до k, где k соответствует числу информационных битов в кодовой посылке ЦВМ без служебного слова (например, при использовании трех битов дл  формировани  синхропосьшки Начало информационной посылки в режиме записи информации на магнитную ленту п 19, k 16, т.е. равно двум байтам информации). При по влении k-ro импульса сигнал с выхода счетчика 26 устанавливает триггер 23 в нулевое состо ние. При этом запрещаетс  прохождение импульсов на счетный вход преобразовател  25, на выходе которого сформирована кодова  посылка дл  передачи в ЦВМ. С инверсного выхода триггера 23 сигнал Требование 2 поступает в ЦВМ, в ответ на который в режиме считывани  информации ЦВМ формирует сигнал Управление 2, в результате чего информаци  с выхода преобразовател  25 через шинный формировате/ть 27 записываетс  в ЦВМ. Кроме fToro, сигнал с пр мого выхода триггера 23  вл етс  разрешающим дл  работы триггера 22 ошибки. В результате производитс  проверка правильности считанной информации с магнитной ленты, При поступлении следующего информационного слова с выходов магнитофона на выходе элемента 18 формируете сигнал, который устанавлива ет триггер 23 в единичное состо ние. При этом снимаетс  сигнал Требование 2 и начинаетс  формирование кодовой посылки дл  передачи в ЦВМ описанным выше образом. изобретени  о р м у л а Устройство дл сопр жени  цифровой вычислительной машины с магнито51 фоном, содержащее дешифратор адреса дешифратор команд и генератор опорно го напр жени , причем выход данных 1Р1ФРОВОЙ вычислительной машины (ЦВМ) подключен к входам дешифратора адрес и дешифратора команд, группа управл ющих выходов ЦВМ подключена к стро бирующим входам дешифратора адреса и дешифратора команд, отличаюни  достоверности обмена информацией в него введены блок ввода и блок вывода , причем блок ввода содержит пер вый и второй преобразователи параллельного кода в последовательный,. Триггер, первый и второй аналоговые ключи, блок элементов НЕ, элемент И элемент ИЛИ и счетчик, причем информационные входы младших разр дов пер вого преобразовател  параллельного кода в последовательный подключены к выходу данных ЦВМ и входу блока элементов НЕ, выход которого подключен к информационному входу младших разр дов второго преобразовател  параллельного кода в последовательный выход которого подключен к nepBoivry входу первого аналогового ключа, выход второго преобразовател  параллельного кода в последовательный подключен к первому входу второго аналогового ключа, второй вход которого и второй вход первого аналогово го ключа соединены с первым выходом генератора опорного напр жени , третьи и четвертые входы первого и второго аналоговых ключей соединены соответственно с выходами дешифратора адреса и дешифратора команд, выход управлени  вводом группы управл юпщх выходов ЦВМ подключен к первому входу элемента ИЛИ и входу синхронизации триггера, инверсный выход которого подключен к установки режима первого и второго преобразователей параллельного кода в последо вательный и входу управлени  вво ,дом ЦВМ, пр мой выход триггера подключен к первому входу элемента И, второй вход которого соединен с вторым выходом генератора опорного напр жени , выход элемента И подключен к счетному входу счетчика и второму входу элемента ИЛИ, выход которого соединен с входами синхронизации первого и второго преобразователей параллельного кода в последовательный , выход (n-l)-ro разр да счетчи2 ка подключен к нулевому входу триггера , информационные входы старших разр дов первого и втброго преобразователей параллельного кода в последовательный подключены к шинам единичного потенциала устройства, выходы первого и второго аналоговых ключей подключены соответственно ко входам второго и первого каналов магл нитофона, причем блок вывода содержит преобразователь последовательного кода в параллельный, шинный формирователь , первый, второй триггеры, счетчик, с первого по третий элементы неоднозначности, элемент НЕ, первый и второй аналого-цифровые преобразователи , причем выходы первого и второго каналов магнитофона подключены к входам первого и второго ана пого-цифровых преобразователей, выход первого аналого-цифрового преобразовател  подключен к входу данных преобразовател  последовательного кода в параллельный и к первым входам первого и второго элементов неоднозначности , выход второго аналогоцифрового преобразовател  подключен к второму входу первого элемента неоднозначности и через элемент НЕ к второму входу второго элемента неоднозначности , выход которого подключен к первому входу третьего элемента неоднозначности, выход которого подключен к входу синхронизации первого триггера, вход сброса которого и вход разрешени  шинного формировател  подключены соответственно к входам управлени  вводом и выводом группы управл ющих выходов ЦВМ, выход первого элемента неоднозначности подключен к второму входу третьего элемента неоднозначности и входу синхронизации второго триггера, пр мой и инверсный выходы которого подключены соответственно к первому входу элемента И и входу управлени  выводом ЦВМ, второй, третий и четвертый входы элемента и подключены соответственно к второму выходу генератора опорного напр жени , к выходам дешифратора адреса и дешифратора команд, выход элемента И подключен к входу синхронизации преобразовател  последовательного кода в параллельный и к счетному входу счетчика, выход k-ro разр да которого подключен к нулевому входу второго триггера, выход первого триг712771228The invention relates to digital computing and can be used to interface a digital computer with a cassette recorder. The aim of the invention is to increase the reliability of information exchange between a digital computer and a tape recorder. FIG. 1 shows a block diagram of an interface device; in fig. 2 is a timing diagram explaining the operation of the device in the information reading mode. The interface device contains input bus 1, address decoder 2, command decoder 3, reference voltage generator 4, input block 5, first parallel code to serial converter 6, NOT unit 7, second parallel code converter 8 to last, trigger 9, element AND 10, element OR 11, counter 12, analog switches 13 and 14, output unit 15, analog-to-digital converters 16 and 17, first and second elements 18 and 19 of ambiguity, element NOT 20, element 21 of ambiguity, first trigger 22, second trigger., 23, elements And 24, the inverter 25, a serial to parallel, a counter 26, the bus driver 27, a control bus 28 guides {Management and 2 ,, Requirement 1 and 2). The device works as follows. The exchange of information between the digital computer and the audio recorder is carried out using code messages consisting of words. The word length is 1 byte. The first word of each parcel is service, it contains information about the address of the device selected for the exchange and the code of the operation being performed. The following words are informational. In the initial state at the output of the unit 5 devices for mates The tower has a signal Requirement 1, in response to which information is sent from the digital computer via bus 1 to the device input, followed by the signal Control 1. The information goes to decoder 2 and 3, where the device address and the operation code are decrypted. Signal: from the outputs of the decoders 2 and 3 are the resolution for the device to operate in the mode of recording or reproducing information and switching the tape recorder to the corresponding mode of operation. The information is recorded in converter 6, and the inverse information is in converter 8. The upper bits of the converter are connected to the potential of a logical unit (or a combination of logical zeros and units) and carry information about the start of the information package recorded on the tape recorder. At the moment of writing information to the converters 6 and B, the latter are in the recording mode of parallel information determined by the signal at the inputs S of the converters. The trailing edge of the control 1 trigger 9 is set to one. At the same time, the signal of Requirement 1 is removed, the converters 6 and 8 are set to the information shift mode and the clock pulses from the second output of the generator 4 are allowed through the element 10. The signals from the output of the element 10 also pass through the element OR 11 and arrive at the synchronization input of the converters 6 and 8. The parallel code is converted into a serial one. From the outputs of converters 6 and 8, signals as a sequence of logical zeros and ones are fed to the first inputs of analog switches 13 and 14, to the third and fourth The inputs of which contain permissive signals from the outputs of the decoder 2 and 3. The second inputs of the keys receive a sinusoidal voltage from the first output of the reference voltage generator. When entering from the outputs of the converters 6 and 8 potentials logical-. Units on the first inputs of the keys 13 and 14 at the outputs of the latter are formed bundles of sinusoidal voltage of the corresponding duration. When signals are received logical zero signals on the output of the keys 13 and 14 are missing. The generated signals arrive at the inputs of the first and second tape recorder amplifiers. The signals from the output of the element And 10 simultaneously arrive at the counting input of the counter 12, count the number of pulses arriving at the inputs of the transducers 6 and 8. The length of the information words recorded on the tape recorder increases from k to n bits. 3 .12 Counter 12 counts to n-1 (the perBUT pulse arriving at the synchronization input of the transducers 6 and 8 is the Control 1 signal), after which the trigger 9 switches to the zero state. This sets the signal to Requirement 1, stops the arrival of the counting pulses at the clock inputs of transducers 6 and 8, which are transferred from the inputs S to the parallel information recording mode. The interface device is ready to receive the next information package from the digital computer. Thus, information is recorded from the output of the digital computer to a tape recorder, the information recorded on the first and. the second channel of the tape recorder is inverse, with the exception of the information bits characterizing the sign of the beginning of the information words (see Fig. 2). During the recording of information on a magnetic tape, the digital computer can work with other devices. When a read code is received from the digital computer, which is decrypted on the decoder of 3 commands, the recording tape recorder is transferred to the Playback mode and information from the first and second channel signals is fed to the converters 16 and 17 of the block. 15 output. Converter; . is a fixed-gain amplifier, a comparator required for cutting off noise read from a magnetic tape, and a pulse shaper. The generated pulses from the outputs of converters 16 and 17 (Fig. 2) arrive at the first ambiguity element 18, at the output of which a signal of a logical unit is formed only when the polarity of the signals at the input (, 1 + 1 1) coincides. The signal from the output of the converter 16 and the inverse signal from the output of the converter 17 arrive at the second ambiguity element 19. At the output of the element 18, a signal is formed, the decay of which corresponds to the beginning of the information word. At the output of the element 19, a signal is formed that is equal to the duration of the Information part of the send with the digital computer. The signals arrive at the third ambiguity element 21, at the output of which, when information is correctly recorded in channels 1 and 2, the signal is always inhibited, and if there is an incorrect recording of information in the first and second channels, a pulse is generated that arrives at the trigger trigger input 22. the trigger 23 is set to one, and in the presence of enabling signals from the outputs of the decoders 2 and 3, the pulses from the second output of the generator 4 pass through the AND 24 element to the synchronization input of the converter 25. Last work converting mode is in the serial data into parallel code. The signal from the output of the AND 24 element also enters the counting input of a counter 26 counting up to k, where k corresponds to the number of information bits in the code message of a digital computer without an overhead word (for example, using three bits to form a sync pad) The beginning of an information parcel in the information recording mode tape p 19, k 16, i.e. equal to two bytes of information). When a k-ro pulse appears, the signal from the output of counter 26 sets the trigger 23 to the zero state. In this case, the passage of pulses to the counting input of the converter 25 is forbidden, at the output of which a code message is formed for transmission to a digital computer. From the inverse output of the trigger 23, the signal of Requirement 2 enters the digital computer, in response to which, in the information read mode, the digital computer generates a signal of Control 2, resulting in the information from the output of the converter 25 via the bus form / t 27 being written to the digital computer. In addition to fToro, the signal from the direct output of flip-flop 23 is enabling for the flip-flop 22 to operate. As a result, validation of the read information from the magnetic tape is performed. When the next information word arrives from the tape recorder outputs, the output element 18 generates a signal that sets the trigger 23 into one state. At that, the signal of Requirement 2 is removed and the formation of a code parcel for transmission to the digital computer in the manner described above begins. Invention about an interface A digital computer interface with a magnetic background, containing an address decoder, a command decoder and a reference voltage generator, the output of a 1P1FORM computer data (DVR) output connected to the inputs of an address decoder and command decoder, the control group The digital computer outputs are connected to the address inputs of the address decoder and the command decoder, and the information exchange reliability includes an input block and an output block, the input block containing the first and second conversions Vatel parallel to serial ,. The trigger, the first and second analog keys, the block of elements NOT, the element AND the element OR, and the counter, the information inputs of the lower bits of the first parallel code-to-serial converter are connected to the data output of the digital computer and the input of the block of elements NOT whose output is connected to the information input of the lower the bits of the second converter of the parallel code to the serial output of which is connected to the nepBoivry input of the first analog key, the output of the second converter of the parallel code to the serial connected to the first input of the second analog switch, the second input of which and the second input of the first analog switch are connected to the first output of the reference voltage generator, the third and fourth inputs of the first and second analog switches are connected respectively to the outputs of the address decoder and command decoder, output control input of the control group the outputs of the digital computer are connected to the first input of the OR element and the synchronization input of the trigger, the inverse output of which is connected to the mode setting of the first and second converters parallel code and in the serial and control input, the home of the digital computer, the forward trigger output is connected to the first input of the AND element, the second input of which is connected to the second output of the reference voltage generator, the output of the AND element is connected to the counter input of the counter and the second input of the OR element, output which is connected to the synchronization inputs of the first and second converters of the parallel code to the serial, the output (nl) -ro of the counter is connected to the zero input of the trigger, the information inputs of the higher bits of the first and second converters parallel to serial code are connected to buses of unit potential of the device, the outputs of the first and second analog switches are connected respectively to the inputs of the second and first channels of the magnetophone, and the output unit contains a serial code to parallel converter, bus driver, first, second triggers, counter, from the first the third element of ambiguity, the element is NOT, the first and second analog-to-digital converters, and the outputs of the first and second channels of the tape recorder are connected to the inputs of the ne first and second analog-to-digital converters, the output of the first analog-digital converter is connected to the data input of a serial to parallel converter and to the first inputs of the first and second ambiguity elements, the output of the second analog-to-digital converter is connected to the second input of the first ambiguity and through the element NOT to the second input of the second element of ambiguity, the output of which is connected to the first input of the third element of ambiguity, the output of which is connected to the input of sync It activates the first trigger whose reset input and the bus driver enable input are connected to the input and output control inputs of the digital computer control output, the first ambiguity element is connected to the second input of the third ambiguity element and the second trigger input of the second trigger, the inverse output of which is connected respectively to the first input of the element I and the input of the output control of the digital computer, the second, third and fourth inputs of the element and are connected respectively to the second output of the gene reference voltage, to the outputs of the address decoder and command decoder, the output of the AND element is connected to the synchronization input of the serial to parallel converter and to the counting input of the counter, the output of the k-ro bit of which is connected to the zero input of the second trigger, the output of the first trigger 712771228

гера подключен к входу прерывани  чен к входу шинного формировател , ЦВМ выход преобразовател  последова- выход которого подключен к-входу тельного кода в параллельный подклю- выходу данных ЦВМ,Gera is connected to the input interrupted to the input of the bus driver, the digital computer whose output of the converter is connected to the input code to the parallel connection of the digital computer data,

Claims (1)

Формула изобр'етенияClaim Устройство для'сопряжения цифровой вычислительной машины с магнито5 фоном, содержащее дешифратор адреса, дешифратор команд и генератор опорного напряжения, причем выход данных цифровой вычислительной машины (ЦВМ) подключен к входам дешифратора адреса и дешифратора команд, группа управляющих выходов ЦВМ подключена к стробирующим входам дешифратора адреса и дешифратора команд, отличающееся тем, что, с целью повышения достоверности обмена информацией, в него введены блок ввода и блок вывода, причем блок ввода содержит первый и второй преобразователи параллельного кода в последовательный, триггер, первый и второй аналоговые ключи, блок элементов НЕ, элемент И, элемент ИЛИ и счетчик, причем информационные входы младших разрядов первого преобразователя параллельного кода в последовательный подключены к выходу данных ЦВМ и входу блока элементов НЕ, выход которого подключен к информационному входу младших разрядов второго преобразователя параллельного кода в последовательный, выход которого подключен к первому входу первого аналогового ключа, выход второго преобразователя параллельного кода в последовательный подключен к первому входу второго аналогового ключа, второй вход которого и второй вход первого аналогового ключа соединены с первым выходом генератора опорного напряжения, Третьи и четвертые входы первого и второго аналоговых ключей соединены соответственно с выходами дешифратора адреса и дешифратора команд, выход управления вводом группы управляющих выходов ЦВМ подключен к первому входу элемента ИЛИ и входу синхронизации триггера, инверсный выход которого подключен к входам установки режима первого и второго преобразователей параллельного кода в последовательный и входу управления вводом ЦВМ, прямой выход триггера подключен к первому входу элемента И, второй вход которого соединен с вто'рым выходом генератора опорного напряжения, выход элемента И подключен к счетному входу счетчика и второму входу элемента ИЛИ, выход которого соединен с входами синхронизации первого и второго преобразователей параллельного кода в последовательный, выход (п-1)-го разряда счетчи ка подключен к нулевому входу триггера, информационные входы старших разрядов первого и втс(рого преобразователей параллельного кода в последовательный подключены к шинам единичного потенциала устройства, выходы первого и второго аналоговых ключей подключены соответственно ко входам второго и первого каналов маг* нитофона, причем блок вывода содержит преобразователь последовательного кода в параллельный, шинный формирователь, первый, второй триггеры, счетчик, с первого по третий элементы неоднозначности, элемент НЕ, первый и второй аналого-цифровые преобразователи, причем выходы первого и второго каналов магнитофона подключены к входам первого и второго аналого-цифровых преобразователей, выход первого аналого-цифрового преобразователя подключен к входу данных преобразователя последовательного кода в параллельный и к первым входам первого и второго элементов неоднозначности, выход второго аналогоцифрового преобразователя подключен к второму входу первого элемента неоднозначности и через элемент НЕ к второму входу второго элемента неоднозначности, выход которого подключен к первому входу третьего элемента неоднозначности, выход которого подключен к входу синхронизации первого триггера, вход сброса которого и вход разрешения шинного формирователя подключены соответственно к входам управления вводом и выводом группы управляющих выходов ЦВМ, выход первого элемента неоднозначности подключен к второму входу третьего элемента неоднозначности и .входу синхронизации второго триггера, прямой и инверсный выходы которого подключены соответственно к первому входу элемента И и входу управления выводом ЦВМ, второй, третий и четвертый входы элемента и подклю- чены соответственно к второму выходу генератора опорного напряжения, к выходам дешифратора адреса и дешифратора команд, выход элемента И подключен к входу синхронизации преобразователя последовательного кода в параллельный и к счетному входу счетчика, выход k-го разряда которого подключен к нулевому входу второго триггера, выход первого триг гера подключен к входу прерывания ЦВМ, выход преобразователя последовательного кода в параллельный подклю чен к входу шинного формирователя, выход которого подключен квходу выходу данных ЦВМ.A device for interfacing a digital computer with a magnetophone 5 containing an address decoder, a command decoder and a reference voltage generator, the data output of a digital computer (DVM) being connected to the inputs of an address decoder and an instruction decoder, a group of control outputs of a digital computer connected to the gate inputs of the address decoder and a command decoder, characterized in that, in order to increase the reliability of information exchange, an input unit and an output unit are introduced into it, the input unit containing the first and second pre parallel code browsers to serial, trigger, first and second analog keys, block of elements NOT, element AND, element OR and counter, and the information inputs of the least significant bits of the first parallel to serial converter are connected to the data output of the digital computer and the input of the block of elements NOT, the output of which connected to the low-order information input of the second parallel-to-serial code converter, the output of which is connected to the first input of the first analog key, the output of the second converter I have a parallel code in serial connected to the first input of the second analog key, the second input of which and the second input of the first analog key are connected to the first output of the reference voltage generator. The third and fourth inputs of the first and second analog keys are connected respectively to the outputs of the address decoder and command decoder, output controlling the input of the group of control outputs of the digital computer is connected to the first input of the OR element and the trigger synchronization input, the inverse output of which is connected to the installation mode inputs the first and second converters of the parallel code into serial and the input for controlling the input of the digital computer, the direct output of the trigger is connected to the first input of the And element, the second input of which is connected to the second output of the reference voltage generator, the output of the And element is connected to the counting input of the counter and the second input of the OR element , the output of which is connected to the synchronization inputs of the first and second converters of the parallel code to serial, the output of the (n-1) -th discharge of the counter is connected to the zero input of the trigger, information inputs the smallest bits of the first and the main circuit (parallel to serial converters are connected to the buses of the unit potential of the device, the outputs of the first and second analog keys are connected respectively to the inputs of the second and first channels of the magnetophone, and the output unit contains a serial code converter into a parallel, bus driver, first, second triggers, counter, first to third ambiguity elements, element NOT, first and second analog-to-digital converters, the outputs of the first and second of the first channels of the tape recorder are connected to the inputs of the first and second analog-to-digital converters, the output of the first analog-to-digital converter is connected to the data input of the serial code converter and parallel to the first inputs of the first and second ambiguity elements, the output of the second analog-to-digital converter is connected to the second input of the first ambiguity element and through the element NOT to the second input of the second element of ambiguity, the output of which is connected to the first input of the third element ambiguously the one whose output is connected to the synchronization input of the first trigger, the reset input of which and the enable input of the bus driver are connected respectively to the control inputs of the input and output of the group of control outputs of the digital computer, the output of the first ambiguity element is connected to the second input of the third ambiguity element and the synchronization input of the second trigger, the direct and inverse outputs of which are connected respectively to the first input of the AND element and the control input of the digital computer output, the second, third and fourth inputs of the element and the connection respectively, to the second output of the reference voltage generator, to the outputs of the address decoder and the command decoder, the output of the And element is connected to the synchronization input of the serial code converter in parallel and to the counter input of the counter, the output of the kth discharge of which is connected to the zero input of the second trigger, the output of the first the trigger is connected to the input of the digital computer interrupt, the output of the serial code converter in parallel is connected to the input of the bus driver, the output of which is connected to the input to the data output of the digital computer.
SU853882622A 1985-04-09 1985-04-09 Interface for linking digital computer with magnetic tape recorder SU1277122A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853882622A SU1277122A1 (en) 1985-04-09 1985-04-09 Interface for linking digital computer with magnetic tape recorder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853882622A SU1277122A1 (en) 1985-04-09 1985-04-09 Interface for linking digital computer with magnetic tape recorder

Publications (1)

Publication Number Publication Date
SU1277122A1 true SU1277122A1 (en) 1986-12-15

Family

ID=21172527

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853882622A SU1277122A1 (en) 1985-04-09 1985-04-09 Interface for linking digital computer with magnetic tape recorder

Country Status (1)

Country Link
SU (1) SU1277122A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1032472, кл. G 06 F 3/04, 1983. Авторское свидетельство СССР № 1188745, кл. G 06 F 13/00, 1984. *

Similar Documents

Publication Publication Date Title
KR880004662A (en) Pulse code modulated signal regeneration device
CA1216677A (en) Data format converter
SU1277122A1 (en) Interface for linking digital computer with magnetic tape recorder
GB1339840A (en) Apparatus for decoding digital information
SU1317445A1 (en) Interface for linking digital computer with magnetic tape recorder
SU1751859A1 (en) Multichannel converter of series-to-parallel code
SU1117652A1 (en) Device for searching information in magnetic disk store
SU1188745A1 (en) Interface for linking digital computer with magnetic tape recorder
SU1260969A2 (en) Interface for linking digital computer with audio magnetic tape recorder
SU1291989A1 (en) Interface for linking digital computer with magnetic tape recorder
SU1684794A1 (en) Communication channel input device
US3199094A (en) Plural channel recording system
CN1127730C (en) Apparatus for recording a digital information signal in a track on a record carrier and encoding means for encoding said digital information signal
JPH0438022B2 (en)
SU1059610A1 (en) Device for multichannel recording and reproducing of signals contained digital information
SU1302437A1 (en) Device for converting parallel code to serial code
US4414585A (en) Method of transmitting an audio signal via a transmission channel
SU1027776A1 (en) Apparatus for checking digital data reproduction from magnetic carrier
SU1416992A1 (en) Digital computer-to-tape recorder interface
SU1332377A1 (en) Device for checking the digital magnetic recording apparatus
JP2915411B2 (en) Recording / playback control circuit
JPS62206600A (en) Digital recording of analog signal
KR890003598Y1 (en) Control pulse generating circuit
RU2018942C1 (en) Device for interfacing users with computer
SU1191936A1 (en) Device for recording-reproducing digital information on magnetic medium