SU126913A1 - Pulse selector, the duration of which lies in a certain interval - Google Patents

Pulse selector, the duration of which lies in a certain interval

Info

Publication number
SU126913A1
SU126913A1 SU622772A SU622772A SU126913A1 SU 126913 A1 SU126913 A1 SU 126913A1 SU 622772 A SU622772 A SU 622772A SU 622772 A SU622772 A SU 622772A SU 126913 A1 SU126913 A1 SU 126913A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
duration
lies
pulses
anode
Prior art date
Application number
SU622772A
Other languages
Russian (ru)
Inventor
О.Н. Тимахов
Original Assignee
О.Н. Тимахов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by О.Н. Тимахов filed Critical О.Н. Тимахов
Priority to SU622772A priority Critical patent/SU126913A1/en
Application granted granted Critical
Publication of SU126913A1 publication Critical patent/SU126913A1/en

Links

Landscapes

  • Pulse Circuits (AREA)

Description

Известны селекторы импульсов, выдел ющие импульсы заданной длительности, в которых применены две линии задержки и блоки селекции из селекторов импульсов по максимуму и минимуму. Недостаток подобных селекторов заключаетс  в сложности их схемы.Pulse selectors are known that select pulses of a given duration, in which two delay lines and selection blocks from the pulse selectors are used for maximum and minimum. The disadvantage of such selectors is the complexity of their design.

В описываемом устройстве этот недостаток устранен использованием общей линии задержки как дл  селекции импульсов по максимуму, так и по минимуму с двум  отводами, один из которых подключен к аноду фазоинверторной лампы, а другой - к сетке, и соединением выхода селектора с анодом лампы через диод.In the device described, this disadvantage is eliminated by using a common delay line both for selecting the pulses at maximum and at minimum with two taps, one of which is connected to the anode of the phase inverter lamp and the other to the grid, and connecting the output of the selector to the anode of the lamp through a diode.

Импульсы, длительность которых равна минимальной длительности селектируемых импульсов, поступают на линию задержки / (см. схему), нагруженную на сопротивление 2 и создающую задержку, равную максимальной продолжительности селектируемых импульсов, дифференц1альную цепочку, образованную сопротивлением 3 и емкостью 4, и на схему совпадений. Схема совпадений содержит фазоинверторную лампу 5 с анодной нагрузкой 6 и катодной нагрузкой 7, сопротивление 8, служащее дл  устранени  шунтировани  анодной нагрузки низкоомным сопротивлением линии задержки, сопротивление 9, служащее дл  подбора амплитуды импульса, снимаемого с линии задержки, и переходные емкости 10, 11, 12. Один из отводов линии задержки / подключен к аноду фазоинверторной лампы 5, а другой - к сетке этой же лампы. Выход селектора соединен с анодом лампы 5 через диоды /5 и М.The pulses, the duration of which is equal to the minimum duration of the selected pulses, arrive at the delay line / (see diagram), loaded on resistance 2 and creating a delay equal to the maximum duration of the selected pulses, the differential chain formed by resistance 3 and capacity 4, and on the coincidence circuit. The coincidence circuit contains a phase-inverter lamp 5 with anode load 6 and cathode load 7, resistance 8, which serves to eliminate the anode load bypass with low impedance delay line, resistance 9, which serves to select the amplitude of the pulse removed from the delay line, and transient capacitors 10, 11, 12. One of the taps of the delay line / connected to the anode of the phase inverter lamp 5, and the other to the grid of the same lamp. The output of the selector is connected to the anode of the lamp 5 through the diodes / 5 and M.

Селектируемый импульс, поданный на вход схемы, пройд  дифференцирующую цепочку, через переходную емкость // поступает на выходной диод 14. Кроме того, этот же селективный импульс поступает на линию задержки 1. С первого отвода линии задержки / задержанный импульс через сопротивление 8 и переходную емкость 12 поступает наThe selected pulse applied to the circuit input passes the differentiating chain through the transient capacitance // to the output diode 14. In addition, the same selective impulse goes to delay line 1. From the first retraction of the delay line / delayed pulse through resistance 8 and transient capacitance 12 enters on

№ 126913- 2 анод лампы 5. Со второго отвода линии задержки импульс поступает на.сетку лампы 5 и выдел етс  на ее анодной нагрузке 6. Указанные импульсы с первого и второго отводов складываютс  в противофазе.No. 126913-2 anode of lamp 5. From the second branch of the delay line, a pulse arrives at the grid of lamp 5 and is released at its anode load 6. These pulses from the first and second branches are folded in antiphase.

Врем  задержки импульса, снимаемого с первого отвода линии задержки / выбираетс  так, чтобы обеспечить посто нное вычитание из него отрицательного импульса,  вл ющегос  результатом дифференцировани  заднего фронта входного импульса. Врем  задержки импульса, снимаемого со. второго отвода, выбирают в зависимости от порога селекции по минимуму. Импульсы, снимаемые с анода лампы 5, через емкость 10 и диод 13 подают па диод 14- Диод 13 пропускает импульсы только положительной пол рности. Если длительность входного импульса лежит в заданном интервале, например 0,8-1,0 мксек, то отрицательный импульс, полученньш.. в результате дифференцировани  его заднего фронта Еходиого импульса, через диод 14 поступает на выход селектора. Импульсы, имеющие длительность, большую или меньшую заданной, не создают напр жени  на выходе, так как отрицательные импульсы, образуюшиес  при дифференцировании заднего фронта входного импульса, сложатс  в противофазе либо с входным импульсом, либо с импульсом, получаемым на выходе линии задержки /, и на диод 14 поступ т импульсы только положительной пол рности, которые он не пропускает.The delay time of the pulse removed from the first retraction of the delay line / is chosen so as to ensure the constant subtraction of the negative pulse from it, which results from the differentiation of the trailing edge of the input pulse. The delay time of the pulse removed from. the second allotment, chosen depending on the threshold of selection for a minimum. The pulses removed from the anode of the lamp 5, through the capacitor 10 and the diode 13 serves PA diode 14- The diode 13 transmits pulses of only positive polarity. If the duration of the input pulse lies in a predetermined interval, for example, 0.8-1.0 microseconds, then the negative pulse obtained as a result of differentiating its trailing edge of the traveling pulse, through diode 14 goes to the selector output. Pulses that have a duration greater or less than a predetermined one do not create a voltage at the output, since the negative pulses formed during differentiation of the trailing edge of the input pulse will fold out of phase either with the input pulse or with the pulse received at the output of the delay line I, and diode 14 receives only positive polarity pulses that it does not transmit.

Предмет изобретени Subject invention

Селектор импульсов, длительность которых лежит в определенном интервале, состо щий из селекторов длительности импульсов по максимуму и минимуму, отличающийс  тем, что, с целью упрощени  устройства , лини  задержки имеет два отвода, один из которых подключен к аноду фазоинверторной лампы, а другой - к сетке, и выход селечтора соединен, с анодом лампы через диод.A pulse selector, the duration of which lies in a certain interval, consisting of pulse width selectors for maximum and minimum, characterized in that, in order to simplify the device, the delay line has two taps, one of which is connected to the anode of the phase inverter lamp, and the other the grid, and the output of the selector is connected, with the anode of the lamp through a diode.

SU622772A 1959-03-21 1959-03-21 Pulse selector, the duration of which lies in a certain interval SU126913A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU622772A SU126913A1 (en) 1959-03-21 1959-03-21 Pulse selector, the duration of which lies in a certain interval

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU622772A SU126913A1 (en) 1959-03-21 1959-03-21 Pulse selector, the duration of which lies in a certain interval

Publications (1)

Publication Number Publication Date
SU126913A1 true SU126913A1 (en) 1959-11-30

Family

ID=48398176

Family Applications (1)

Application Number Title Priority Date Filing Date
SU622772A SU126913A1 (en) 1959-03-21 1959-03-21 Pulse selector, the duration of which lies in a certain interval

Country Status (1)

Country Link
SU (1) SU126913A1 (en)

Similar Documents

Publication Publication Date Title
GB1427891A (en) Sample and hold circuit
GB1370934A (en) Electrical delay devices
GB920229A (en) Improvements in bistable circuits employing negative resistance devices
SU126913A1 (en) Pulse selector, the duration of which lies in a certain interval
US3495096A (en) Phase comparision circuit of the type including a triangular wave generator
US2692343A (en) Pulse separating circuit
GB1209988A (en) Waveshaping circuit
US3330969A (en) Electronic device for switching low-level voltage signals
SU132666A1 (en) Pulse selector by duration
SU426314A1 (en) DEVICE FORMATION OF PULSES FROM THE FRONT AND BACK FRONTS .SIGNAL
US4228370A (en) Bistable multivibrator with trigger steering
SU698123A1 (en) Switching filter
SU144641A1 (en) Two-stroke single-bit combiner adder
SU434583A1 (en) RECTANGULAR FORMULATOR PULSE
SU119623A1 (en) Generator of wide impulse control by ion converters
SU148252A1 (en) Pulse multiplying-dividing device
SU137955A1 (en) Diode balanced key for low level signals
SU663093A1 (en) Pulse shaper
SU565381A1 (en) Synchronous all-pass filter
SU136910A1 (en) Device for differentiating the voltage envelope
SU362351A1 (en) COUNTED TRIGGER
SU413620A1 (en)
SU500582A1 (en) Pulse splitter
SU781794A1 (en) Device for automatic regulating of power factor
SU366572A1 (en) ALL-UNIQUE • PZTE;: 7..s -.-. '; Ь :: ^ 1Е1ГА ;; ; bkbsho7e; cha, IBA ^ _ ^