SU1267470A1 - Устройство дл отображени информации - Google Patents

Устройство дл отображени информации Download PDF

Info

Publication number
SU1267470A1
SU1267470A1 SU853906602A SU3906602A SU1267470A1 SU 1267470 A1 SU1267470 A1 SU 1267470A1 SU 853906602 A SU853906602 A SU 853906602A SU 3906602 A SU3906602 A SU 3906602A SU 1267470 A1 SU1267470 A1 SU 1267470A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
editing
unit
control
Prior art date
Application number
SU853906602A
Other languages
English (en)
Inventor
Игорь Викторович Оноков
Владимир Павлович Дедов
Владимир Яковлевич Гридунов
Алексей Александрович Павленко
Original Assignee
Ленинградский Институт Авиационного Приборостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Институт Авиационного Приборостроения filed Critical Ленинградский Институт Авиационного Приборостроения
Priority to SU853906602A priority Critical patent/SU1267470A1/ru
Application granted granted Critical
Publication of SU1267470A1 publication Critical patent/SU1267470A1/ru

Links

Landscapes

  • Image Processing (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано при создании устройств отображени . Цель изобретени  - расширение области применени  устройства за счет обеспечени  возможности редактировани  информации пересекающимис  группами элементов, объединенных в фрагмент различных уровней обобщени , и повышение быстродействи  устройства. Дп  зтого введены К i цепочек, которые осуществл ют редактирование на соответствующем уровне . Кажда  цепочка состоит из блока сл пам ти, регистра, блока сравнени , злемента IJ. 6 ил., 3 табл.

Description

го
О)
4
1
Изобретение относитс  к вычислительной технике и может быть использовано при создании устройств отображени  информации.
Цель.изобретени  - расширение области Применени  устройства за счет обеспечени  возможности редактировани  информации пересекающимис  группами элементов, объединенных в фрагменты различных уровней обобщени , и повышение быстродействи  устройства .
На фиг.1 а,б представлена структурна  схема устройства; на фиг.2 схема блока синхронизации; на фиг.Зсхема блока логической обработки; на фиг.4 - схема блока управлени ; на фиг.5 - пример, по сн ющий составление изображени  в предлагаемом устройстве из фрагментов разных уровней на фиг.6 - пример различных вариантов редактировани  по уровн м.
Устройство содержит коммутаторы 1.1 и 1.2, блок 2 пам ти признаков редактировани , блок 3 пам ти  ркости , блоки 4.1 .,,4j,..4.к пам ти фрагментов , регистр 5, регистры 6 .1 ... 6J...6 к, блок 7 логической обработ .ки, блоки 8.1...8J...8 к сравнени , элементы ИЛИ 9. 1.. .9j . . .9к, элемент И 10, элементы ИЛИ 11.1 и 11.2, блок 12 модул ции, блок 13 индикации, датчик 14 в виде светового пера,блок 15 управлени , блок 16 синхронизации
Блок синхронизации содержит задающий генератор 17, двоичные счетчики 18.1 и 18.2.
Блок логической обработки содержит элемент 19 сравнени , инверторы 20.1-20.4, элементы И 21.1-21.4, элемент ИЛИ 22, элементы И 23.1-23-т.
Блок управлени  содержит злеменTi , И 24.1 и 24.2, тумблеры 25.125т , 26,27.1-27 к, 28, 29.1-29 п, 30,, 31.1, 31.2, 31.3.
В предлагаемом устройстве редактирование осуществл етс  на нескольких смысловых уровн х, фрагментом саждого последующего уровн   вл етс  группа фрагментов предыдущего уровн , объединенных по смысловому признаку. На нулевом уровне фрагментом  вл етс  элемент разложени  растра , на первом уровне, например, линии , как группы элементов разложени  растра, на втором уровне, напри ,мер, простейшие геометрические фигуры , как группы линий и т.д. Таким
4702
образом,каждый (х,у) элемент,изображени   вл етс  элементом какого-либо фрагмента на каждом уровне. Количество уровней задаетс  дл  каждого конкретного изображени  заранее. Таким образом, информаци , подлежаща  изображению , может быть выведена на блок индикации полностью и частично в виде фрагментов любого уровн , что позвол ет оператору, задава  определенный уровень редактировани , выводить на экран блока индикации изменени  выделенного фрагмента целиком, а не поэлементно, как в прототипе.
Это становитс  возможным благодар  тому, что кажда  цепочка осуществл ет редактирование на соответствующем J-TOM уровне. Дл  этого в j-той цепочке введен блок пам ти, в
каждой (у)  чейке которого записан код фрагмента, к которому принадлежит на данном J-TOM уровне (х,у) элемент изображени . В j-тый регистр записываетс  код фрагмента, к которому принадлежит на данном J-TOM
уровне () элемент изображени , на который указывает в данный момент датчик, а j-тый блок сравнени  сравнивает код, записанный в регистре,
с кодом текущего (х,у) элемента изображени  Т V развертки на данном J-TOM уровне. Элементы ИЛИ и И осуществл ют логические операции редактировани  на данном J-TOM уровне.
Устройство работает в шести режимах: первый - режим записи информации , подлежащей отображению в блок 3 пам ти  ркости и блоки 4.1-4к пам ти фрагментов от ЭВМ; второй - режим вывода информации на экран блока 13 индикации без редактировани ; третий - режим вывода информации на экран блока 13 индикации с возможностью редактировани  группы элементов , объединенных  ркостным признаком; четвертый - режим изменени  кода признака редактировани  по  ркости одиночного элемента изображени ; п тьм - режим изменени  значени  признака редактировани  по  р Кости; шестой - режим вывода информации на экран блока 13 индикации с возможностью редактировани  группы элементов, объединенньпс в фрагмент
заданного уровн .
Устройство может работать и в других режимах,  вл ющихс  объединением по принципу суперпозиции любого набора из всех основных режимов,кроме первого. Переключение с первого режима записи информации, подлежащей отображению, в блок 3 пам ти  ркости и блоки 4.1-4.к пам ти фрагментов от ЭВМ на другие режимы осуществл етс  по управл ющему входу устройства сигналом с ЭВМ (табл.1). Одноразр дный сигнал с ЭВМ подаетс  одновременно на управл ющие входы коммутаторов 1.1 и 1.2 и блоков пам ти фрагментов 4.1, 4.2...4ки через первый элемент 11.1 ИЛИ - на управл ющий вход блока 3 пам ти  ркости. При наличии логической единицы в коде
Режимы работы устройства
2674704
,управл ющего сигнала блок 3 пам ти  ркости и блоки4.1-4к пам ти фрагментов работают в режиме записи информации . При этом первый коммутатор 5 1.1 подключает поразр дно объединенные адресные входы блоков 4.1-4к пам ти фрагментов и блока 3 пам ти  ркости к соответствующим разр дам адресного входа устройства, а второй 10 коммутатор 1.2 подключает отдельно каждый вход ввода данны с блоков 4.14к пам ти фрагментов и блока 3 пам ти  ркости к соответствую щим разр дам входа данных уст15 ройства. ,
Таблица 1
Запись информации от ЭВМ
Вывод информации без редактировани 
Вывод информации с редактированием по  ркости
Изменение значени  кода признака редактировани  по  ркости
Изменение значени  признака редактировани 
Вывод информации с редактированием по фрагментам
в режиме записи информации N разр дное слово (где N (); п разр дность каждого блока 4.1-4к.пам ти фрагментов и блока 3 пам ти  ркости; к - количество уровней редакQ
тировани , характеризующее (х,у) эле55 мент изображени , поступает по входу данных устройства через второй коммутатор 1,2 с ЭВМ и записываетс  в (х,у)  чейки всех блоков 4.1-4к пам ти фрагментов и блока 3 пам ти  ркости , адрес который поступает по адресному входу устройства через пер вьй коммутатор 1.1 с ЭВМ. При этом в каждую (х,у)  чейку блока 3 пам ти  ркости записываетс  разр дный код,  вл ющийс  кодом признака редактировани  по  ркости (х,у) элемента изображени , а в каждую (х,у)  чейку блоков 4.1-4к пам ти фрагментов - соответствующий ...к разр дный код, каждый из которых  вл етс  кодом фрагмента на 1,2 к уровню (кодом признака редактировани  по .уровню 1,2. ,. к). Между  чейками блока 3 пам ти  ркости и блоков 4.1-4к пам ти фрагментов и элементами изображени  на экране блока 13 индикации установле но взаимно однозначное соответствие X - номер элемента изображени  по горизонтали; х (1, X); у - номер элемента изображени  по вертикали; У с(1. У). Выбор (х,у)  чейки в блоке 3 пам ти  ркости, во всех блоках 4.1 . 4к пам ти фрагментов, в.которую дол на быть записана информаци , подлеж ща  отображению, осуществл етс  по адресному входу устройства. При наличии логического нул  в к де управл ющего сигнала устройство работает в автономных режимах. Переключение на второй режим вывода информации на экран блока 13 индикации без редактировани  осущес вл етс  сигналами с управл ющих и маскирующего выходов блока 15 управлени  . При этом устанавливаютс  сигналы логического нул  на первом и втором управл ющих выходах, логический нуль на выходах элементов 24.14 и 24.24 соответствует замкнутому положению тумблеров 26 и 30, и сигналы логической единицы в третьем разр де третьего управл ющего и маскирующем выходах (табл«1), что соответствует разомкнутому положени тумблеров 28 и 31.3.Сигналы логичес кого нул  с.первого и второго управ л ющих выходов блока 15 управлени  поступают соответственно на управл ющий вход блока 2 пам ти признаков редактировани  и через первый элемент ИЛИ 11.1 - на управл ющий вход блока 3 пам ти  ркости., Блок п м ти признаков редактировани , блок 3 пам ти  ркости и блоки 4.1.-4к па70« м ти фрагментов переключаютс  в реим считывани . При этом второй коммутатор 1.2 подключает адресный вход блока. 3 пам ти  ркости и блоков 4.1-4к пам ти фрагментов к адресному выходу блока 16 синхронизации. Задающий генератор 17 блока 16 синхронизации (фиг.2) вьфабатывает последовательность импульсов с частотой fо. Эта последовательность импульсов подаетс  на вход первого двоичного счетчика 18.1 импульсов на X (X - число элементов разложени  в изображении по горизонтали), котЬрый считает эти импульсы и формирует на параллельной выходе сигнал двоичного кода номера каждого элемента разложени  по горизонтали, а на выходе переноса - последовательность импульсов с частотой г .. f /,. СТРОКИ .LO / .л. С выхода переноса первого двоичного счетчика 18.1 последовательность импульсов с частотой f строки подаетс  на вход второго двоичного счетчика 18.2 импульсов на У (У - число строк по вертикали в изображении), который считает эти импульсы и формирует на параллельном выходе сигнгш двоичного кода номера каждой строки разложени  по вертикали, а на выходе переноса - последовательность импульсов с частотой f кадра f строки/у о(); Параллельные выходы первого и второго двоичных счет.чиков 18.1, 18,2  вл ютс  адресньп 1 выходом блока 16 синхронизации, сигналы двоичного кода номера (х,у) каждого элемента изображени  по горизонтали и вертикали с которого поступают через второй коммутатор 1.2 на адресный вход блока 3 пам ти  ркости и блоков 4.1-4к пам ти фрагментов 4.1, 4.2...4к. Выходы переноса первого и второго двоичных счетчикаj18.1, 18.2  вл ютс  синхронизирующим выходом блока 16 синхронизации, сигналы частоты строк и кадров с которого поступают на сидхронизирующий вход блока 13 индикации . Таким образом, блок 16 синхронизации синхронизирует .работу всего устройства. Сигнал двоичного кода номера элемента по горизонтали и вертикали в .изображении, поступающий с адресного выхода блока 16 синхронизации , производит последовательный
опрос всех (х,у)  чеек одновременно блока 3 пам ти  ркости и всех блоков 4.1-4к пам ти фрагментов синхронно с TV разверткой блока 13 индикации. При этом с выхода блока 3 пам ти  ркости код признака редактировани  по  ркости каждого (х,у) элемента изображени  поступает на адресный вход блока 2 пам ти признаков редактировани , из которого считываетс  т-разр дный код, характеризующий  ркостное значение (х,у) элемента изображени  и поступающий на третий вход блока 7 логической обработки. Разр дность кода, характеризующего  ркостное значение (х,у) элемента изображени , равна m и всегда не меньше разр дности кода признаков редактировани  по  ркости m ,так как в противном случае частично тер етс  информаци  об изображении, хран ща с  в блоке 3 пам ти  ркости. От количества разр дов в коде, характеризующем  ркостное значение (х,у) элемента изображени , зависит совокупность различных градаций  ркости , которые можно задать (х,у) элементу изображени , равна  2. В течении кадра можно выводить на экран блока 13 индикации только 2 признаков редактировани  по  ркости из всей совокупности 2. Это определ етс  разр дностью кода признака
Равенство О 10
Неравен000 ство
1 1 О
Меньше
74708
редактировани  по  ркости, хран щегос  в блоке 3пам ти  ркости и пос гупающего на адресный вход блока 2 пам ти признаков редактировани ,равной п. Следовательно, в блоке 2 пам ти признаков редактировани  хранитс  2 га-разр дных кодов, характеризующих  ркостное значение (х,у) элемента изображени . Последовательный вывод всех 2 возможных градаций осуществл етс  изменением содержимого 2  чеек в блоке 2 пам ти признаков редактировани  по командам с блока 15 управлени .
С выхода блока 2 пам ти признаков редактировани  т-разр дный код, характеризующий  ркостное значение (х,у) элемента изображени , поступает на третий вход блока 7 логической обработки, на п тый вход которого в данном режиме через второй элемент ИЛИ 11.2 подаетс  сигнал логической единицы с маскирующего выхода блока 15 управлени  (тумблер 28 разомкнут ) , а на четве;ртый вход - третий управл ющий сигнал с выхода блока 15 управлени , третий разр д которого равен логической единице.
В табл.2 представлено значение сигнала на выходе блока 7 логической обработки в зависимости от значений входных сигналов..
Таблица 2 Работа блока 7 логической обработки заключаетс  в следующем. В з висимости от значений сигналов на 1, 2, 4, 5 входах т-разр дный сигн с 3 входа поступает на выход без изменений или вообще не поступает (сигнал на выходе блока 7 логической обработки равен логическому ну лю во всех та разр дах). В данном режиме блок 7 логической обработки работает следующим образом (фиг.З). Так как третий разр д третьего ,управл ющего сигнала,поступающего с выхода блока 15 управлени  на че вертый вход блока 7 логической обр ботки, равен логической единице (тумблер 31.3 открыт), то, вне зависимости от значений сигналов на первом и втором входах, а также зн чений сигналов в первом и втором разр дах на четвертом входе, на вы ходе элемента ИЛИ 22 сигнал равен логической единице. Таким образом, на первом и втором входах элементов и 23.1, 23.2„..23т устанавливаютс  сигналы логической единицы. На третьи входы каждого элемента И 23.1, 23.2 ...23т,  вл ющиес  п тым входом блока 7 логической обработки, поступает соответствующий разр д шразр дного кода, характеризующего  ркостное значение (х,у) элемента изображени . Так как на первом и втором входах элементов И 23 .1, 23.2.... 23т - сигвалы логической единицы, то т-разр дный код  ркости (х,у) элемента Изображени  с п того входа блока 7 логической обработки проходит без изменений на выход этого блока, т.е. если j разр д т-разр дного кода, равен логической единице, то на выводе j-ro элемента И 23j - сигнал логической единицы, а если j разр д т-разр дного кода равен логическому нулю, то на выходе j-ro элемента И 23 j - сигнал логического нул . С выхода блока 7 логической обработки т-разр дный сигнал кода  ркости (х,у) элемента изображени  поступает на вход блока 12 модул ции, гд модулируетс  соответствующим образо и поступает синхронно с слнхронизир ющими сигналами с синхронизирующего выхода блока 16 на информационный вход блока 13 индикации, на экране которого данна  информаци  отобража етс  . Переключение на третий режим вывода информации на экран блока 13 индикации с возможностью редактиров ни  группы элементов, объединенных  ркостным признаком, осуществл етс  сигналами с управл ющих и маскирующего выходов блока 15 управлени .Пр этом устанавливаютс  сигналы логиче кого нул  на первом и втором управл ющих выходах и в третьем разр де третьего управл ющ.его выхода и сигнал логической единицы на маскирующем выходе (табл,1). Сигналы логического нул  с первого и второго уп равл ющих входов блока 15 управлени  поступают соответственно на управл ющий вход блока 2 пам ти признаков редактировани  и через первый элемент ИЛИ 11.1 - на управл ющий вход блока 3 пам ти  ркости и блоков 4..1-4к пам ти фрагментов. Блок пам ти признаков редактировани ,бло 3 пам ти  ркости и блоков 4.1-4к па м ти фрагментов переключаютс  в режим считывани . Как и во втором режиме , сигнал логической единицы с маскирующего выхода блока 15 управл ни  через второй элемент PfflH 11.2 поступает на п тый вход блока 7 логической обработки. С выхода блока 3 пам ти  ркости п-разр дный код признака редактировани ; по  ркости каждого (х,у) эл мента изображени  поступает на адре ный вход блока 2 пам ти признаков р дактировани , на информационный вход регистра 5 и первый вход блока 7 логической обработки. По п-разр дно му коду признака редактиррвани  по  ркости, поступающему на адресный вход блока 2 пам ти признаков редак тировани  , считываетс  т-разр дный код, характеризующий  ркостное значение (х,у) элемента изображени . SaHeceHjie п-разр дного кода признака редактировани  по-  ркости, поступающего с выхода блока 3 пам ти  ркости на информационный вход регистра 3, осуществл етс  в регистр 5 по импульсу, поступающему на управ70 2 л ющий вход регистра 5 с выхода датчика в виде светового пера 14 в момент указани  им на (хо у,) элемент изображени . При этом момент занесени  п-разр дного кода признака редактировани  по Яркости в регистр 5 однозначно св зан с позицией (х у) элемента изображени  на экране блока 13 индикации, его адресом (х,7), на который указывает датчик в виде светового пара 14. Хран щийс  в регистре 5 п-разр дньп1 код признака редактировани  по  ркости, который имеет указанный (х, у, ) элемент изображени , с его выхода поступает на второй вход блока 7 логической обработки, где осуществл етс  сравнение п-разр дного кода признака редактировани  по  ркости указанного (хо, Уо) элемента изображени  с празр дными кодами признака редактировани  по  ркости текущих (х,у) элементов изображени  синхронно с TV разверткой блока 13 индикации. При сравнении каждой пары кодов признаков редактировани  по  ркости в блоке 7 (фиг.З) вырабатываетс  двухразр дный сигнал, первый разр д которого равен логической единице при равенстве п-разр дных кодов признаков редактировани  по  ркЬсти, а второй - в случае, когда п-разр дный код признака редактировани  по  ркости, поступающий на первый вход блока 7 логической обработки, меньше п-разр дного кода признака редактировани  по  ркости, поступающего на его второй вход. Двухразр дньй сигнал с выхода элемента 19 сравнени  поступает на первые входы элементов И 21.1, 21.2, 21.3, 21.4. При этом лервый разр д поступает через первый инвертор 20.1 на первый вход первого элемента И 21.1, а на первый вход второго элемента И 21.2 непосредственно. Второй разр д поступает через второй инвертор 20.2 на первый вход третьего элемента И 21.3, а ла первый вход четвертого элемента И 21.4 непосредственно . С 3-го управл ющего выхода блока 15 управлени  третий управл ющий сигнал поступает на четвертый :i вход блока 7 логической обработки. При этом первый разр д поступает через третий инвертор 20.3 на вторые входы первого и второго элементов И 21.1, 21.2, а на вторые входы треть13 его и четвертого элементов И 21.3, 21.4 непосредственно. Второй разр д поступает через четвертый инвертор 20.4 на третьи входы первого и треть его элементов И 21.1, 21.3, а на тре тьи входы второго и четвертого элементов И 21.2, 21.4 непосредственно Сигналы с выхода каждого элемента И 21.1, 21.2, 21.3, 21.4 поступают на соответствующий вход элемента ИЛИ 22, на третий вход которого,  вл ющийс  третьим разр дом четвертого входа блока 7 логической обработки, поступает третий разр д третьего управл ющего сигнала с выхода блока 15 управлени , сигнал с выхода которого поступает на первый вход элементов И 23.1, 23.2 ...23т. Так как в данном режиме работы устройства третий разр д третьего управл ющего сигнала равен логическому нулю (тумблер 31.3 закрыт), то на выходе элемента ИЛИ 22 по вл етс  сигнал логической единицы только в том случае, когда отношение между п-разр дньми кодами признака редактировани  по  ркости, поступаюгдами на первый и второй входы блока 7 логической обработки, соответствует выбранной в блоке 15 управлени  операции редактировани  по  ркости (табл.1). Например, при равенстве п-разр дных кодов признаков редактировани  по  ркости с выхода эле-. мента 19 сравнени  поступает сигнал первый разр д которого равен логической единице, а второй - логическому нулю. При этом на четвертый вход блока 7 логической обработки подаетс ; третий управл ющий сигнал, первый разр д которого равен логическому нулю, а второй - логической единице, который определ ет операцию редактировани  Равенство в блоке 7 логической обработки. Следо вательно, на все входы второго элемента И 21.2 поступают сигналы логи ческой единицы (непосредственно пер вый разр д с выхода элемента 19 сра нени  и второй разр д третьего управл ющего сигнала), на выходе кото рого по вл етс  сигнал логической единицы, который, поступа  на второ вход элемента ИЛИ 22, проходит на его выход. С выхода элемента ИЛИ 22 сигнал поступает на первые входы всех элементов И 23.1, 23.2 .,., 23т, на 70 вторые входы, которых  вл ющиес  п  тым входом блока 7 логической обработки , поступает сигнал маскировани  с маскирующего выхода блока 15 управлени  через второй элемент -ИЛИ 1 1 .2 .С выхода блока 2 признаков редактировани  т-разр дный код  ркости (х,у) элемента изображени  поступает на третий вход блока 7 логической обработки . При этом на третьи входы каждого элемента И 23.1, 23.2, 23.3, . . . 23тп поступает соответствующий разр дт-разр дного кода. Так как на п том входе блока 7 логической обработки - сигнал логической единицы, то прохождение с третьего входа блока 7 логической обработки т-разр дного кода  ркости (х,у) элемента изображени  на его выходе зависит от значени  сигнала на первом входе элементов И 23.1, 23.2...23т. Если этот сигнал равен логической единице , то т-разр дный код  ркости (х,у) элемента изображени  проходит на выход блока 7 логической обработки без изменений, а если этот сигнал равен логическому нулю, то все разр ды гаразр дного кода  ркости (х,у) элемента изображени  на выходе блока 7 логической обработки равны логическому нулю. С выхода блока 7 логической обработки т-разр дный код  ркости (х,у) элемента изображени  поступает через блок 12 модул ции на информационный вход блока 13 индикации, на экране которого данна  информаци  отображаетс . Таким образом, на экране блока 13 индикации будет отображатьс  из всего кадра только та информаци , котора  удовлетвор ет операции редактировани  по  ркости, задаваемые оператором на третьем управл ющем выходе блока 15 управлени . Переключение на четвертый режим изменени  п-разр дного кода признака редактировани  по  ркости одиночного элемента изображени  осуществл етс  сигналами с управл ющих и маскирующего выходов блока 15 управлени . При этом устанавливаютс  сигналы логической единицы в третьем разр де третьего управл ющего сигнала и на маскирующем выходе, сигнал логического нул  - на первом управл ющем выходе, кратковременный сигнал уровн  логической единицы - на втором управл ющем выходе (табл.1). Сигнал 15 логического нул  с первого управл ющего выхода блока 15 управлени  по ступает на управл ющий вход блока 2 пам ти признаков редактировани  и переключает его в режим считывани , а кратковременный сигнал логической единицы с второго управл ющего выхо да блока 15 управлени  поступает через первый элемент ИЛИ 11.1 на уп равл ющий вход блока 3 пам ти  ркос ти, переключа  его в режим записи. Этот кратковременный сигнал форм {дуетс  в блоке 15 управлени  (фиг.4 В данном режиме на первый вход второго элемента И 24.2 подаетс  сигнал уровн  логической единицы (тумблер 3.0 разомкнут) . На второй вход второ го элемента И 24.2,  вл ющийс  входом блока 15 управлени , подаетс  сигнал логической единицы с выхода светового пера 14 только в момент времени, однозначно определ емый координатами (XQ, Уд), указанный световым пером 14 элемента изображени  Следовательно, этот сигнал взаимно однозначно св зан с координатами (о Уо) элемента изображени , указанного датчиком в виде светового пера 14 на экране блока 13 индикации, и проходит на выход второго элемента И 24.2,  вл ющегос  вторым управл ющим выходом блока 15 управлени . При этом по адресу (Хо, у ) элемента изображени , указанному датчиком в виде светового пера 14, в  чей ки (хо, Уо) блока 3 пам ти  ркости записываетс  п-разр дный код признака редактировани  по  ркости, которьй с адресного выхода .блока 15 управлени  через первый коммутатор 1.1 поступает на вход данных блока 3 пам ти  ркости. Оператором задаетс  значение п-разр дного кода признака редактировани  по  ркости в блоке 15 управлени  тумблерами 29.1...29п. Но вое значение.п-разр дного кода признака редактировани  по  ркости за .писываетс  в  чейку (х„, Уо) блока 3 пам ти  ркости. При отсутствии сигнала логической единицы на выходе датчика в виде светового пера 14 блок 3 пам ти  ркости оп ть переключаетс  в режим считывани  информации . Дри этом в следующих кадрах ( элемент изображени  Отображаетс  на экране блока 13 индикации , име  новое установленное оператором значение п-разр дного кода 70 признака редактировани  по  ркости. Блоки 4.1-4к пам ти фрагментов работают в режиме считывани  информации, так как сигнал логического нул  с управл ющей шины ЭВМ поступает на управл ющий вход блоков 4.1-4к пам ти . Сигналы логической единицы в третьем разр де на третьем управл ющем и на маскирующем выходах блока 15 управлени  маскируют редактирование по  ркости и по фрагментам, как и во втором регистре вывода информации на экран бдока I3 индикации без редактировани . Переключение на п тый режим изменени  значени  п-разр дного признака редактировани  по  ркости осуществл етс  сигналами с управл ющих и маскирующего выходов блока 15 управлени . При этом устанавливаютс  сигналы логической единицы в третьем разр де третьего управл ющего сигнала и на маскирующем выходе, сигнал логического нул  - на втором управл ющем выходе и кратковременный сигнал уровн  логической единицы - на первом управл ющем выходе (табл.Ц В блоке I5 управлени  вырабатываетс  первый управл ющий кратковременный сигнал (фиг.4). В данном режиме на первый вход первого элемент И 24.1 подаетс  сигнал уровн  логической единиды посредством переключени  тумблера 26 (разомкнут). На второй вход первого элемента И 24.1,  вл ющийс  входом блока 15 управлени , подаетс  сигнал логической единицы с выхода светового пера 14 только в момент времени, однозначно определ емый координатами (х,, у ) элемента изображени , указанного датчиком в виде светового пера 14 на экране блока 13 индикации, и проходит на выход первого элемента И 24.1,  вл ющегос  первым управл ющим входом блока 15 Управлени . Сигнал логического нул  с второго управл ющего выхода блока 15 (тумблер 30 замкнут) управлени  через первый элемент ИЛИ 41.1 поступает на управл ющий вход блока 3 пам ти  ркости, переключа  его в-режим считывани . Запись в блок 2 пам ти признаков редактировани  осуществл етс  в  чейку, адрес которой поступает на адресный вход с выхода блока 3 пам ти  ркости и равен п-разр дному коду признака редактировани  по  ркости , записанного в  чейке (х„,Уд) блока 3 пам ти  ркости. При ;ITOM по п-разр диому коду признака редактировани  по  ркости (ха, у) элвмёнта изображени  в  чейку блока 2 пам ти признаков редактировани  записываетс  га-разр дный код, характеризующий  ркостное значение (хо, Уо) элемента изображени , который с информационного вьпсода блока 15 управлени  поступает на вход данных блока 2 пам ти признаков редактировани . Оператором задаетс  значение га-разр дного кода, характеризующего  ркостное значение (хо, Уо) элемента изображени , в блоке 15 управлени . Набором тумблеров 25.1...25га новое значение записываетс  в  чейку блока 2 пам ти признаков редактировани . При отсутствии сигнала логической единицы на выходе датчика в виде светового пера 14 блок 2 пам ти признаков редактировани  оп ть переключаетс  в режим считывани  информа ции. При этом в следующих кадрах (х,у) элементы изображени , имеющие тот же п-разр дный код признака редактировани  по  ркости, что и (Xj,, УО) элемент изображени , отображаютс  на экране блока 13 индикации,име  новое установленное оператором  ркостное значение. Сигналы логической единицы в тре тьем разр де на третьем управл ющем выходе и на маскирующем выходе блока 15 управлени  маскируют редактирование по  ркости и по фрагментам, как и во втором режиме вывода информации на экран блока 13 индикации без редактировани  . Переключение на шестой режим вывода информации на экран блока 13 индикации с возможностью редактировани  группы элементов, объединенны в фрагмент заданного уровн , осущес вл етс  сигналами с управл ющих и маскирующего выходов блока 15 управ леци .При этом устанавливаютс  сигналы логического нул  на первом и втором управл ющих и на втором маск рующем выходах и сигнал логической единицы - в третьем разр де на трет ем управл ющем выходе (табл.1). Сиг налы логического нул  с первого и второго управл ющих выходов блока 1 управлени  поступают соответственно на управл ющий вход блока 2 пам ти признаков редактировани  и через 701В первый элемент ИЛИ 11.1 - на управл ющий вход блока 3 пам ти  ркости. Блоки 4.1-4к пам ти фрагментов работают в режиме считывани , так как в данном режиме с управл ющеговхода устройства на управл ющий вход блоков 4.-4к пам ти фрагментов поступает сигнал логического нуд . Блок 2 пам ти признаков редактировани , блок 3 пам ти  ркости и блоки 4,1-4к пам ти фрагментов переключаютс  в режим считывани , как и во втором режиме вывода информации на экран блока 13 индикации без редактировани . Сигнал логической единицы в третьем разр де с третьего управл ющего выхода блока 15 управлени  поступает на четвертый вход блока 7 логической обработки, где через элемент ИЛИ 22 поступает на объединенные первые входы всех элементов И 23.1, 23.2...23га (фиг.З). С выхода блока 3 пам ти  ркости п-разр дный код признака редактировани  по  ркости каждого (х,у) элемента изображени  поступают на адресный вход блока 2 пам ти признаков редактировани ,.из которого считываетс  га-разр дный код, характеризующий  ркостное значение (х,у) элемента изображени  и поступающий на третий вход блока 7 логической обработки . Все контуры редактировани  по уровню работают аналогично. Рассмотрим работу j-ro контура редактировани  по уровню. При считывании информации с выхода блока 4 j пам ти фрагментов п-разр дный код признака редактировани  на J-TOM уровне каждого (х,у) элемента изображени  поступает на информационный вход регистра 6 j и первый вход блока 8 j сравнени . Занесение п-разр дного кода признака редактировани , поступающего с выхода блока 4 j пам ти фрагментов на информационный вход регистра 6 j, осуществл етс  в регистр 6 j по импульсу, поступающему с выхода светового пера 14 на управл ющий, вход регистра 6 j в момент указани  им на (х, у) элемент изображени . При этом момент занесени  п-разр дного кода признака редактировани  на J-TOM уровне в регистр 6 j однозначно св зан с позицией (Хо, Уо) элемента изображени  на экране блока 13 индикации, его адресом (хо,Уо) на который указывает световое перо 14. Хран пщйс  в регистре 6 j п-разр дный код призна ка редактировани  на j-том уровне, который имел указанный (хо, Уо) эле мент изображени , с его выхода пост пает на второй вход блока 8 j сравн НИН, где осуществл етс  сравнение п-разр дного кода признака редактировани  на J-TOM уровне указанного (xd, УО) элемента изображени  с празр дными кодами признаков редакти ровани  на J-TOM уровне (х, у) теку щих элементов изображени  синхронно с TV разверткой блока 13 индикации. При сравнении каждой пары п-раз р дных признаков редактировани  на уровне в блоке 8 j сравнени  вырабатываетс  сигнал логической еди ницы при равенстве кодов признаков редактировани  на J-TOM уровне и си нал логического нул  - в противном случае. Сигнал с выхода блока 8 j сравнени  поступает на первый вход j-ro элемента ИЛИ 9 j, на второй вход которого поступает сигнал с выхода редактировани  на J-TOM уровне блока 15 управлени ; Выбор j-ro уров н  редактировани  осуществл етс  сигналом логического нул , установленным оператором на выходе редактировани  на J-TOM уровне блока 15 управлени  (тумблер 27 j замкнут). В этом случае сигнал с выхода блока 8 j сравнени  поступает без изменени  через j-тый элемент ИЛИ 9 j на j-тый вход элемента И 10, в противном случае, вне зависимости от сигнала с выхода блока 8 j сравнени , на j-тый вход элемента И 10 будет поступать сигнал логической единицы Таким образом, если на выходе редактировани  по j-му уровню блока 15 управлени  оператором устанавливаетс  сигнал логического нул , а на выходах редактировани  по остальным уровн м блока 15 управлени  - сигна ,лы логической единицы, что означает выбор оператором редактировани  по j-му уровню, то на экране блока 13 индикации отображаютс  только те (х, у) текущие элементы изображени  у которых п-разр дный код признака редактировани  по j-му уровню равен п-разр дному коду признака редактировани  по j-му уровню указанного свето1вым пером 14 (х«,уо) элемента изображе и .Это означает, что на экране блока 13 индикации отображаютс  только 47020 фрагменты j-ro уровн , п-разр дный код признака редактировани  которых равен п-разр дному коду признака редактировани  по j-му уровню указанного датчиком 14 (хо, Уо) элемента изображени . При сигнала логического нул  на нескольких выхода х редактировани  по уровню на экране блока 13 индикации отображаютс  только те текущие (х, у) элементы изображени , у которых п-разр дные коды признаков редактировани  на всех выбранных уровн х равны п-разр дным кодам признака редактировани  на всех выбранных уровн х указанного световым пером 14 (хо, Уо) элемента изображени , так как только в эти моменты времени на все К входы элемента И 10 подаютс  сигналы логической единицы, 1C выхода которого сигнал логической единицы через второй элемент ИЛИ 1 1 .2 проходит на п тый вход блока 7 логической обработки. С выхода второго элемента ИЛИ 11.2 сигнал поступает на объединенные вторые входы всех элементов И 23.1, 23.2...23т блока 7 логической обработки,  вл ющегос  п тым его входом (фиг;3). С выхода блока 2 пам ти признаков редактировани  разр дный код  ркости (х, у) элемента изображени  поступает на третий вход блока 7 логической обработки. При этом на третьи входы каждого элемента И 23. 1... 23т поступает соответствующий разр д разр дного кода. Так как на объединенных первых входах элементов И 23.1...23т - сигнал логической единицы, то прохождение с третьего входа блока 7 логической обработки т-разр дного кода  ркости (х, у) элемента изображени  на его выход зависит от значени  сигнала на п том входе блока 7 логичес- кой обработки. Если сигнал равен логической единице, то т-разр дный код  ркости (х, у) элемента изображени  проходит на выход блока 7 логической обработки без изменени , а если этот сигнал равен логическому нулю, то все разр ды т-разр дного кода  ркости (х, у) элемента изображени  на выходе блока 7 логической обработки равны логическому нулю (табл.2). С выхода блока 7 логической обработки т-разр дный сигнал кода  ркое-, ти (х, у) элемента изображени  поступает через блок 2 модул ции на информационный вход блока 13 индикации , на экране которого данна  информаци  отображаетс . Таким образом , на экране блока 13 индикации будут отображатьс  из всего кадра только те фрагменты {(х, у) элементы изображени , составл ющие эти фрагменты, п-разр дные кодь признаков редактировани  на выбранных oneратором в блоке 15 управлени  уровн х которых равны п-разр дным кодам признаков редактировани  на соответствующих уровн х указанного датчиком 14 (х,. Уд) элемента изображени  на экране блока 13 индикации.
Пример работы устройства в шестом режиме вывода информации на экран блока 13 индикации с возможностью редактировани  групп элементов, объединенньпс в фрагмент заданного уровн 
Имеетс  изображение, которое предварительно закодировано на фрагменты на каждом уровне. При этом как выбор количества уровней () и зна чени  каждого из них, так и выделение фрагментов на каж.дом уровне производ тс  заранее, до записи изображени  в блок 3 пам ти  ркости и в блоки 4.1, 4.2, 4.3 пам ти фрагментов устройства (фиг.5). Пусть максимальное количество фрагментов на каждом уровне равно 8 )„
Оператор посредством датчика 14. указьгоает на (хо, Уо) элемент изображени  на экране блока 13 индикации . 12-ти разр дное слово, характеризующее данный (ХО,У„) элемент изображени , записываетс  в регистры 5, 6.1, 6.2, 6.3 из  чеек соответПоложительный эффект заключаетс  в расширении области применени  устствующих блоков 3 пам ти  ркости и фрагментов 4.1, 4,2. 4.3. При этом в  чейку (х„, Уо) блока 3 пам ти  ркости записываетс  3-х разр дный код признака редактировани  по-  ркости (хо, УО) элемента изображени  в  чейку (хо, у„ ) блока 4.1 пам ти фрагментов - 3-х разр дный код признака редактировани  на первом уровне (хо, УО) элемента изображени  в  чейку (ХО,У„) блока 4.2 пам ти фрагментов - 3-х разр дный код признака редактировани  на втором уровне (х,, у,) элемента изображени , а в  чейку (хо УО) блока 4.3 пам ти фрагментов3-х разр дный код признака редактировани  на третьем уровне (хо, у) элемента изображени  (табл.3). Всего возможно 8 (2, при ) вариантов редактировани  по уровн м (фиг.6) в зависимости от значений сигналов редактировани  на 1,2 и 3 уровн х, поступающих соответственно с выходов редактировани  на 1,2 и 3 уровни блока 15 управлени . Первый вариант редактировани  по уровн м равнозначен маскированию редактировани  по фрагментам , т.е. на экране блока 13 индикации отображаютс  все фрагменты изображени . Варианты редактировани  2,3,5  вл ютс  вариантами редактировани  только на одном уровне, соответственно третьем, втором и первом . Остальные варианты редактировани  4,6,7,8  вл ютс  соответствующим пересечением вариантов редактировани  2,3,5 изображений В.4 В.2 А В.З;
8.6 В.2 п В.5;
8.7 В.З В;5;
8.8 В.2 п В.З Л| В.5.
Таблица 3

Claims (1)

  1. ройства за счет обеспечени  возможности редактировани  информации пересекающимис  группами элементов, объ диненных в фрагменты различных уров ней обобщени , что позвол ет повысить скорость редактировани  сложны графических изображений. Увеличение скорости редактировани  изображений по сравнению с прототипом достигает с  за счет того, что информаци , под лежаща  отображению, может быть выведена на блок индикации полностью или частично в виде фрагментов любо го уровн . Это позвол ет оператору, задава  определенный уровень редактировани , выводить на экран блока индикации фрагмент данного уровн , который подлежит редактированию., и производить изменени  выделенного фрагмента целиком, а не поэлементно Формула изобретени  Устройство дл  отображени  информации , содержащее два коммутатора, управл ющие входы которых  вл ютс  управл ющими входами устройства, первый сигнальный вход первого коммутатора  вл етс  входом данных устройства , выход подключен к входу дан ных блока пам ти  ркости, первый сиг нальный вход второго коммутатора  вл етс  адресным входом устройства, выход соединен с адресным входом бло ка пам ти  ркости, управл ющий вход которого соединен с выходом первого элемента ИЛИ, первый вход которого  вл етс  управл ющим входом устройства , выход блока пам ти  ркости сое динен с информационным входом регист ра, с адресным входом блока пам ти признаков редактировани  и с первым входом блока логической обработки, управл ющий вход регистра соединен с входом блока управлени  и выходом датчика в виде светового пера, оптически св занного с блоком индикации выход регистра соединен с вторым вхо дом блока логической обработки, вход которого соединен с входом блока модул ции , выход которого соединен с информационным входом блока индикации , синхронизирующий вход которого 47024 соединен с синхронизирующим выходом блока синхронизации, адресный выход которого соединен с вторым сигнальным входом второго коммутатора, выход блока пам ти признаков р едактировани  соединен с третьим входом блока логической обработки, первьтй У11равл ю1ций выход блока управлени  соединен с управл ющим входом блока пам ти признаков редактировани , второй управл ющий выход - с вторым входом первого элемента ИЛИ, адресный выход - с вторым сигнальным входом первого коммутатора, третий управл ющий выход - с четвертым входом блока логической обработки, информационньй выход - с входом данных блока пам ти признаков редактировани , отличающеес  тем, что, с целью расширени  области применени  устройства за счет обеспечени  возможности редактировани  информации пересекающимис  группами элементов , объединенных в фрагменты различных уровней обобщени , и повышени  быстродействи  устройства, введены цепочки из последовательно соединенных блока пам ти фрагментов, второго регистра, блока сравнени  и второго элемента ИЛИ, элемент И и третий элемент ИЛИ, управл ющие входы блока пам ти фрагментов  вл ютс  . управл ющими входами устройства, адресные входы соединены с выходом второго коммутатора, входы данных - с выходом первого коммутатора, выходы с вторыми входами блоков сравнени , управл ющие входы вторых регистров соединены с выходом датчика в виде светового пера, вторые входы вторых элементов ИЛИ соединены с вьЬсодами редактировани  по соответствующему уровню блока управлени , выходы вторых элементов ИЛИ - с соответствующими входами элемеита И, выход которого соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с маскирующим выходом блока управлени , выход третьего элемента ИЛИ - с п тым входом блока ло- . гической обработки.
    Jftxoff
    r
    Принер;
    тг
    ФОН
    A
    A
    «sa
    s
    Oj/pottHt точечные (x,у) элементы uioSpa/ enua .S
    В
    () Злемент uaoSpai reHufi,указанный cSemotbiM Iput.E
SU853906602A 1985-06-07 1985-06-07 Устройство дл отображени информации SU1267470A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853906602A SU1267470A1 (ru) 1985-06-07 1985-06-07 Устройство дл отображени информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853906602A SU1267470A1 (ru) 1985-06-07 1985-06-07 Устройство дл отображени информации

Publications (1)

Publication Number Publication Date
SU1267470A1 true SU1267470A1 (ru) 1986-10-30

Family

ID=21181218

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853906602A SU1267470A1 (ru) 1985-06-07 1985-06-07 Устройство дл отображени информации

Country Status (1)

Country Link
SU (1) SU1267470A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 932530, кл. G 09 G 1/08, 1979. Авторское свидетельство СССР № 1156118, кл. G 09 G 1/08, 1982. *

Similar Documents

Publication Publication Date Title
KR100365816B1 (ko) 화상표시장치
KR900008068B1 (ko) 표시 데이타의 변환 방법 및 그 장치
US4419661A (en) Dual cathode-ray tube display system for text editing
US3976994A (en) Liquid crystal display system
SU1267470A1 (ru) Устройство дл отображени информации
US4581611A (en) Character display system
US3665454A (en) Variable rate display generator
US3609749A (en) Character display system having negative image cursor
US4533911A (en) Video display system for displaying symbol-fragments in different orientations
US3911426A (en) Multiplexed field effect liquid crystal display accessing circuitry and system
US4084261A (en) Graphical display apparatus
SU1575231A1 (ru) Устройство дл отображени графической информации на экране телевизионного индикатора
JPS5836779B2 (ja) 連続的な文字移動機能を有する表示装置
SU734759A1 (ru) Устройство дл отображени информации
SU1441450A1 (ru) Устройство дл отображени информации
SU1479926A2 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
RU2051416C1 (ru) Устройство для считывания изображений
SU748459A1 (ru) Устройство дл отображени информации
SU970438A1 (ru) Устройство дл отображени информации
RU1795513C (ru) Устройство дл индикации
SU1476521A2 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
SU1291956A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
SU991477A1 (ru) Устройство дл обучени
SU1437852A1 (ru) Устройство дл отображени информации
SU1508272A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора