2. Таблица 2 3 в табл. 1 и табл.2 Y 23, Y26 состо ни выходов элементов 23 и 2 соответственно, , Х15 - состо ни входа 11 логического блока 8 выбора условий перехода и выхода элемента И 15 соответственно. Режимы переходов закодированы унитарным кодом Наиболее часто встречающийс режим У закодирован трем нул ми. Устройство реализует также режимы условного с задержкой (УЗ и безусловного с задержкой (БУЗ) переходов автоматически при занесении задержки в таймер 6, В блоке 1 синхронизации (фиг,3) генератор 33 генерирует пр моугольные импульсы, которые поступают чере элемент И 37 на счетчик 39 формирова ни синхроимпульсов, С восьмого разр да выхода счетчика 39 импульсы поступают на счетчик 38 тактов. Таким образом минимальна длительность такта равн етс дес ти периодам генератора 33, Элементы 42- 45 формируют сдвинутые по отношению к началу такта синхроимпульсы, поступающие на блоки 2,4 и 5 устройства. Конденсаторы 46 служат дл сглаживани переходных процессов при переключении счетчика 39 из одного по ложени в другое. Реально роль этих конденсаторов выполн ет емкость пе ,чатного монтажа. Элементы 35, 40 обеспечивают поступление импульсов от генератора 33 на С-вход счетчика 39 независимо от состо ни входа 47 блока до состо ни 8 счетчика, после чего выдаетс сигнал запроса по выходу блока, и схема переходит в режим ожидани , При поступлении сигнала на вход 47 блока счетчик 39 переходит в нулевое состо ние и при сн тии сигнала с его выхода 8 происходит переход счетчика 38 тактов в следующее состо ние. Триггер 34 слу жит дл запоминани состо ни Пуск и Сброс блокировка, вьщаваемых. кно , ками 28 и 29 соответственно, и гашени дребезга контактов этих кнопок. В состо нии Сброс триггер 34 при 23 нудительно удерживает счетчики 38 и 39 в нулевом состо нии. Конденсатор 31 служит дл автоматического приведени триггера 34 в исходное состо ние при включении питани . Триггер 32 служит дл гашени дребезга контактов кнопки 30 и выдачи сигнала обнулени счетчика 39 при ручном переходе от такта к такту. ycTpofiCTBO работает следующим образом. При включении устройства триггер 34 блока 1 синхронизации (фиг.3) за счет зар да конденсатора 31 принимает состо ние нуль и принудительно удерживает счетчик 38, 39 в исходном состо нии. Триггер 32 находитс в нулевом состо нии за счет подачи нулевого потенциала на R -вход через размыкающиес контакты кнопки 30. Нача- . ло работы устройства задаетс нажатием кнопки Пуск 28, при этом триггер 34 устанавливаетс в единичное состо ние и снимает сигнал обнулени со счетчиков 38, 39. Нулевой потенциал с восьмого разр да выхода счетчика 39 инвертируетс элементом НЕ 40 и в виде единичного потенциала поступает через элемент ИЛИ 35 на второй вход элемента И 37. В результате на С-вход счетчика 39 поступают импульсы с генератора 33. После сн ти сигнала обнулени счетчик 39 поочередно переходит из нулевого в вось- мое положение, выдава при этом через элементы 42 - 45 синхроимпульсы, на блоки 2, 4, 5 устройства (фиг. 1), В состо нии 8 счетчик выдает сигнал запроса на первый вход элемента И 15 и синхровход таймера 6 (фиг.1) по выходу 9 блока 1 синхронизации (фиг.З). Дальнейша работа блока зависит от запрограммированного режима перехода к следующему такту. В режиме БУ, на первый разр д входа 10 логического блока 8 (фиг,2) поступает единичный уровень, который через элемент ИЛИ-НЕ 19 (фиг.2) закрывает элемент И 20. Одновременно этот сигнал поступает на первьй вход элемента И 21, которьй формирует единицу на выходе только при наличии обогбщенного сигнала на выходе элемента И 15. В том случае, если таймер не запрограммирован, обобщенньй сигнал выдаетс по сигналу запроса блока I синхронизации, так как на второй вход элемента И 15 поступает единица с выхода таймера 6 с самого начала такта - реализуетс режим БУ. Если же в таймер занесена временна задержка , обобщенный сигнал формируетс только по выдаче им сигнала на второй входэлемента И 15 - реализуетс режим БУЗ. Аналогично реализуютс и другие.режимы перехода. Сформированный сигнал Норма в случае выполнени условий перехода (отсутствие сигнала Нет нормы) поступает на выход 13 логического блока 8 и вход 47 блока 1 синхронизации (фиг.5). Счетчик 39 блока 1 управлени (фиг.З) досчитьшает до де с ти и переходит в исходное состо ние , По пропадению сигнала запроса счетчик 38 тактов переходит в следующее состо ние. Временна диаграмма сигналов с выхода генератора 33, синхросигналов на входе блоков 2 (СИ2), 4 (СИ4), 5 (СИЗ), входе 11, выходе элемента И 15 и выходе 13 при положительном исходе контрол приведена на фиг.4. При отрицательном исходе контро л на вход 11 логического блока 8 поступает нулевой потенциал, схема формировани сигнала Норма формирует нулевой потенциал и переводит триггер 17 в единичное состо ние, ко торое удерживаетс на врем действи сигнала запроса. Единичньй сигнал с пр мого выхода триггера 17 включает индикатор Нет нормы, а нулевой сигнал с инверсного выхода запирает эдемент И 16. В резул-ьтате даже, ес ли после этого на входе 11 блока 8 по витс единичный сигнал, сигнал разрешени на переход к следующему такту на его выходе 13 не по витс , что приведет к прекращению автомати ческой проверки объекта. Ручной переход к следующему такту осуществл етс кнопкой 30 блока I синхронизации (фиг.З). При нажатии кнопки 30 триггер 32 переходит в еди ничное состо ние, единичный уровень с его выхода через элемент ИЛИ 36 поступает на вход RO счетчика 39 и |Приводит его в исходное состо ние. При переходе сигнала на восьмом разр де счетчика 39 от единичного уровн к нулевому счетчику 38 тактов переходит в следуклдее положение, После отпускани кнопки 30 триггер 32 возвращаетс в нулевое состо ние и снимает сигнал установки в исходное состо ние счетчика 39 - начинаетс обработка очередного такта. Приведеие устройства в исходное состо ние после отработки программы произвоитс кнопкой 30 блока 1 (фиг.З). ри нажатии кнопки 29 триггер 34 пееходит в нулевое состо ние. Сигнал с инверсного выхода триггера привоит в исходное состо ние счетчики 38 и 39. I Формула изобретени Устройство контрол объектов дискретного действи по авт. св. № 1154671, отличающеес тем, что, с целью повьшени быстродействи устройства, четвертьш выход блока синхронизации соединен с входом синхронизации таймера, а логический блок выбора условий перехода содержит п ть элементов И, элемент И-НЕ, элемент ИЛИ., два элемента ИЛИ-НЕ, элемент НЕ, триггер и блок индикации , причем первый разр д первого входа логического блока выбора условий перехода подключен к первым входам первого и второго элементов первого элемента И,второй разр д первого входа логического блока выбора условий перехода подключен к второму входу первого элемента ИЛИ-НЕ и к первому входу второго элемента И, третий разр д первого входа логического блока выбора условий перехода подключен к третьему входу первого и к второму входу второго элементов ИЛИ-НЕ, второй вход логического блока выбора условий перехода подключен к второму входу второго элемента И, к первому входу третьего элемента И и через элемент НЕ к первому входуэлемента И-НЕ, третий и четвертьй входы логического блока выбора условий перехода подключены соответственно к первому и второму входам четвертого элемента И, выход которого соединен с вторыми входами первого и третьего элементов И и элемента И-НЕ, выход которого соединен с инверсным S -входом триггера , инверсный R -вход которого соединен с выходом четвертого элемента И, выход первого элемента ШШ-НЕ соединен с третьим входом третьего элемента И, выход которого соединен с первым входом элемента ИЛИ, второй и третий входы которого соединены с
выходами первого и второго элементов И соответственно, выход второго элемента ШШ-НЕ соединен с третьим входом элемента И-НЕ, выход элемента ИЛИ соединен с первым входом п того элемента И, второй вход которого соединен с нулевым выходом триггера, единичный выход которого соединен с входом блока индикации, выход п того элемента И вл етс выходом логического блока выбора условий перехода .
Фиг.
fpus.Z.
- 26