SU1267423A2 - Устройство контрол объектов дискретного действи - Google Patents

Устройство контрол объектов дискретного действи Download PDF

Info

Publication number
SU1267423A2
SU1267423A2 SU853905544A SU3905544A SU1267423A2 SU 1267423 A2 SU1267423 A2 SU 1267423A2 SU 853905544 A SU853905544 A SU 853905544A SU 3905544 A SU3905544 A SU 3905544A SU 1267423 A2 SU1267423 A2 SU 1267423A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
signal
block
counter
Prior art date
Application number
SU853905544A
Other languages
English (en)
Inventor
Юрий Григорьевич Карасев
Original Assignee
Предприятие П/Я Г-4088
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4088 filed Critical Предприятие П/Я Г-4088
Priority to SU853905544A priority Critical patent/SU1267423A2/ru
Application granted granted Critical
Publication of SU1267423A2 publication Critical patent/SU1267423A2/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к области контрольно-измерительной техники и может быть использовано дл  контрол  функционировани  автоматических систем дискретного действи . Цель изобретени  - повьшение быстродействи  устройства. Выбор условий перехода от текущего и очередному такту производитс  по сигналам с блока сравнени , таймера и по сигналу запроса с блока синхронизации в соответствии программой, вьщаваемой d блока ввода програм1« 1 в блок выбора условий перехода. Устройство содержит блок синхронизации, блок ввода программы, блок формировани  входных воздействий, коммутатор, блок сравнени , таймер, блок сопр жени , логический блок выбора условий перехода . 4 ил., 2 табл.

Description

ND
4 tC

Claims (2)

  1. САд Изобретение относитс  к контрольно-измерительной технике и может быть использовано дл  контрол  функционировани  автоматических систем дискретного действи . Цель изобретени  - повышение быст родействи  устройства. На фиг. представлена функциональ на  схема устройства контрол  объектов дискретного действи ; на фиг.2 схема логического выбора условий перехода; на фиг.З - схема блока синхронизации; на фиг.4 - временна  диаграмма работы устройства. Устройство контрол  объектов дискретного действи  (фиг.1) содержит блок 1 синхронизации, блок 2 ввода программы, блок 3 формировани  вход ных действий, коммутатор 4, блок 5 сравнени , таймер 6, блок 7 сопр же ни , логический блок 8 выбора условий перехода; позици ми обозначены: четвертый выход 9 блока синхронизации , первый 10, второй 11 и третий 12 входы, выход 13 и четвертый вход 14 логического блока выбора у 1ловий перехода. Логический блок 8 выбора условий перехода (фиг.2) содержит четверты И 15 и п тый И 16 элементы, трйг- гер 17, блок 18 индикации, первый элемент ЙЛИ-НЕ 19, третий элемент И 20, первый И 21 и второй И 22 эле менты,, элементы ИЛИ 23, второй элемент ИЛИ-НЕ 24, элемент НЕ 25,, элемент И-НЕ 26. Блок I синхронизации (фиг.З) содержит блок 27 питани , кнопки Пуск 28, Сброс 29, Потактно 30 первьй конденсатор 31, первый триггер 32, генератор 33, второй тригге 34, первый 35 и второй 36 элементы 11Ш1, первый элемент И 37, счетчики .тактов 38.и формировани  синхроимпульсов 39, элемент НЕ 40, индлкатор 41 номера такта, третий 42 и четвертый 43 элементы ИЛИ, второй элемент И 44, п тьй элемент ИЛИ 45, второй 46.1, третий 46.2 и четвертьй 46.3 конденсаторы, вход 47 блока синхронизации. Блок 1 синкронизации служит дл  выдачи тактовых сигналов на блок 2 ввода программы и синхросигналов на остальные устройства, а также дл  задани  программы работы блоков уст ройства. Блок 3 формировани  вход .ных воздействий формирует необходи32 мые уровни сигналов, выдаваемых на объект контрол . Коммутатор 4 служит дл  соединени  выходов блока 3 фор- . мировани  входных воздействий и входов блока 5 сравнени  к входам (выходам ) объекта контрол  в соответствии с программой контрол  через блок 7 сопр жени , который обеспечивает кроссировку входов (выходов) объекта контрол  .Блок 5 сравнени  производит сравнение набора выходных сигналов объекта контрол  с заданной блоком 2 ввода программы программой. Таймер 6 служит дл  отработки программируемых временных задержек. Все блоки имеют индикацию состо ний входов и выходов. Логический блок 8 реализует следующие режимы работы: безусловный переход (БУ) по обобщенному сигналу запроса, условный переход (У)по обобщенному сигналу Gianpoca при условии наличи  сигнала с блока 5 сравнени , ожидани  (ОЖ) по сигналу с блока 5 сравнени , останов (ОСТ) запрет автоматического перехода. Элементы 19-23 (фиг.2) образуют схему формировани  сигнала Норма. Элементы 24- 26 (фиг.2) образуют схему формировани  сигнала Нет нормы, Схема формировани  сигнала Норма реализует логические функции, представленные в табл.1. Т а б л и ц а 1 Схема формировани  сигнала Нет нормы реализует логические функции, представленные в табл.
  2. 2. Таблица 2 3 в табл. 1 и табл.2 Y 23, Y26 состо ни  выходов элементов 23 и 2 соответственно, , Х15 - состо ни входа 11 логического блока 8 выбора условий перехода и выхода элемента И 15 соответственно. Режимы переходов закодированы унитарным кодом Наиболее часто встречающийс  режим У закодирован трем  нул ми. Устройство реализует также режимы условного с задержкой (УЗ и безусловного с задержкой (БУЗ) переходов автоматически при занесении задержки в таймер 6, В блоке 1 синхронизации (фиг,3) генератор 33 генерирует пр моугольные импульсы, которые поступают чере элемент И 37 на счетчик 39 формирова ни  синхроимпульсов, С восьмого разр да выхода счетчика 39 импульсы поступают на счетчик 38 тактов. Таким образом минимальна  длительность такта равн етс  дес ти периодам генератора 33, Элементы 42- 45 формируют сдвинутые по отношению к началу такта синхроимпульсы, поступающие на блоки 2,4 и 5 устройства. Конденсаторы 46 служат дл  сглаживани  переходных процессов при переключении счетчика 39 из одного по ложени  в другое. Реально роль этих конденсаторов выполн ет емкость пе ,чатного монтажа. Элементы 35, 40 обеспечивают поступление импульсов от генератора 33 на С-вход счетчика 39 независимо от состо ни  входа 47 блока до состо ни  8 счетчика, после чего выдаетс  сигнал запроса по выходу блока, и схема переходит в режим ожидани , При поступлении сигнала на вход 47 блока счетчик 39 переходит в нулевое состо ние и при сн тии сигнала с его выхода 8 происходит переход счетчика 38 тактов в следующее состо ние. Триггер 34 слу жит дл  запоминани  состо ни  Пуск и Сброс блокировка, вьщаваемых. кно , ками 28 и 29 соответственно, и гашени  дребезга контактов этих кнопок. В состо нии Сброс триггер 34 при 23 нудительно удерживает счетчики 38 и 39 в нулевом состо нии. Конденсатор 31 служит дл  автоматического приведени  триггера 34 в исходное состо ние при включении питани . Триггер 32 служит дл  гашени  дребезга контактов кнопки 30 и выдачи сигнала обнулени  счетчика 39 при ручном переходе от такта к такту. ycTpofiCTBO работает следующим образом. При включении устройства триггер 34 блока 1 синхронизации (фиг.3) за счет зар да конденсатора 31 принимает состо ние нуль и принудительно удерживает счетчик 38, 39 в исходном состо нии. Триггер 32 находитс  в нулевом состо нии за счет подачи нулевого потенциала на R -вход через размыкающиес  контакты кнопки 30. Нача- . ло работы устройства задаетс  нажатием кнопки Пуск 28, при этом триггер 34 устанавливаетс  в единичное состо ние и снимает сигнал обнулени  со счетчиков 38, 39. Нулевой потенциал с восьмого разр да выхода счетчика 39 инвертируетс  элементом НЕ 40 и в виде единичного потенциала поступает через элемент ИЛИ 35 на второй вход элемента И 37. В результате на С-вход счетчика 39 поступают импульсы с генератора 33. После сн ти  сигнала обнулени  счетчик 39 поочередно переходит из нулевого в вось- мое положение, выдава  при этом через элементы 42 - 45 синхроимпульсы, на блоки 2, 4, 5 устройства (фиг. 1), В состо нии 8 счетчик выдает сигнал запроса на первый вход элемента И 15 и синхровход таймера 6 (фиг.1) по выходу 9 блока 1 синхронизации (фиг.З). Дальнейша  работа блока зависит от запрограммированного режима перехода к следующему такту. В режиме БУ, на первый разр д входа 10 логического блока 8 (фиг,2) поступает единичный уровень, который через элемент ИЛИ-НЕ 19 (фиг.2) закрывает элемент И 20. Одновременно этот сигнал поступает на первьй вход элемента И 21, которьй формирует единицу на выходе только при наличии обогбщенного сигнала на выходе элемента И 15. В том случае, если таймер не запрограммирован, обобщенньй сигнал выдаетс  по сигналу запроса блока I синхронизации, так как на второй вход элемента И 15 поступает единица с выхода таймера 6 с самого начала такта - реализуетс  режим БУ. Если же в таймер занесена временна  задержка , обобщенный сигнал формируетс  только по выдаче им сигнала на второй входэлемента И 15 - реализуетс  режим БУЗ. Аналогично реализуютс  и другие.режимы перехода. Сформированный сигнал Норма в случае выполнени  условий перехода (отсутствие сигнала Нет нормы) поступает на выход 13 логического блока 8 и вход 47 блока 1 синхронизации (фиг.5). Счетчик 39 блока 1 управлени  (фиг.З) досчитьшает до де с ти и переходит в исходное состо ние , По пропадению сигнала запроса счетчик 38 тактов переходит в следующее состо ние. Временна  диаграмма сигналов с выхода генератора 33, синхросигналов на входе блоков 2 (СИ2), 4 (СИ4), 5 (СИЗ), входе 11, выходе элемента И 15 и выходе 13 при положительном исходе контрол  приведена на фиг.4. При отрицательном исходе контро л  на вход 11 логического блока 8 поступает нулевой потенциал, схема формировани  сигнала Норма формирует нулевой потенциал и переводит триггер 17 в единичное состо ние, ко торое удерживаетс  на врем  действи сигнала запроса. Единичньй сигнал с пр мого выхода триггера 17 включает индикатор Нет нормы, а нулевой сигнал с инверсного выхода запирает эдемент И 16. В резул-ьтате даже, ес ли после этого на входе 11 блока 8 по витс  единичный сигнал, сигнал разрешени  на переход к следующему такту на его выходе 13 не по витс , что приведет к прекращению автомати ческой проверки объекта. Ручной переход к следующему такту осуществл етс  кнопкой 30 блока I синхронизации (фиг.З). При нажатии кнопки 30 триггер 32 переходит в еди ничное состо ние, единичный уровень с его выхода через элемент ИЛИ 36 поступает на вход RO счетчика 39 и |Приводит его в исходное состо ние. При переходе сигнала на восьмом разр де счетчика 39 от единичного уровн  к нулевому счетчику 38 тактов переходит в следуклдее положение, После отпускани  кнопки 30 триггер 32 возвращаетс  в нулевое состо ние и снимает сигнал установки в исходное состо ние счетчика 39 - начинаетс  обработка очередного такта. Приведеие устройства в исходное состо ние после отработки программы произвоитс  кнопкой 30 блока 1 (фиг.З). ри нажатии кнопки 29 триггер 34 пееходит в нулевое состо ние. Сигнал с инверсного выхода триггера привоит в исходное состо ние счетчики 38 и 39. I Формула изобретени  Устройство контрол  объектов дискретного действи  по авт. св. № 1154671, отличающеес  тем, что, с целью повьшени  быстродействи  устройства, четвертьш выход блока синхронизации соединен с входом синхронизации таймера, а логический блок выбора условий перехода содержит п ть элементов И, элемент И-НЕ, элемент ИЛИ., два элемента ИЛИ-НЕ, элемент НЕ, триггер и блок индикации , причем первый разр д первого входа логического блока выбора условий перехода подключен к первым входам первого и второго элементов первого элемента И,второй разр д первого входа логического блока выбора условий перехода подключен к второму входу первого элемента ИЛИ-НЕ и к первому входу второго элемента И, третий разр д первого входа логического блока выбора условий перехода подключен к третьему входу первого и к второму входу второго элементов ИЛИ-НЕ, второй вход логического блока выбора условий перехода подключен к второму входу второго элемента И, к первому входу третьего элемента И и через элемент НЕ к первому входуэлемента И-НЕ, третий и четвертьй входы логического блока выбора условий перехода подключены соответственно к первому и второму входам четвертого элемента И, выход которого соединен с вторыми входами первого и третьего элементов И и элемента И-НЕ, выход которого соединен с инверсным S -входом триггера , инверсный R -вход которого соединен с выходом четвертого элемента И, выход первого элемента ШШ-НЕ соединен с третьим входом третьего элемента И, выход которого соединен с первым входом элемента ИЛИ, второй и третий входы которого соединены с
    выходами первого и второго элементов И соответственно, выход второго элемента ШШ-НЕ соединен с третьим входом элемента И-НЕ, выход элемента ИЛИ соединен с первым входом п того элемента И, второй вход которого соединен с нулевым выходом триггера, единичный выход которого соединен с входом блока индикации, выход п того элемента И  вл етс  выходом логического блока выбора условий перехода .
    Фиг.
    fpus.Z.
    - 26
SU853905544A 1985-05-07 1985-05-07 Устройство контрол объектов дискретного действи SU1267423A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853905544A SU1267423A2 (ru) 1985-05-07 1985-05-07 Устройство контрол объектов дискретного действи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853905544A SU1267423A2 (ru) 1985-05-07 1985-05-07 Устройство контрол объектов дискретного действи

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1154671 Addition

Publications (1)

Publication Number Publication Date
SU1267423A2 true SU1267423A2 (ru) 1986-10-30

Family

ID=21180817

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853905544A SU1267423A2 (ru) 1985-05-07 1985-05-07 Устройство контрол объектов дискретного действи

Country Status (1)

Country Link
SU (1) SU1267423A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 813431, кл. G 06 F 11/00, 1978. Авторское свидетельство СССР № 1154671, кл. G 06 F 11/00, 1983. *

Similar Documents

Publication Publication Date Title
US4344000A (en) Power circuit control programmable timer
US4535254A (en) Touch-operated power control device
WO1980002083A1 (en) Timer and power control system
US4439688A (en) Electrical control apparatus
KR100280481B1 (ko) 엠씨유의테스트모드설정회로
SU1267423A2 (ru) Устройство контрол объектов дискретного действи
SU997241A1 (ru) Устройство дл защиты от дребезга контакта
SU1508200A1 (ru) Устройство дл синхронизации нескольких вычислительных машин
SU1603361A1 (ru) Генератор кодового слова
SU1495835A1 (ru) Устройство дл подсчета готовой продукции
SU1550519A1 (ru) Устройство дл контрол ориентации микросхем
SU900355A1 (ru) Устройство автоматического повторного включени
RU1804676C (ru) Устройство синхронизации
SU1265991A1 (ru) Программное реле времени
SU1677854A1 (ru) Селектор импульсов по длительности
SU1287268A1 (ru) Селектор импульсной последовательности
SU1070493A1 (ru) Устройство дл контрол электрических цепей
SU1674100A1 (ru) Устройство дл ввода информации
SU1716608A1 (ru) Шифратор команд дл телеуправл емой модели
SU702493A1 (ru) Устройство дл формировани пачек импульсов
RU1810951C (ru) Устройство дл пуска и защиты многоканального источника электропитани
SU869035A1 (ru) Устройство переключени мифисторного элемента
SU1257842A1 (ru) Триггер со счетным входом
SU1378033A1 (ru) Устройство контрол импульсов тактовой частоты
SU1211866A2 (ru) Формирователь импульсов