SU1260977A1 - Integrator with reset - Google Patents

Integrator with reset Download PDF

Info

Publication number
SU1260977A1
SU1260977A1 SU843784142A SU3784142A SU1260977A1 SU 1260977 A1 SU1260977 A1 SU 1260977A1 SU 843784142 A SU843784142 A SU 843784142A SU 3784142 A SU3784142 A SU 3784142A SU 1260977 A1 SU1260977 A1 SU 1260977A1
Authority
SU
USSR - Soviet Union
Prior art keywords
reset
integrator
input
voltage
inverting input
Prior art date
Application number
SU843784142A
Other languages
Russian (ru)
Inventor
Владимир Алексеевич Каплунов
Original Assignee
Предприятие П/Я А-7438
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7438 filed Critical Предприятие П/Я А-7438
Priority to SU843784142A priority Critical patent/SU1260977A1/en
Application granted granted Critical
Publication of SU1260977A1 publication Critical patent/SU1260977A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к области аналоговой вычислительной техники Цель изобретени  - упрощение и повышение быстродействи . Интегратор со сбросом содержит дифференциальный операционный усилитель (ОУ), в цепь обратной св зи которого включен интегрирующий конденсатор, а 1шверти- Р тощий вход через масштабный резистор подключен к входу интегратора и через коммутирующий диод, включенный в пр мом направлении относительно пол рности интегрируемого сигнала, к общей щине интегратора. Неинвертирующий вход ОУ через ключ сброса соединен с источником налр жени  сброса . При разомкнутом ключе сброса, происходит интегрирование входного сигнала . При замыкании ключа сброса нап- .р жение на неинвертирующем входе ОУ практически равно напр жению сброса, ОУ работает как компаратор, выходное напр жение мен ет пол рность и конденсатор перезар жаетс  через диод. 1 ил. с (ОThe invention relates to the field of analog computing. The purpose of the invention is to simplify and improve speed. The reset integrator contains a differential operational amplifier (op-amp), the feedback circuit of which includes an integrating capacitor, and a 1-turn-through input through a large-scale resistor is connected to the integrator input and through a switching diode connected in the forward direction relative to the polarity of the integrated signal, to the integrator common thread. The non-inverting input of an op-amp is connected via a reset key to a source of a reset signal. When the reset key is open, the input signal is integrated. When the reset key is closed, the voltage on the non-inverting input of the OU is almost equal to the reset voltage, the OS plays like a comparator, the output voltage changes polarity and the capacitor is recharged through the diode. 1 il. c (o

Description

Изобретение относитс  к вычислительной технике н может быть использовано в аналоговых вьгчнслительньк устройствах и системах автоматического управлени , в частности в ампли- тудных детекторах.The invention relates to computer technology and can be used in analogue devices and automatic control systems, in particular in amplitude detectors.

Цель изобретени  - унрощега е и по вьшение быстродействи .The purpose of the invention is to improve performance and speed.

На чертеже представлена принципиальна  схема интегратора со сбросом ;пу1  полож1 тельного входного сигнала.The drawing shows a schematic diagram of an integrator with a reset; a pu1 positive input signal.

Интегратор содержит дифференциаль :Ный операционный усилитель (ОУ) 1, ин :тегрирую1дий конденсатор 2 в цепи от- рицательнон обратной св зи, масштабный резистор 3, резистор 4 утечки, ключ 5 сброса, источник.6 напр жени  сброса и коммутирующий диод 7.The integrator contains the differential: Ny operational amplifier (OA) 1, in: combining capacitor 2 in the negative feedback circuit, large-scale resistor 3, leakage resistor 4, reset switch 5, source.6 of the reset voltage and switching diode 7.

Интегратор работает следующим образом .The integrator works as follows.

При разомкнутом ключе 5 происхо щ интегрирование входного напр жени , как обычно в подобных интеграторах;,, так как сопротивление диода 7 очень велико из-за того, что напр жение ме ду инвертирующим входом ОУ 1 и общей шиной интегратора практически равно нулю (виртуальный ноль). Если при за№.1кании ключа 5 (режим сброса) напр жение на неинвертирующем вхо- де ОУ 1 (сопротивление ключа 20 - 300 Ом) значительно меньше сопротивлени  (обычно 10 кОм) резистора 4 превыщает напр жение на диоде 7 в пр мом направлении (1 В), ОУ 1 рабо- тает как компаратор, выходное напр. - жение мен ет пол рность и конденсатор перезар жаетс  до этого напр жени , т.е. + Е питани  ОУ I (при отсутствии ограничивающих элементов), Через диод 7 проходит и входной ток от источника напр жени  интегрировани . Скорость перезар да конденсатора 2.определ етс  только максимальным выходным током ОУ 15 так как ди- When the key 5 is open, the input voltage is integrated as usual in such integrators, because the resistance of diode 7 is very high due to the fact that the voltage between the inverter input of the OU 1 and the common bus of the integrator is almost zero (virtual zero ). If, when closing key 5 (reset mode), the voltage on the non-inverting input of the op-amp 1 (key resistance 20–300 ohms) is significantly less than the resistance (usually 10 kΩ) of the resistor 4, it exceeds the voltage on the diode 7 in the forward direction ( 1 B), OU 1 works as a comparator, output eg. - the polarity changes and the capacitor is recharged before this voltage, i.e. + E of the OU I power supply (in the absence of limiting elements). An input current from the source of integration voltage also passes through diode 7. The recharge rate of capacitor 2. is determined only by the maximum output current of the op-amp 15, since

1515

2020

5 five

tO tO

25 30 35 40 4525 30 35 40 45

намическое сопротивление диода 7 в пр мом направлении очень мало (несколько Ом). Ток, потребл емый от источника напр жени  сброса и ксимути- руемьв ключом 5, из-за большого входного сопротивлени  ОУ I по неинвертирующему входу очень мал и определ етс  в основном сопротивлением резистора 4.The forward impedance of diode 7 in the forward direction is very small (several ohms). The current consumed from the voltage source and ximmable with key 5, due to the large input resistance of the op-amp I through the non-inverting input, is very small and is determined mainly by the resistance of the resistor 4.

Тгшим образом, предлагаемый интегратор со сбросом отличаетс  простотой , повьщ:енным быстродействием, не завис щим от источника напр жени  сброса, пониженными требовани ми к коммутирующему элементу и, следовательно , повьш1енной надежностью.Generally, the proposed integrator with a reset is simple, more efficient, independent of the source of the reset voltage, reduced requirements for the switching element and, consequently, increased reliability.

Claims (1)

Формула изобретени Invention Formula Интегратор со сбросом, содержащий дифференциальный операционный усилитель , выход которого через интегрирующий конденсатор соединен с его ин- вертируто щм входом и  вл етс  выходом интегратора, неинвертирующий вход дифференциального операционного усилител  через резистор утечки соединен с общей шиной интегратора, а его инвертирующий вход через масштабный резистор соединен с информационным входом интегратора, ключ сброса и источник напр жени  сброра, о т л и - чающийс  тем, что, с целью упрощени  и повьщ1ени  быстродействи , он содержит коммутирующий, диод, включенный между инвертирующим входом дифференциального операционного усилител  и общей шиной интегратора в пр мом направлении относительно пс(- л рности интегрируемого сигнала, а ключ сброса включен между неинверти- РЗтощим входом дифференциального операционного усилител  и источником напр жени  сброса.A reset integrator containing a differential operational amplifier whose output is connected to its inverter through the integrating capacitor and is the integrator output, the non-inverting input of the differential operational amplifier is connected to the integrator common bus through a leakage resistor, and its inverting input is connected via a large-scale resistor with the integrator's information input, the reset key and the source of the reset voltage, which is the fact that, in order to simplify and improve speed, it contains there is a switching diode connected between the inverting input of the differential op amp and the common bus of the integrator in the forward direction relative to ps (the polarity of the integrable signal, and the reset key connected between the non-inverting differential input of the differential op amp and the source of the reset voltage.
SU843784142A 1984-07-10 1984-07-10 Integrator with reset SU1260977A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843784142A SU1260977A1 (en) 1984-07-10 1984-07-10 Integrator with reset

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843784142A SU1260977A1 (en) 1984-07-10 1984-07-10 Integrator with reset

Publications (1)

Publication Number Publication Date
SU1260977A1 true SU1260977A1 (en) 1986-09-30

Family

ID=21136047

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843784142A SU1260977A1 (en) 1984-07-10 1984-07-10 Integrator with reset

Country Status (1)

Country Link
SU (1) SU1260977A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Алексенко А.Г. и др. Применение прецизионных аналоговых ИС. - М.: Радио и св зь, 1961, с.80, рис.3.4. Проектирование и применение операционных усилителей /Под ред. Дж.Грэма. - М.: Мир, 1974, с.238, рис. 6.15. *

Similar Documents

Publication Publication Date Title
GB1532505A (en) Cusp detector
US4352998A (en) Common mode rejection coupler
EP0055551A3 (en) Output buffer circuit
SU1260977A1 (en) Integrator with reset
AU9184482A (en) Sample and hold circuit
SU1335964A1 (en) Bipolar standard-signal controlled source
SU1246393A1 (en) Optronic device for registering telegraph signals
SU1196906A1 (en) Integrator
KR950006744B1 (en) Voltage switch
SU1180982A1 (en) Analog-storage
SU1267619A1 (en) Analog-to-digital converter
JPS579114A (en) Limiter circuit
SU1716545A1 (en) Negative resistance simulator
SU377801A1 (en) INTEGRATOR1
SU993475A1 (en) Device for changing current direction
SU1277147A1 (en) Rectifier
SU1401435A1 (en) Threshold device
SU1383476A1 (en) Distributor
SU1015395A1 (en) Pulse-width multiplication device
SU1117768A1 (en) Device for providing current protection of current and voltage sources
SU651472A1 (en) Pulse-width modulator
SU1394196A1 (en) Device for amplifying and driving a photodiode output signal
SU1758830A1 (en) Constant voltage amplifier
JPH0786522B2 (en) Contact data reading circuit
SU1478231A1 (en) Analog integrator