SU1249703A1 - Устройство дл аналого-цифрового преобразовани - Google Patents
Устройство дл аналого-цифрового преобразовани Download PDFInfo
- Publication number
- SU1249703A1 SU1249703A1 SU833633083A SU3633083A SU1249703A1 SU 1249703 A1 SU1249703 A1 SU 1249703A1 SU 833633083 A SU833633083 A SU 833633083A SU 3633083 A SU3633083 A SU 3633083A SU 1249703 A1 SU1249703 A1 SU 1249703A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- analog
- digital
- converter
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к электроизмерительной и вычислительной технике и позвол ет повысить быстродействие в устройстве, содержащем первый усилитель 1, вход которого соединен с первым входом аналогового вычитател 2 и с входной шиной устройства , выход соединен с первым входом коммутатора 4, второй вход которого соединен с вьпсодом второго усилител 5, вход которого соединен с вьпсодом аналогового вычислител , выход коммутатора соединен с первым входом малоразр дного аналого-д;иф- рового преобразовател 6, вьпсод последнего соединен с первым входом сумматора 7, первый выход которого вл етс выходной шиной устройства, второй выход соединен с входом циф- роаналогового преобразовател 8, устройство 10 управлени , первый, второй и третий выходы которого соединены соответственно с третьим входом коммутатора, вторым входом малоразр дного аналого-цифрового, преобразовател и с вторым входом сумматора, за счет того, что в него введены два- ключа 3 и 9. Причем первый вход первого ключа 3 соединен с первым входом аналогового вычитател 2, второй вход соединен с четвертым выходом устройства 10 управлени , первый вход второго ключа 9соединен с выходом цифроаналогово- го преобразовател 8, второй вход- соединен с п тым выходом устройства 10управлени , выходы первого и второго ключей объединены и соединены с вторым входом аналогового вычитател 2. 1 ил. ш с ю 4 С0 О 00 Аа
Description
изобретение относитс к электроизмерительной и вычислительной технике .
.Целью изобретени вл етс повышение быстродействи устройства дл аналого-цифрового преобразовани .
На чертеже изображена блок-схема устройства дл ансшого-цифрового преобразовани .
Схема устройства содержит усилитель 1, вход которого соединен с первым входом аналогового вьпитател 2 и с первым входом ключа 3, выход усилител 1 соединен с первым входом коммутатора 4, второй вход его соединен с выходом усилител 5, вход которого соединен с выходом аналогового вычитател 2, выход коммутатора 4 соединен с первым входом малоразр дного аналого-цифрового преобразовател 6, выход которого соединен с первым входом сумматора 7, первый выход которого вл етс выходной шиной устройства, вторрй выход соединен с входом цифроаналогового преобразовател 8, выход последнего соединен с первым входом ключа 9, выходы ключей 3 и 9 соединены между собой и с вторым входом аналогового вычитател 2, устройство 10 управлени , первый, второй, третий, четвертый и п тый выходы которого соединены соответственно с третьим входом коммутатора 4, вторым входом малоразр дного аналого-цифрового преобразовател 6, вторым входом сумматора 7, вторым входом ключа 3 и вторым входом ключа 9.
Устройство дл аналого-цифрового преобразовани работает следующим оразом .
В первоначальный момент времени к входу малоразр дного аналого-цифрового преобразовател 6, выполненного , например, на микросхеме 1107 ПВ, через коммутатор 4, построенный , например, на кЛючах микросхемы 590 КН7, подключен выход усилител . 1 с единичным коэффициентом усилени . Ключи 3-й 9, выполненные, например, на микросхеме 590 КН7, наход тс в положении, при котором выход цифро-аналогового преобразовател 8, выполненного, например, на микросхеме 594 ПА1, отключен от входа вычитател 2 и на этот вход через ключ 3 подаетс входной сигнал . устанавлива на входе усилител 5
10
15
20
25
,
249703г
напр жение, равное 0. Импульсом Пуск запускаетс устройство 10 управлени , представл ющее собой генератор импульсов и распределитель, 5 построенный на микросхеме 155 ИР17, которое запускает малоразр дный аналого-цифровой преобразователь 6. Преобразователь 6 кодирует входной сигнал, результат преобразовани записываетс в сумматор 7, построенный , например, на регистрах 155 ТМ5 и сумматорах 155 ИМЗ, и с его выхода поступает на вход цифроаналогового преобразовател 8. По окончании первого такта преобразовани устройство 10 управлени (сигнал с второго выхода распределител )переключает ключи 3 и 9, подключа на вход вычитател 2 напр жение с выхода цифро-аналогового преобразовател 8 и через коммутатор 4 подключа- iT к входу малоразр дного аналого- цифрового преобразовател 6 выход усилител 5. Преобразователь кодирует напр жение с выхода усилител 5, представл ющее собой усиленную в К раз погрешность первого такта преобразовани . Результат второго такта преобразовани делитс на К и суммируетс в сумматоре 7 с результатом первого такта преобразовани . Peiij-Jibтирующий код вьщаетс на выход устройства. По окончании цикла аналого-цифрового преобразовани устройство 10 управлени переключает коммутатор 4 и ключи 3 и 9 в первоначальное положение.
Таким образом, врем переходного процесса усилител 5, которое определ ет в основном врем между тактами преобразовани и, соответственно , общее врем цикла преобразова- . ни , существенно уменьшаетс за счет ограничени динамического диапазона входного сигнала в отличие от известного, где усилитель 5 к моменту окончани первого такта преобразовани находитс в насыщенни. Это позвол ет уменьшить врем цикла преобразовани всего устройства и, тем самым, повысить его быстродействие .
30
35
40
45
50
Claims (1)
- Формула изобретениУстройство дл аналого-цифрового преобразовани , содержащее первый усилитель, вход которого объединен с первым входом аналогового вычитате31л и вл етс входной шиной, выход соединен с первым входом коммутатора , второй вход которого соединен с выходом второго усилител , вход которого подключен к выходу аналогового вычитател , выход коммутатора соединен с первым входом малоразр дного аналого-цифрового преобразовател , выход которого подключен к первому входу сумматора, первый выход которого вл етс выходной шиной, второй выход соединен с входом .цифроанапо- гового преобразовател , устройство управлени , первый, второй и третий выходы которого соединены соответственно с третьим входом коммутатора, вторым входом малоразр дного аналого7034цифрового преобразовател и с вторым входом сумматора, отличаю- щ е е с тем, что, с целью повышени быстродействи , в него введены два ключа, причем первый вход первого ключа объединен с первым входом аналогового вычитател , второй вхбд соединен с четвертым выходом устройства управлени , первый вход второгоключа соединен с выходом цифро-аналогового преобразовател , второй вход соединен с п тым выходом устройства управлени , входом которого вл етс . гаина Пуск , а выходы клю-чей объединены и подключены к второму входу, аналогового вычитател .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833633083A SU1249703A1 (ru) | 1983-08-02 | 1983-08-02 | Устройство дл аналого-цифрового преобразовани |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833633083A SU1249703A1 (ru) | 1983-08-02 | 1983-08-02 | Устройство дл аналого-цифрового преобразовани |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1249703A1 true SU1249703A1 (ru) | 1986-08-07 |
Family
ID=21078456
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833633083A SU1249703A1 (ru) | 1983-08-02 | 1983-08-02 | Устройство дл аналого-цифрового преобразовани |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1249703A1 (ru) |
-
1983
- 1983-08-02 SU SU833633083A patent/SU1249703A1/ru active
Non-Patent Citations (1)
Title |
---|
Вахтиаров Г.Д. и др. Аналого- цифровые преобразователи. 1980, с. 204, рис. 7.28. Фремке А.А. Структурные методы расширени частотного спектра АЦП последовательного уточнени .-Элементы, узлы, блоки средств электроизмерительной техники:Труды ВНИИЭП. Л., 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5159342A (en) | Serial-parallel type analogue/digital converter | |
GB1298371A (en) | Improvements in or relating to analogue to digital conversion systems and methods | |
KR910017809A (ko) | 디지탈 신호 프로세서 | |
SU1249703A1 (ru) | Устройство дл аналого-цифрового преобразовани | |
US3723909A (en) | Differential pulse code modulation system employing periodic modulator step modification | |
JPS57140026A (en) | Digital-to-analog converting circuit | |
SU907796A1 (ru) | Параллельно-последовательный аналого-цифровой преобразователь | |
JPS61203719A (ja) | 信号処理回路 | |
SU1695506A1 (ru) | Устройство сглаживани сигнала цифроаналогового преобразовател | |
JPH0446016B2 (ru) | ||
SU497724A2 (ru) | Многоканальный аналого-цифровой преобразователь | |
SU1203707A1 (ru) | Дельта-модул тор | |
JPS57123730A (en) | Da converting circuit | |
SU744639A1 (ru) | Функциональный преобразователь | |
JPS56126319A (en) | Self-correcting analog-digital converter | |
SU1599878A1 (ru) | Цифроаналогова система сбора и обработки информации | |
SU1411978A1 (ru) | Устройство дл цифроаналогового преобразовани | |
SU1485400A1 (ru) | Устройство для аналого-цифрового преобразования. | |
RU1833965C (ru) | Устройство аналого-цифрового преобразовани | |
SU1124336A1 (ru) | Многоканальный функциональный преобразователь | |
SU905998A1 (ru) | Аналого-цифровой преобразователь | |
SU1672570A1 (ru) | Дельта-сигма кодер | |
JPS57186826A (en) | Analog-to-digital converter | |
SU627490A1 (ru) | Линейный экстрапол тор | |
SU1130882A1 (ru) | Функциональный преобразователь |