SU1238253A1 - Кодер двухпол рного сигнала дл цифровых систем передачи информации - Google Patents
Кодер двухпол рного сигнала дл цифровых систем передачи информации Download PDFInfo
- Publication number
- SU1238253A1 SU1238253A1 SU843832432A SU3832432A SU1238253A1 SU 1238253 A1 SU1238253 A1 SU 1238253A1 SU 843832432 A SU843832432 A SU 843832432A SU 3832432 A SU3832432 A SU 3832432A SU 1238253 A1 SU1238253 A1 SU 1238253A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- comparator
- elements
- outputs
- transmission systems
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к электросв зи . Повьппаетс точность кодировани . Устройство содержит входной усилитель 1, селектор 2 эталонных сигналов (СЭС), генератор 3 эталонных сигналов (ГЭС), два компаратора (К) 4 и 5 и три элемента И-НЕ 6, 7 и. 8. Пол рность входного сигнала определ етс незаблокированным К 5 или К 4, выходной сигнал котррого через элементы tc 00 00 ISO ел оо
Description
И-НЕ 6 и 8 или элементы И-НЕ 7 и 8 . - поступает на вход СЭС 2. В зависимости от этой пол рности СЭС 2 оставл ет открытым ток из К 5 или К А, на вход которого сигнал поступает в той же пол рности, что и сигналы ГЭС 3,. а также СЭС 2 заблокирует выходной сигнал К 4 или К 5, на который прихоИзобретение относитс к электросв зи , и может быть использовано дл аналого-цифрового прео.бразовани , двухпол рных сигналов в телефонных сет х с импульсно-кодовой модул ци- ей.
Целью изобретени вл етс повышение точности кодировани .
На чертеже приведена структурна электрическа схема кодера двухпол р-
ного сигнала дл цифровых систем пе- редачи информации.
Кодер содержит входной усилитель 1, селектор 2 эталонных сигналов, генератор 3 эталонных сигналов, первьш и второй компараторы ,4 и 5, а также , перйый, второй и третий элементы И-НЕ 6, 7 и 8.
Кодер двухпол рного сигнала дл цифровых систем передачи .информации работает следующим образом.
Кодирование осуществл етс методом взвешивани . В исходном состо нии на пр мом и инверсном выходах первого разр да селектора 2 по вл ютс сигналы О и 1 или 1 и О. При этом выход одного из первого или второго компараторов 4 или 5 заблокирован сигналом О, поступающим на вход пер вого или второго элемента И-НЕ 6 или 7. Оставшийс незаблокированным второй или. первый компаратор 5 или .4 определ ет пол рность входного сигна- ла, и его выходной сигнал через пер- вый и третий элементы И-НЕ 6 и 8 или второй и третий элементы И-НЕ 7 и 8 поступает на вход селектора 2. При этом, в зависимости от пол рности входного сигнала, селектор 2 оставит открытым тот компаратор, на вход кодит кодируемьй сигнал противоположной пол рности. Дальнейшее кодирование осуществл етс подбором амплитуды суммарного эталонного сигнала с ;поочередньм включением эталонных сигналов ГЭС 3 с помощью СЭС 2. Цель достигаетс введением К 5 и элементов И-НЕ 6, 7 и 8. 1 ил.
торого сигнал поступает в той же пол рности, ч то и сигналь. генератора 3, и заблокирует выходной сигнал первого или второго компаратора 4 или 5, на который приходит кодируемый сигнал противоположной пол рности. Дальнейшее кодирование осуществл етс под-, бором амплитуды суммарного эталонного сигнала с поочередным включением эталонньгх сигналов генератора 3 с. помощью селектора 2.
ормула изобретени
Кодер двухпол рного сигнала дл цифровых систем передачи информации, содержащий входной усилитель, инверс- ный выход которого соединен с первым входом первого компаратора, а также селектор эталонных сигналов, выходы . с второго noN-й разр ды которого соединены с соответствующими () установочными входами генератора эта-.-, лонных сигналов, Ъ т л и ч а ю щ и й- с тем, что, с целью повышени точности кодировани , в него введены ; второй компаратор и первый, второй и третий элементы И-НЕ, причём пр мой выход входного усилител соединен с первым входом второго компаратора, второй вход которого объединен с первым входом второго компаратора, второй вход которого объединен с вторым .входом, первого компаратора и подк лю- чен к выходу генератора эталонных сигналов, выходы первого и второго компараторов подключены к первым входам соответственно первого и второго элементов И-НЕ, выходы которых через третий элемент И-НЕ подключены к вхо- а селектора эталонных сигналов, пр З 1238253 4
мой и инверсный выходы первого разр - первого и второго элементов И-НЕ сода которого подключены к вторым входам ответственно.
Claims (1)
- (формула изобретения *5 Кодер двухполярного сигнала для цифровых систем передачи информации, содержащий входной усилитель, инверсный выход' которого соединен с первым входом первого компаратора, а также 20 селектор эталонных сигналов, выходы с второго ποΝ-й разряды которого соединены с соответствующими (Н“1) установочными входами генератора эта-.-.25 лонных сигналов, Ъ т л и ч а ю щ и йс я тем, что, с целью повышения точности кодирования, в него введены второй компаратор и первый, второй и третий элементы И-НЕ, причём прямой i выход входного усилителя соединен с первым входом второго компаратора, второй вход которого объединен с первым входом второго компаратора, второй вход которого объединен с вторым .входом, первого компаратора и подклю35 чен к выходу генератора эталонных сигналов, выходы первого и второго компараторов подключены к первым входам соответственно первого и второго элементов И-НЕ, выходы которых через третий элемент И-НЕ подключены к входу. селектора эталонных сигналов, пря31238253 · 4 мой и инверсный выходы первого разря- первого и второго элементов И—НЕ сода которого подключены к вторым входам ответственно.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843832432A SU1238253A1 (ru) | 1984-12-29 | 1984-12-29 | Кодер двухпол рного сигнала дл цифровых систем передачи информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843832432A SU1238253A1 (ru) | 1984-12-29 | 1984-12-29 | Кодер двухпол рного сигнала дл цифровых систем передачи информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1238253A1 true SU1238253A1 (ru) | 1986-06-15 |
Family
ID=21154257
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843832432A SU1238253A1 (ru) | 1984-12-29 | 1984-12-29 | Кодер двухпол рного сигнала дл цифровых систем передачи информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1238253A1 (ru) |
-
1984
- 1984-12-29 SU SU843832432A patent/SU1238253A1/ru active
Non-Patent Citations (1)
Title |
---|
Гуревич В.Э. .И; др. -Импульсно-ко- дова модул ци в многоканальной телефонной св зи. М.: Св зь, 1973, с. 118. Aimapaxypa ИКМ-30. Под ред. Ю.П.Иванова. М.: Радио и св зь, 1981 с. 47-55. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ATE89440T1 (de) | Verfahren zur informationsuebertragung, kodierungseinrichtung zur verwendung dieses verfahrens und dekodierungseinrichtung zur verwendung dieses verfahrens. | |
JPS56169935A (en) | Digital-to-analog converting circuit | |
CA1090476A (en) | Apparatus for word synchronization in an optical communication system | |
US4348768A (en) | PCM Codec using common D/A converter for encoding and decoding | |
ES8507744A1 (es) | Metodo para proporcionar una senal digital | |
DE3872267D1 (de) | Digitale schnittstelle einer integrierten teilnehmeranschlussschaltungseinheit. | |
US4048448A (en) | Multiparty telephone ringing | |
SU1238253A1 (ru) | Кодер двухпол рного сигнала дл цифровых систем передачи информации | |
US3996607A (en) | System for digital transmission of color television signals | |
CA1154539A (en) | Code converter for polarity-insensitive transmission systems | |
US3842401A (en) | Ternary code error detector for a time-division multiplex, pulse-code modulation system | |
US4393367A (en) | Digital compandor having nonlinear companding characteristics | |
US3838416A (en) | Digital/analog subterminal | |
GB1146728A (en) | Improvements in and relating to binary information transmission systems | |
US5034741A (en) | Variable length bit patterns for data representation | |
Neu et al. | Project for a digital telephone network | |
GB2038143A (en) | Circuit arrangements for converting binary digital signals to pseudo-ternary alternating pulses | |
US4493949A (en) | Parallel operation of telephone equipment on a digital loop | |
CA1215782A (en) | Code generator | |
SU1019655A1 (ru) | Устройство дл приема двоичных сигналов | |
US3701017A (en) | Delta-modulation terminal circuit | |
JPS56156080A (en) | Transmitting system of multifrequency signal | |
GB1221575A (en) | System for converting a non-protected code into a protected code | |
SU1083394A2 (ru) | Устройство дл ввода информации | |
KR880002134B1 (ko) | 디지탈 신호처리용 프로세서를 사용한 adpcm 코덱회로 |