SU1211861A1 - Устройство обработки импульсов - Google Patents
Устройство обработки импульсов Download PDFInfo
- Publication number
- SU1211861A1 SU1211861A1 SU843753171A SU3753171A SU1211861A1 SU 1211861 A1 SU1211861 A1 SU 1211861A1 SU 843753171 A SU843753171 A SU 843753171A SU 3753171 A SU3753171 A SU 3753171A SU 1211861 A1 SU1211861 A1 SU 1211861A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- comparator
- control unit
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
1
Изобретение относитс к импульс- нон технике и может быть использовано при создании .радиоизмерительной аппаратуры, в частности измерителей параметров импульсов, вольтметров и др.
Цель изобретени - уменьшение погрешности преобразовани снижение требований к быстродействию и повышение помехозащищенности.
На фиг. 1 представлена электричека блок-схема устройстваj на фиг. 2 - пример конкретной реализации блока управлени .
Устройство содержит усилитель 1 расширенных импульсов и аналого- цифровой преобразователь 2, элек- тронньй переключатель 3, первый второй и третий компараторы 4, 5 и 6, источник 7 oiTOpHoro напр жени , блок 8 управлени и первый и второ интеграторы 9 и 10, причем первые входы интеграторов 9 и 10 об11едине- ны и подсоединены к выходу усилител
Iрасширенных импульсов, выход первого интегратора 9 соединен с первым входом первого компаратора 4, первым входом третьего компаратора 6 и первьпч входом электронного переключател 3, а выход второго интегртора соединен с первым входом второго компаратора 5, вторым входом третьего компаратора 6 и вторым входом электронного переключател 3, выходы первого и второго компаратора 4 и 5 соединены с первым и вторым входом блока 8 управлени , выход третьего компаратора 6 соединен
с третьим (управл ющим) входом электронного переключател 3, выход которого подключен к первому входу аналого-цифрового преобразовател 2, второй вход которого соединен с первым выходом блока 8 управлени , первый выход аналого-цифрового преоразовател (А1Ш)2 вл етс выходом
IIустройства, а второй выход АЦП 2 соединен с третьим входом блока 8 управлени , второй и третий: выходы которого соединены соответственно
с вторыми входамрг первого и второго интегратора 9 и 10, вторые входы первого и второго компараторов 4 и 5 соединены с источником. 7 опорного напр же 1) , вход усилител 1 расширентпдх импульсов вл етс входом 12 устройства обработки импульсов ,
18612
Работа устройства заключаетс в следующем,
При отсутствии сигнала на выходе усилител 1 расширенных импульсов,
5 а следовательно, и на входе первого и второго интеграторов 9 и 10 они попеременно наход тс в режиме интегрировани и обнулени , т.е. хот бы один из интеграторов находитс в
0 режиме интегрировани . Управление интеграторами 9 и 10 происходит от блока 8 управлени , причем режимы интегрировани первого и второго интеграторов 9 и 10 перекрываютс
5 во времени. Врем перекрыти больше или равно максимальной длительности входных импул ьсов. Таким образом независимо от времени прихода в ходного импульса, хот бы
0 один из интервалов проинтегрирует его полностью.
С приходом входного импульса на выходе одного или сразу двух интегра- п оров 9 и 10, в зависимости от време5 ни прихода импульса по витс выходной сигнал, пропорциональный площади вх дного сигнала, при этом срабаты- Bai T соответственно один или оба компаратора 4 и 5, в зависимости от вре0 мени прихода входного сигнала.
Возможны три ситуации прихода входного импульса. Перва ситуаци , когда во врем действи входного импульса один интегратор работает, а второй интегратор приводитс в исходное состо ние В этом случае полезный сигнал по вл етс только на одном выходе устройства, срабатывает один компаратор . Втора ситуаци , когда в момент прихода измер емого импульса работают оба интегратора. В этом случае на обоих выходах устройства при идентичности интеграторов 9 и 10 по вл ютс одинаковые выходные сиг5
0
5
0
налы, срабатывают оба компаратора 4 и 5. Треть ситуаци , когда измер емый импульс начинаетс при работе одного интегратора, а заканчиваетс когда включены оба интегратора , т.е. один из интеграторов начинает работать во врем действи входного импульса. В этом случае срабатывают оба компаратора 4 и 5. На вы:Аодах обоих интеграторов 9 и 10 по витс сигнал, но на выходе того интегратора, который работал в , течении всего времени действи входного импул1гса, сигнал будет больше.
3
Этот сигнал и вл етс верным, так как по вилс на выходе интегратора, проинтегрировавшего весь входной импульс. Таким образом, общим дл всех трех случаев вл етс то, что достоверным всегда вл етс больший сигнал, его величина.
Сигналы с компараторов 4 и 5 поступают на блок 8 управлени , который управл ет интеграторами так, что они остаютс в режиме интегрировани , и вьщ,ает импульс на запуск АЦП 2. Дл подачи на первый вход 2 наибольшего сигнала служит электронный переключатель 3, кото- рьй управл етс от третьего компаратора 6. После окончани преобразовани сигнала, поступившего на вход А1Д1 2, в цифровой код он выдает сигнал об окончании работы на блок 2 управлени , который переводит интеграторы в первоначальньш режим попеременного интегрировани .
Первый и второй интеграторы могу быть выполнены на операционных усилител х с включением интегрирующей емкости в цепь обратной св зи, а дл управлени интегратора можно применить электронный ключ, замыкающий эту емкость.
Блок 8 управлени может быть рас читан формально как конечный автома исход из логики его работы, и может , например, содержать первый, второй и третий элементы ИЛИ 13, 14 и 15, генератор 16 последовательностей импульсов, триггер 17 RS-типа и ждущий мультивибратор 18, первым и вторым входами блока 8 управлени вл ютс первый и второй входы третьего элемента ИЛИ 15, выход которого подключен через ждущий мультивибратор 18 к третьему выходу блока 8 управлени и к входу триггера 17, R-вход которого соединен с третьим входом блока 8 управлени , а пр мой выход триггера 17 подключен к первым входам первого и второго элементов ИЛИ 13 и 14, вторые входы кото11861
рого подключены к входам генератора пилообразных импульсов, а первый и второй выходы первого и в горого элементов ИЛИ вл ютс соответственно 5 первым и вторым выходами.блока 8 управлени .
Блок 8 управлени работает следующим образом.
При отсутствии входного сигнала
10 триггер 17 находитс в нулевом положении и на выходы элементов ИЛИ 13,14 проход т импульсы управлени с генератора последовательности импульсов (ГШ) 16. Сигналы с выходов первого
15 и второго компараторов 4 и 5 поступают через элемент ИЛИ 15 на ждущий мультивибратор 18, который вьфабаты- вает импульс запуска АЦП и устанавливает триггер 17 в единичное состо 20 ние. Сигнал с триггера 17 через элемент ИЛ1 13 и 14 запрещает обнуление интеграторов (считаетс , что обнуление интеграторов происходит при нулевом сигнале на выходе эле25 ментов ПЛИ 13 и 14). После преобразовани аналогового сигнала в цифровой код АЦП 2 сигнал с выхода АЦП 2 возвращает триггер 17 в исходное положение и интеграторы 2 и 3
30 переход т на режим попеременной ра- 6oTiii (исходный режим) .
Таким образом, независимо от времени прихода входного импульса устройство обеспечивает его более точное из ,г мерение и исключение погрешности за счет задержки синхронизирующего сигнала , т.е. нет погрешности прив зки . Уровень срабатывани компараторов 4 и 5 путем подачи напр жени
Q на вторые их входы выбираетс равным сигналу с выхода интегратора, соответствующего минимальному по амплитуде и длительности входному сигналу, что исключает ложное сраба с тывание устройства от помех, произведение длительности которых на их амплитуду, т.е. площадь, меньше площади минимального измер емого импульса.
Заказ 6 ; | ;,пТираж 818Подписное
ВН1111ПИ Государственного комитета СССР
III) /;елам изобретений и открытий , Нг)сква, Ж-35, Раушска наб., д. 4/5
Патент, г. Ужгброд, ул. Проектна , 4
Claims (1)
- УСТРОЙСТВО ОБРАБОТКИ ИМПУЛЬСОВ, содержащее усилитель расширенных импульсов и аналого-цифровой преобразователь, отличающееся тем, что, с целью уменьшения погрешности преобразования и повышения помехозащищенности, в него введены электронный переключатель, первый, второй и третий компараторы, источник опорного напряжения, блок управления и первый и второй интеграторы, причем входы интеграторов объединены и подключены к выходу усилителя расширенных импульсов, выход первого интегратора соединен соответственно с первыми входами пер- вого компаратора, третьего компаратора и электронного переключателя, а выход второго интегратора - с первым входом второго компаратора, вторым входом третьего компаратора и вторым входом электронного переключателя, выходы первого и второго компараторов соединены с первым и вторым входами блока управления, а выход третьего компаратора - с третьим входом электронного переключателя, выход которого подключен к первому входу аналого-цифрового преобразователя, второй вход последнего соединен с первым выходом блока управ- g ления, первый выход аналого-цифрового преобразователя является выходом устройства, а второй выход соединен с третьим входом блока управления, второй и третий выходы которого соединены соответственно с вторыми входами первого и второго интеграторов, вторые входы первого и второго компараторов соединены с источником опорного напряжения, вход усилителя расширенных импульсов является входом устройства обработки импульсов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843753171A SU1211861A1 (ru) | 1984-06-14 | 1984-06-14 | Устройство обработки импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843753171A SU1211861A1 (ru) | 1984-06-14 | 1984-06-14 | Устройство обработки импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1211861A1 true SU1211861A1 (ru) | 1986-02-15 |
Family
ID=21123817
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843753171A SU1211861A1 (ru) | 1984-06-14 | 1984-06-14 | Устройство обработки импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1211861A1 (ru) |
-
1984
- 1984-06-14 SU SU843753171A patent/SU1211861A1/ru active
Non-Patent Citations (1)
Title |
---|
Г р знов М.И. Интегральньп ме-.тод измерени импульсов. М.: - Согзетское радио, 1975, с. 226-229. Техника средств св зи, сер.РТ, вып. 1(19), М., 1979, * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0505496B1 (en) | Analog to digital conversion with noise reduction | |
US4437057A (en) | Frequency detection system | |
SU1211861A1 (ru) | Устройство обработки импульсов | |
JPS6322330B2 (ru) | ||
JPS632488B2 (ru) | ||
US10778162B1 (en) | Sensing analog signal through digital I/O pins | |
SU1368792A1 (ru) | Устройство дл определени параметров сложного сигнала | |
SU1580290A1 (ru) | Измерительное устройство дл первичного преобразовани | |
RU2138826C1 (ru) | Интегральный преобразователь | |
SU1405116A1 (ru) | Способ интегрирующего аналого-цифрового преобразовани | |
SU1280697A1 (ru) | Устройство дл измерени времени задержки отсчета аналого-цифровых преобразователей | |
SU1455326A1 (ru) | Джоульметр | |
SU1444950A1 (ru) | Аналого-цифровой преобразователь | |
SU1216742A1 (ru) | Цифровой измерительный прибор | |
SU1381570A1 (ru) | Устройство дл телеизмерений | |
SU1500827A2 (ru) | Устройство регистрации с автоматической калибровкой | |
SU836793A1 (ru) | Преобразователь действующего значени НАпР жЕНи | |
SU762170A1 (ru) | Способ. аналого-цифрового преобразов и устройство для его осуществлен 1 | |
SU936416A1 (ru) | Устройство дл измерени дифференциальной нелинейности быстродействующих аналого-цифровых преобразователей | |
SU984033A1 (ru) | След щий аналого-цифровой преобразователь | |
SU725223A1 (ru) | Устройство дл проверки аналого-цифровых преобразователей | |
PL104776B1 (pl) | Uklad do pomiaru kata polozenia walu przy pomocy selsyna | |
RU1572275C (ru) | Способ сбора информации с аналоговых датчиков | |
SU567206A1 (ru) | Аналого-цифровой преобразователь | |
SU1541588A1 (ru) | Устройство дл ввода информации |