SU1192131A1 - Pulse amplifier analyzer - Google Patents

Pulse amplifier analyzer Download PDF

Info

Publication number
SU1192131A1
SU1192131A1 SU823516281A SU3516281A SU1192131A1 SU 1192131 A1 SU1192131 A1 SU 1192131A1 SU 823516281 A SU823516281 A SU 823516281A SU 3516281 A SU3516281 A SU 3516281A SU 1192131 A1 SU1192131 A1 SU 1192131A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
inputs
threshold
Prior art date
Application number
SU823516281A
Other languages
Russian (ru)
Inventor
Валерий Павлович Барков
Игорь Васильевич Костюхин
Александр Николаевич Мызников
Николай Викторович Нечаев
Ольга Николаевна Романенко
Олег Руфович Чередников
Original Assignee
Предприятие П/Я Р-6324
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6324 filed Critical Предприятие П/Я Р-6324
Priority to SU823516281A priority Critical patent/SU1192131A1/en
Application granted granted Critical
Publication of SU1192131A1 publication Critical patent/SU1192131A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

АНАЛИЗАТОР АМПЛИТУДЫ ИМПУЛЬСОВ , содержащий первый и второй усилители , входы которых соединены с входной шиной, а выходы - с первыми входами соответственно первого и второго пороговых элементов, блок синхронизации , первый вход которого соединен с выходом первого порогового элемента, а второй вход - с шиной тактовых импульсов, а также третий пороговый элемент, элемент И и блок регулировани  уровн  квантовани , первый вход которого соединен с выходом второго порогового элемента. второй вход - с выходом блока синхроV низации, третий вход - с шиной тактовых импульсов, а выход - с вторыми входами первого и второго пороговых элементов, отличающийс  тем, что, с целью расширени  динамического диапазона при одновременном увеличении разрешающей способности, в него введены аналоговый запоминающий блок, множительно-делительный блок и элемент задержки, причем вход аналогового запоминающего блока соединен с выходом первого усилител , вход сброса - с шиной импульсов i сброса, а выход - с первыми входами множительно-делительного блока и (Л третьего порогового элемента, вторые входы которых соединены с выходом блока регулиравани  уровн  квантовани , первый вход элемента И соединен с выходом третьего порогового элемента , второй вход через элемент задержки соединен с выходом блока синхронизации , а выход - с третьим входом множительно-делительного блока, четсо о вертый вход которого соединен с шиной тактовьпс импульсов, а выход - с вьтходной шиной. ANALYZER AMPLITUDES OF PULSES containing the first and second amplifiers, the inputs of which are connected to the input bus and the outputs to the first inputs of the first and second threshold elements, respectively, the synchronization unit, the first input of which is connected to the output of the first threshold element, and the second input to the clock bus pulses, as well as the third threshold element, the And element and the quantization level control unit, the first input of which is connected to the output of the second threshold element. the second input is with the output of the synchronization unit, the third input is with the clock pulse bus, and the output is with the second inputs of the first and second threshold elements, characterized in that, in order to broaden the dynamic range while increasing the resolution, an analog storage is introduced into it the block, the multiplying-dividing block and the delay element, the input of the analog storage block being connected to the output of the first amplifier, the reset input — to the pulse bus i, and the output — to the first inputs multiplying-dividing of the third block, the second inputs of which are connected to the output of the quantization level control unit, the first input of the AND element is connected to the output of the third threshold element, the second input is connected to the output of the synchronization unit through the delay element, and the third input dividing block, even the input of which is connected to the bus of pulse pulses, and the output to the output bus.

Description

11 Изобретение относитс  к импульсн технике и может быть .использовано дл  анализа статистических параметров импульсных потоков на фоне хаот ческих импульсных помех. Цель изобретени  - расширение ди намического диапазона за счет автоматической перестройки величины шага квантовани  анализатора при изменении уровн  шума при одновременном увеличении разрешающей способности за счет представлени  результата в виде отношени  амплитуды импульса к среднему уровню шума. На чертеже приведена функциональ на  схема устройства. Алализатор амплитуды импульсов содержит первый и второй усилители 1,2, входы которых соединены с вход ной шиной 3, а выходы соединены с входами соответственно первого и второго пороговых элементов 4,5, блок 6 синхронизации, первый вход которого соединен с выходом первого порогового элемента 4, а второй вход - с шиной 7 тактовых импульсов третий пороговый элемент 8, элемент И 9, блок 10 регулировани  уровн  квантовани , аналоговый запоминаю1ЦИЙ блок 11, множительно-делительны блок 12, элемент 13 задержки, шину 14 импульсов сброса, соединенную с входом сброса аналогового запоминающего блока 11, и выходную шину 15 Выход первого усилител  1 соединен с входом аналогового запоминающего блока 1I, выход которого соеди нен с первыми входами множительноделительного блока 12 и третьего по рогового элемента 8, вторые входы которых соединены с вторыми входами первого и второго пороговых элементов 4,5 и выходом блока 10, выходы первого и второго пороговых элементов 4,5 соединены с первыми входами блоков 6 и 10, первый вход элемента И 9 соединен с выходом третьего порогового элемента 8, выход с третьим входом множительно-делительного блока 12, а в -орой вход - через элемент 13 - с выходом блока 6 и вторым входом блока 10, третий вход которого соединен с вторым входом блока 6, четвертому входу множитель но-делительного блока 12 и шиной 7. Первый усилитель 1 имеет больший чем второй усилитель 2 коэффициент усилени . Блоки 6 и 10 предлагаемог 12 устройства аналогичны соответствующим блокам известного. Аналоговый запоминающий блок 11 представл ет собой пиковый детектор со сбросом. Период импульсов на шине 14 во много раз превышает период импульсов на шине 7. Анализатор амплитуды импульсов работает следующим образом. Сигнал с аддитивным шумом после усилени  с разными коэффициентами усилени  в усилител х 1,2 поступает на пороговые элементы 4,5. Сигналы с выхода первого порогового элемента 4 поступают на блок 6 синхронизации , выполненный, например, в виде D-триггера, на выходе которого по вл ютс  импульсы, прив занные к тактовым импульсам на шине 7. Блок 10 выполн ет регулировку напр жени  На вторых входах пороговых элементов 4,5, поддержива  посто нным среднее число импульсов на выходе порогового элемента 4. В случае, если на блок 10 приходит импульс с выхода блока,6, напр жение на выходе блока 10 увеличиваетс  на одну ступеньку квантовани , а если на блок 10 приходит импульс с порогового элемента 5, напр жение на выходе блока 10 уменьшаетс  на одну ступеньку квантовани . Кроме того, напр жение на вьгходе блока 10 уменьшаетс  на одну ступеньку через определенное количество тактовых импульсов, задаваемое делителем частоты, вход щим в блок 10. Таким образом, при формировании уровн  напр жени  на выходе блока 10, определ ющего порог элементов 4 и 5 учитываетс  среднеквадратическое значение шума и не учитываютс  импульсные помехи, значительно превосход щие шум, так как при одновременном срабатывании пороговых элементов 4 и 5 напр жение на выходе блока 10 не измен етс . Импулбсный сигнал с выхода усилител  1 запоминаетс  в аналоговом запоминающем блоке 11. Если величина сигнала превышает порог третьего порогового элемента 8, то открываетс  по первому входу Элемент И 9 и по следующему тактовому импульсу сигналом с блока 6 запускаетс  множительно-делительный блок 12. Элемент 13 обеспечивает необходимую згщержку дл  того, чтобы запуск происходил после установки порогового напр же3 .119211 The invention relates to a pulse technique and can be used to analyze the statistical parameters of pulse flows against the background of chaotic pulse interference. The purpose of the invention is to expand the dynamic range due to automatic adjustment of the quantization step size of the analyzer when the noise level changes while simultaneously increasing the resolution by representing the result as a ratio of the pulse amplitude to the average noise level. The drawing shows the functional scheme of the device. The pulse amplitude analyzer contains the first and second amplifiers 1.2, the inputs of which are connected to the input bus 3, and the outputs are connected to the inputs of the first and second threshold elements 4.5, respectively, the synchronization unit 6, the first input of which is connected to the output of the first threshold element 4 and the second input - with the bus 7 clock pulses, the third threshold element 8, element I 9, unit 10 for adjusting the quantization level, analogue storage 1, block 11, multiplying-dividing unit 12, delay element 13, bus 14 for resetting pulses connected to the input the analog storage unit 11 and the output bus 15 The output of the first amplifier 1 is connected to the input of the analog storage unit 1I, the output of which is connected to the first inputs of the duplicating block 12 and the third horny element 8, the second inputs of which are connected to the second inputs of the first and second threshold elements 4.5 and the output of block 10, the outputs of the first and second threshold elements 4.5 connected to the first inputs of blocks 6 and 10, the first input element And 9 connected to the output of the third threshold element 8, the output from the third input m multiplying-dividing block 12, and in the first input - through element 13 - with the output of block 6 and the second input of block 10, the third input of which is connected to the second input of block 6, the fourth input of the multiplier of the dividing block 12 and bus 7. amplifier 1 has a higher gain than second amplifier 2. Blocks 6 and 10 of the proposed 12 devices are similar to the corresponding blocks of the known. The analog storage unit 11 is a peak detector with a reset. The period of the pulses on the bus 14 is many times greater than the period of the pulses on the bus 7. The pulse amplitude analyzer operates as follows. The signal with additive noise after amplification with different gain factors in amplifiers 1.2 goes to threshold elements 4.5. The signals from the output of the first threshold element 4 are fed to a synchronization unit 6, made, for example, in the form of a D-flip-flop, the output of which appears pulses tied to the clock pulses on the bus 7. The unit 10 performs voltage adjustment At the second inputs of the threshold elements 4.5, keeping the average number of pulses at the output of the threshold element 4 constant. In the event that a pulse from the output of the block arrives at block 10, 6, the voltage at the output of block 10 increases by one quantization step, and if at block 10 impulse comes from thresholds of element 5, the voltage at the output of block 10 is reduced to one quantization step. In addition, the voltage on the input of block 10 is reduced by one step after a certain number of clock pulses specified by the frequency divider included in block 10. Thus, when forming the voltage level at the output of block 10, the threshold of elements 4 and 5 is taken into account the rms value of the noise and does not take into account impulse noise, which is much higher than the noise, since with the simultaneous operation of the threshold elements 4 and 5, the voltage at the output of block 10 does not change. The impulse signal from the output of amplifier 1 is stored in the analog storage unit 11. If the signal exceeds the threshold of the third threshold element 8, Element I 9 opens on the first input, and on the next clock pulse, the multiplication division unit 12 starts up. the necessary threshold for the launch to occur after setting the threshold voltage 3.1192

ни  на выходе блока J О и срабатьшани  третьего порогового элемента 8.neither at the output of the block J O and srabatania of the third threshold element 8.

Множительно-делительный блок 12 определ ет отношение сигнала на первом входе, т.е. амплитуды импульса s к сигналу на втором входе, т.е. нап-. р жению с выхода блока 10, пропорциональному среднеквадратическому значению шзжа.The multiplier-divider unit 12 determines the ratio of the signal at the first input, i.e. pulse amplitudes s to the signal at the second input, i.e. nap The output from block 10 is proportional to the root mean square value of shzzha.

Таким образом, величина опорного Ю напр жени  множительно-делительногоThus, the magnitude of the reference Yu of the multiplier-division voltage

314314

блока I2 измен етс  при изменении среднего уровн  шумов, что способствует расширению динамического диапазона . Дополнительный положительный эффект по сравнению с известным устройством обусловлен увеличением разрешающей способности благодар  использованию множительно-делительиого блока, выполн ющего аналого-цифровое преобразование отношени  амплитуды сигнала к величине шума.block I2 changes with a change in the average noise level, which contributes to the expansion of the dynamic range. An additional positive effect in comparison with the known device is due to the increase in resolution due to the use of a multiplication-divider unit that performs analog-to-digital conversion of the ratio of the signal amplitude to the noise value.

Claims (1)

АНАЛИЗАТОР АМПЛИТУДЫ ИМПУЛЬСОВ, содержащий первый и второй усилители, входы которых соединены с входной шиной, а выходы - с первыми входами соответственно первого и второго пороговых элементов, блок синхронизации, первый вход которого соединен с выходом первого порогового элемента, а второй вход - с шиной тактовых импульсов, а также третий пороговый элемент, элемент И и блок регулирования уровня квантования, первый вход которого соединен с выходом второго порогового элемента, второй вход - с выходом блока синхронизации, третий вход - с шиной тактовых импульсов, а выход - с вторыми входами первого и второго пороговых элементов, отличающийся тем, что, с целью расширения динамического диапазона при одновременном увеличении разрешающей способности, в него введены аналоговый запоминающий блок, множительно-делительный блок и элемент задержки, причем вход аналогового запоминающего блока соединен с выходом первого усилителя, вход сброса - с шиной импульсов сброса, а выход - с первыми входами множительно-делительного блока и третьего порогового элемента, вторые входы которых соединены с выходом блока регулирования уровня квантования, первый вход элемента И соединен с выходом третьего порогового элемента, второй вход через элемент задержки соединен с выходом блока синхронизации, а выход - с третьим входом множительно-делительного блока, четвертый вход которого соединен с шиной тактовых импульсов, а выход - с выходной шиной.AN ANALYZER OF PULSE AMPLITUDES, comprising the first and second amplifiers, the inputs of which are connected to the input bus, and the outputs are connected to the first inputs of the first and second threshold elements, a synchronization unit, the first input of which is connected to the output of the first threshold element, and the second input to the clock bus pulses, as well as the third threshold element, the And element, and a quantization level control unit, the first input of which is connected to the output of the second threshold element, the second input - with the output of the synchronization unit, the third input - with the bus th clock pulses, and the output with the second inputs of the first and second threshold elements, characterized in that, in order to expand the dynamic range while increasing the resolution, an analog memory block, a multiplier-divider block and a delay element are introduced into it, and the analog input the storage unit is connected to the output of the first amplifier, the reset input to the reset pulse bus, and the output to the first inputs of the multiplier-dividing unit and the third threshold element, the second inputs of which are connected They are connected with the output of the quantization level control unit, the first input of the AND element is connected to the output of the third threshold element, the second input through the delay element is connected to the output of the synchronization unit, and the output is connected to the third input of the multiplier-dividing unit, the fourth input of which is connected to the clock bus, and the output is with the output bus. 1 И'1 and '
SU823516281A 1982-11-29 1982-11-29 Pulse amplifier analyzer SU1192131A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823516281A SU1192131A1 (en) 1982-11-29 1982-11-29 Pulse amplifier analyzer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823516281A SU1192131A1 (en) 1982-11-29 1982-11-29 Pulse amplifier analyzer

Publications (1)

Publication Number Publication Date
SU1192131A1 true SU1192131A1 (en) 1985-11-15

Family

ID=21037319

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823516281A SU1192131A1 (en) 1982-11-29 1982-11-29 Pulse amplifier analyzer

Country Status (1)

Country Link
SU (1) SU1192131A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104391182A (en) * 2014-10-24 2015-03-04 苏州德鲁森自动化系统有限公司 Multichannel pulse amplitude analyzer in simple differential circuit

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент DE № 2203526, кл. G 06 F 3/04, 1971. Авторское свидетельство СССР № 640296, кл. G 06 F 9/46, 1978. Авторское свидетельство СССР № 840942, кл. G 06 F 7/16, 1979. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104391182A (en) * 2014-10-24 2015-03-04 苏州德鲁森自动化系统有限公司 Multichannel pulse amplitude analyzer in simple differential circuit

Similar Documents

Publication Publication Date Title
US4263560A (en) Log-exponential AGC circuit
EP0256099A1 (en) A method for automatic gain control of a signal.
EP0272126A3 (en) Self-adjusting oscilloscope
GB971109A (en) Adaptive recognition method and system
US4075573A (en) Incremental agc signal generator with controllable increments
SU1192131A1 (en) Pulse amplifier analyzer
GB1413269A (en) Aperture correction of video signals
US3810029A (en) System for detecting weak information signals in noisy receiver signals
US3671866A (en) Pulse processing circuit having improved range resolution
US3497815A (en) Automatic noise rejection apparatus
JPS5535592A (en) Signal amplitude expander with limiter
GB1407467A (en) Interference suppression circuits for radar receivers
GB1499635A (en) Peak level detector circuit
SU919096A1 (en) Noise suppressor
US4079326A (en) Alternating voltage level detecting apparatus
SU886208A1 (en) Device for noise automatic control of amplification
US2643293A (en) Volume control for pulse code modulation
SU483764A1 (en) Pulse automatic gain control device
SU407330A1 (en) KO1> & PULSE SIGNAL CURRENT
RU1840878C (en) Digital device for automatic signal amplitude control
GB957718A (en) Improvements in or relating to data handling systems
SU553587A1 (en) The method of determining the moment of formation of a standard pulse and device for its implementation
SU1617628A1 (en) Device for automatic discrete control of transmission factor
SU390488A1 (en) DRIVE OF PULSE SIGNALS FOR RLS
SU454662A1 (en) Sync device