SU1190495A1 - Pulse amplifier - Google Patents
Pulse amplifier Download PDFInfo
- Publication number
- SU1190495A1 SU1190495A1 SU843709600A SU3709600A SU1190495A1 SU 1190495 A1 SU1190495 A1 SU 1190495A1 SU 843709600 A SU843709600 A SU 843709600A SU 3709600 A SU3709600 A SU 3709600A SU 1190495 A1 SU1190495 A1 SU 1190495A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- resistor
- transistor
- collector
- emitter
- bus
- Prior art date
Links
Abstract
ИМПУЛЬСНЫЙ УСИЛИТЕЛЬ, содержащий первый транзистор, база которого подключена к первому выводу первого . резистора и через первый конденсатор - к шине входного сигнала, через второй резистор - к общей шине устройства, коллектор через третий резистор подключен к щине питани , через последовательно соединенные второй конденсатор и четвертый резистор - к общей шине устройства, а эмиттер через третий конденсатор - к общей шине устройства, коллектор второго тран 1 Р зистора подключен к эмиттеру первого транзистора , эмиттер - к общей шине устройства, база - через п тый резистор - к общей щине устройства, а через щестой резистор - к коллектору третьего транзистора, который .через седьмой резистор подключен к щине питани , эмиттер третьего транзистора подключен к эмиттеру четвертого, через первый диод - к эмиттеру первого транзистора, а через восьмой резистор подключен к общей щине устройства, коллектор четвертого транзистора через дев тый резистор соединен с шиной питани , его база подключена к точке соединени второго конденсатора и четвертого резистора, а через дес тый резистор - к щине питани , отличающийс i тем, что, с целью повышени его надежности , в него введены второй диод, первый (Л вывод которого соединен с коллектором четвертого транзистора, а второй - с вторым выводом первого резистора, и одиннадцатый резистор, включенный между коллектором четвертого транзистора и базой третьего, s со о 4 QD сд НPULSE AMPLIFIER, containing the first transistor, the base of which is connected to the first output of the first. the resistor and through the first capacitor to the input signal bus, through the second resistor to the common bus of the device, the collector through the third resistor is connected to the power bus, through the second capacitor and the fourth resistor connected in series to the common bus of the device, and the emitter through the third capacitor to the common bus of the device, the collector of the second trans 1 P resistor is connected to the emitter of the first transistor, the emitter to the common bus of the device, the base through the fifth resistor to the common bus of the device, and through the drag resistor to the collector The first transistor, which through the seventh resistor is connected to the power bus, the emitter of the third transistor is connected to the emitter of the fourth, through the first diode to the emitter of the first transistor, and through the eighth resistor is connected to the common bus of the device, the collector of the fourth transistor is connected to the bus through the ninth resistor power supply, its base is connected to the connection point of the second capacitor and the fourth resistor, and through the tenth resistor - to the power supply bar, characterized by the fact that, in order to increase its reliability, the second diode, the first (A terminal connected to the collector of the fourth transistor, and the second - to a second terminal of the first resistor, and the eleventh resistor connected between the collector of the fourth transistor and the base of the third, s from about 4 QD sd H
Description
Изобретение относитс к импульсной технике и может быть использовано, например , в радиоприемных устройствах, работающих в услови х действи мощных импульсных помех.The invention relates to a pulsed technique and can be used, for example, in radio receivers operating under conditions of powerful impulse noise.
Цель изобретени - повыщение надежности работы устройства.The purpose of the invention is to increase the reliability of the device.
На чертеже приведена принципиальна электрическа схема устройства.The drawing shows a circuit diagram of the device.
Устройство содержит первый транзистор 1, база которого подключена к первому выводу первого резистора 2 и через первый конденсатор 3 к щине входного сигнала, через второй резистор 4 - к общей шине устройства, коллектор через третий резистор 5 подключен к щине питани , через последовательно соединенные второй конденсатор 6 и четвертый резистор 7 - к общей шине устройства, а эмиттер через третий конденсатор 8 - к общей щиие устройства, коллектор второго транзистора 9 подключен к эмиттеру первого транзистора 1, эмиттер - к общей щине устройства, база через п тый резистор 10 - к общей щине устройства, а через шестой резистор 11 - к коллектору третьего транзистора 12, который через седьмой резистор 13 подключен-к шине питани , эмиттер третьего транзистора подключен к эмиттеру четвертого транзистора 14, а через первый диод 15 - к эмиттеру первого транзистора 1, а через восьмой резистор 16 подключен к общей щине устройства, коллектор четвертого транзистора через дев тый резистор 17 соединен с щиной питани , а его база подключена к точке соединени второго конденсатора 6 и четвертого резистора 7, а через дес тый резистор 18 - к шине питани , одиннадцатый резистор 19, второй диод 20, одним выводом соединенный с коллектором четвертого транзистора 14, а другим - с вторым выводом первого резистора 2, одиннадцатый резистор 19 включен между коллектором четвертого транзистора 14 и базой третьего транзистора 12.The device contains the first transistor 1, the base of which is connected to the first output of the first resistor 2 and through the first capacitor 3 to the input signal bus, through the second resistor 4 to the common bus of the device, the collector through the third resistor 5 is connected to the power bus through serially connected second capacitor 6 and the fourth resistor 7 to the common bus of the device, and the emitter through the third capacitor 8 to the common device, the collector of the second transistor 9 is connected to the emitter of the first transistor 1, the emitter to the common bus of the device and through the fifth resistor 10 to the common device bus, and through the sixth resistor 11 to the collector of the third transistor 12, which through the seventh resistor 13 is connected to the power bus, the emitter of the third transistor is connected to the emitter of the fourth transistor 14, and through the first diode 15 - to the emitter of the first transistor 1, and through the eighth resistor 16 is connected to the common bus of the device, the collector of the fourth transistor through the ninth resistor 17 is connected to the power supply, and its base is connected to the connection point of the second capacitor 6 and the fourth resistor 7, and through the tenth resistor 18 to the power bus, eleventh resistor 19, second diode 20, one output connected to the collector of the fourth transistor 14, and the other to the second output of the first resistor 2, eleventh resistor 19 is connected between the collector of the fourth transistor 14 and the base of the third transistor 12.
Устройство работает следующим образом.The device works as follows.
Смесь неперекрывающихс во времени импульсов сигнала и мощной помехи поступает на вход импульсного усилител . НаA mixture of time-non-overlapping signal pulses and powerful interference is fed to the input of a pulse amplifier. On
выходе из-за переходных процессов в эмиттерной цепи (резистор 16, конденсатор 8) по вл етс выброс противоположной пол рности к импульсу помехи. Этот выброс поступает на вход триггера Шмитта (транзисторы 12 и 14). До подачи импульса на вход триггера Шмитта четвертый транзистор 14 находитс в закрытом состо нии и напр жение на его коллекторе велико (по абсолютной величине). На коллекторе третьего транзистора 12 напр жение значительно меньше, чем на коллекторе транзистора 14, так как транзистор 12 открыт.output due to transients in the emitter circuit (resistor 16, capacitor 8) appears to emit an opposite polarity to the interference pulse. This surge arrives at the Schmitt trigger input (transistors 12 and 14). Before the pulse is applied to the input of the Schmitt trigger, the fourth transistor 14 is in the closed state and the voltage on its collector is large (in absolute value). On the collector of the third transistor 12, the voltage is significantly less than on the collector of the transistor 14, since the transistor 12 is open.
Импульс, вырабатываемый триггером Шмитта с коллектора транзистора 12 подаетс на базу транзистора 9. Таким образом, второй транзистор 9 оказываетс подключенным к конденсатору 8, на врем действи обратного выброса и практически мгновенно разр жает конденсатор после окончани действи импульса. Во врем разр да конденсатора при неизменном напр жении на базе транзистора 1, эмиттер этого транзистора через открытый переход коллектор эмиттер второго транзистора 9 оказываетс подключенным к общей щине устройства и через первый транзистор может протекат ток, превыщающий предельно допустимый. При подключении базы транзистора 1 через последовательно соединенные первый резистор 2 и второй диод 20 к коллектору четвертого транзистора 14 напр жение на базеThe pulse produced by the Schmitt trigger from the collector of transistor 12 is fed to the base of transistor 9. Thus, the second transistor 9 is connected to the capacitor 8 for the duration of the reverse surge and almost instantly discharges the capacitor after the pulse has terminated. During the discharge of a capacitor at a constant voltage at the base of transistor 1, the emitter of this transistor through an open junction collector emitter of the second transistor 9 is connected to the common bus of the device and a current exceeding the maximum permissible can flow through the first transistor. When the base of the transistor 1 is connected through a series-connected first resistor 2 and the second diode 20 to the collector of the fourth transistor 14, the voltage on the base
Q транзистора 1 определ етс напр жением на коллекторе четвертого транзистора 14. В момент выработки импульса триггером Шмитта резко падает напр жение на коллекторе четвертого транзистора 14, что вызывает в свою очередь уменьщение напр жени на базе транзистора 1 и тока, протекающего через него. В результате этого выброс , определ ющийс ростом тока через транзистор, в предлагаемом устройстве отсутствует . Диод 20 служит дл предотвращени пр мого прохождени входного сигнала и помехи на триггер Шмитта. Диод 15 осуществл ет стабилизацию рабочей точки транзистора 1 и исключает вли ние работы триггера на усилитель.The Q of transistor 1 is determined by the voltage on the collector of the fourth transistor 14. At the time of pulse generation by the Schmitt trigger, the voltage on the collector of the fourth transistor 14 drops sharply, which in turn causes a decrease in the voltage at the base of transistor 1 and the current flowing through it. As a result, the surge due to the increase in current through the transistor is absent in the proposed device. Diode 20 serves to prevent the input signal from passing and interfering with the Schmitt trigger. Diode 15 stabilizes the operating point of transistor 1 and eliminates the effect of the trigger on the amplifier.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843709600A SU1190495A1 (en) | 1984-03-14 | 1984-03-14 | Pulse amplifier |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843709600A SU1190495A1 (en) | 1984-03-14 | 1984-03-14 | Pulse amplifier |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1190495A1 true SU1190495A1 (en) | 1985-11-07 |
Family
ID=21106934
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843709600A SU1190495A1 (en) | 1984-03-14 | 1984-03-14 | Pulse amplifier |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1190495A1 (en) |
-
1984
- 1984-03-14 SU SU843709600A patent/SU1190495A1/en active
Non-Patent Citations (1)
Title |
---|
Мамонкин И. Г. Усилительные устройства, 1966, с. 216, рис. 8.10. Авторское свидетельство СССР № 907784, кл. Н 03 К 5/02, 12.06.80. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1190495A1 (en) | Pulse amplifier | |
US3735154A (en) | Disabling circuit having a predetermined disabling interval | |
KR870008240A (en) | Reference voltage circuit | |
US3196289A (en) | Clipping system | |
US3188495A (en) | A.c. detector circuit | |
SU907784A1 (en) | Pulse amplifier | |
GB934306A (en) | Tunnel diode logic circuit | |
KR910003031Y1 (en) | Reset circuit | |
CN110850201B (en) | High-frequency narrow pulse detection locking circuit and method | |
SU1211686A1 (en) | Threshold device | |
US3480799A (en) | Pulse generator having fast rise time | |
SU422081A1 (en) | SINGLE VIBRATOR | |
SU367479A1 (en) | ELECTRONIC RELAY | |
SU1277382A1 (en) | Transistor-transistor logic element | |
SU585558A1 (en) | Delay device | |
SU1721806A1 (en) | Pulse driver | |
SU1094150A1 (en) | Level converter | |
SU410535A1 (en) | ||
SU560328A1 (en) | Shaper duration of electrical impulses | |
SU1480105A1 (en) | Circuit for initializing logic elements | |
SU420104A1 (en) | PULSE GENERATOR | |
SU938371A1 (en) | One-shot multivibrator | |
SU1133662A2 (en) | High-voltage switch | |
SU480347A1 (en) | Transistor switch | |
SU364106A1 (en) | INTEGRATED LOGICAL ELEMENT FOR THE EXCITATION OF LONG LINES |