SU1179344A1 - Device for checking pulse distributor - Google Patents

Device for checking pulse distributor Download PDF

Info

Publication number
SU1179344A1
SU1179344A1 SU833614121A SU3614121A SU1179344A1 SU 1179344 A1 SU1179344 A1 SU 1179344A1 SU 833614121 A SU833614121 A SU 833614121A SU 3614121 A SU3614121 A SU 3614121A SU 1179344 A1 SU1179344 A1 SU 1179344A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
modulo
register
Prior art date
Application number
SU833614121A
Other languages
Russian (ru)
Inventor
Виктор Николаевич Балакин
Валерий Викторович Барашенков
Владимир Вячеславович Капустин
Виктор Анатольевич Петрикин
Юрий Евгеньевич Усачев
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU833614121A priority Critical patent/SU1179344A1/en
Application granted granted Critical
Publication of SU1179344A1 publication Critical patent/SU1179344A1/en

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАСПРЕДЕЛИТЕЛЯ ИМПУЛЬСОВ, содержащее три сумматора по модулю два, элемент И и элемент ИЛИ, причем каждый A DEVICE FOR THE CONTROL OF A PULSE DISTRIBUTOR, containing three modulo two adders, an AND element and an OR element, each

Description

Изобретение относитс  к вычислительной технике и может быть использовано дл  повышени  надежности управл ющих автоматов , вырабатывающих в каждом такте один выходной сигнал, и примен емых как в цифровых вычислительных машинах, так и в различных устройствах цифровой автоматики. Цель изобретени  - расширение области применени  устройства путем обеспечени  возможности контрол  распределителей импульсов , реагирующих на входные логические услови . На чертеже представлена блок-схема устройства. Устройство содержит вход 1 «Пуск устройства, контролируемый распределитель 2импульсов, реверсивный кольцевой регистр 3сдвига; тактовый вход 4, сумматоры 5 по модулю 2, элемент ИЛИ 6, выход 7 диагностировани , вход 8 логического услови ; второй тактовый вход 9 и элемент И 10. Предлагаемое устройство работает следующим образом. Сигнал «Пуск на входе 1 устройства инициирует начало работы распределител  импульсов 2 и устанавливает реверсивный кольцевой регистр 3 сдвига в исходное состо ние на вход 4. Тактовый сигнал переводит регистр 3 в очередное состо ние, что приводит к по влению сигнала на соответствующем выходе регистра 3. Сигнал с выхода регистра 3 поступает на вход соответствующего сумматора 5. В данном случае на выходах всех сумматоров 5 присутствуют «О, а на выходе элемента ИЛИ 6 отсутствует сигнал диагностировани . Если происходит сбой в работе распределител  импульсов, про вл ющийс  либо в пропадании выходного сигнала, либо в одновременном приходе двух или кратного двум числам выходных сигналов, принадлежащих заданной группе, либо в приходе любого числа выходных сигналов , не соответствующих заданной группе, на выходе хот  бы одного из сумматоров 5 по вл етс  сигнал «1, привод щий к по влению сигнала диагностировани  на выходе 7 элемента ИЛИ 6. При поступлении на вход 8 сигнала логического услови , измен ющего пор док следовани  групп выходных сигналов контролируемого распределител  2 импульсов, соответственно измен етс  направление сдвига регистра 3, что сохран ет работоспособность устройства контрол . Ложное срабатывание устройства, возможное в силу неодновременности реакции на тактовый сигнал контролируемого распределител  импульсов 2 и регистра сдвига 3, исключаетс  введением второго тактового входа 9, начало которого синхронизируетс  тактовым сигналом на входе 4 и который блокирует выход устройства на врем  переходных процессов посредством элемента И 10. Таким образом, использование реверсивного кольцевого регистра сдвига расшир ет область применени  устройства контрол  за счет обеспечени  возможности контрол  распределителей импульсов как с жестко заданной (отсутствие входа 8 логических условий), так и с определ емой логическими услови ми последовательностью следовани  групп выходных сигналов (наличие входа 8 логических условий).The invention relates to computing and can be used to increase the reliability of control automata generating one output signal in each clock cycle and used both in digital computers and in various digital automatics devices. The purpose of the invention is to expand the field of application of the device by allowing the control of pulse distributors responsive to input logic conditions. The drawing shows the block diagram of the device. The device contains an input 1 "Device start-up, a controlled distributor of 2 pulses, a reversing ring register 3shift; a clock input 4, adders 5 modulo 2, an element OR 6, a diagnostic output 7, an input 8 of a logic condition; the second clock input 9 and the element And 10. The proposed device operates as follows. The start signal at input 1 of the device initiates the start of operation of the pulse distributor 2 and sets the reversing ring register 3 shift to its initial state at input 4. The clock signal transfers register 3 to the next state, which results in a signal at the corresponding output of register 3. The signal from the output of the register 3 is fed to the input of the corresponding adder 5. In this case, the outputs of all the adders 5 present "O and the output of the OR 6 element does not have a diagnostic signal. If there is a malfunction in the pulse distributor, which appears either in the output signal failure, or in the simultaneous arrival of two or a multiple of two numbers of output signals belonging to a given group, or in the arrival of any number of output signals that do not correspond to the specified group, One of the adders 5 shows the signal "1, which leads to the appearance of a diagnostic signal at the output 7 of the element OR 6. When a logical condition signal arrives at the input 8, it changes the sequence of output groups catch controlled distributor 2 pulses respectively varied shear direction register 3 that stores the control performance of the device. False actuation of the device, possibly due to the non-simultaneity of the response to the clock signal of the controlled pulse distributor 2 and shift register 3, is eliminated by introducing the second clock input 9, the start of which is synchronized with the clock signal at input 4 and which blocks the output of the device 10. Thus, the use of a reversible ring shift register extends the range of application of the monitoring device by providing the ability to control the distributor pulses with both a rigidly defined (no input 8 logical conditions) and a sequence of output signal groups defined by logical conditions (presence of 8 logical conditions input).

Claims (1)

УСТРОЙСТВО ДЛЯ КОНТРОЛЯCONTROL DEVICE РАСПРЕДЕЛИТЕЛЯ ИМПУЛЬСОВ, содержащее три сумматора по модулю два, элемент И и элемент ИЛИ, причем каждый (1 -4-36) -й (6=0, ...,] [, где п — количество входов) информационных входов устройства соединен с соответствующим входом группы входов первого сумматора по модулю два, каждый (2-(-36)-й информационный вход устройства соединен с соответствующим входом группы входов второго сумматора по модулю два, каждый (3-(-36)-й информационный вход устройства соединен с группой входов третьего сумматора по модулю два, выходы сумматоров по модулю два соединены с входами элемента ИЛИ, выход которого соединен с первым входом элемента И, выход которого является выходом ошибки устройства, отличающееся тем, что, с целью расширения области применения путем обеспечения возможности контроля распределителей импульсов блоков, реагирующих на входные логические условия, в него введен реверсивный кольцевой регистр сдвига, причем вход логического условия устройства соединен с информационным входом реверсивного кольцевого регистра сдвига, первый тактовых вход и вход пуска устройства соединены соответственно с входом синхронизации и входом разрешения сдвига реверсивного кольцевого регистра сдвига, первый, второй и третий информационные выходы которого соединены соответственно с входом первого, второго и третьего сумматоров по модулю два, второй тактовый вход устройства соединен с вторым входом элемента И.PULSE DISTRIBUTOR containing three adders modulo two, an AND element and an OR element, each (1-4-36) th (6 = 0, ...,] [, where n is the number of inputs) of the device information inputs the corresponding input of the group of inputs of the first adder modulo two, each (2 - (- 36) th information input of the device is connected to the corresponding input of the group of inputs of the second adder modulo two, each (3 - (- 36) th information input of the device is connected to the group of inputs of the third adder modulo two, the outputs of the adders modulo two are connected to the input si of the OR element, the output of which is connected to the first input of the AND element, the output of which is the error output of the device, characterized in that, in order to expand the scope by providing the ability to control the pulse distributors of the blocks responding to the input logical conditions, a reversible ring register is introduced into it shift, and the input of the logical condition of the device is connected to the information input of the reversible ring shift register, the first clock input and start input of the device are connected respectively synchronizing input and the input shift permission reversing ring shift register, the first, second and third informational outputs of which are connected respectively to the input of the first, second and third adders modulo two, the second clock input device is connected to the second input element I.
SU833614121A 1983-07-07 1983-07-07 Device for checking pulse distributor SU1179344A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833614121A SU1179344A1 (en) 1983-07-07 1983-07-07 Device for checking pulse distributor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833614121A SU1179344A1 (en) 1983-07-07 1983-07-07 Device for checking pulse distributor

Publications (1)

Publication Number Publication Date
SU1179344A1 true SU1179344A1 (en) 1985-09-15

Family

ID=21071633

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833614121A SU1179344A1 (en) 1983-07-07 1983-07-07 Device for checking pulse distributor

Country Status (1)

Country Link
SU (1) SU1179344A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 792257, кл. G 06 F 11/08, 1980. Авторское свидетельство СССР № 703829, кл. G 06 F 11/08, 1979. *

Similar Documents

Publication Publication Date Title
SU1179344A1 (en) Device for checking pulse distributor
SU1760631A1 (en) Ring counter
SU1334150A1 (en) Device for checking shift register
SU742940A1 (en) Majority-redundancy device
SU1206981A1 (en) Device for majority selection of asynchronous signals
SU809132A1 (en) Device for computer system synchronization
SU1221769A1 (en) Three-channel redundant device for synchronizing signals
SU1174919A1 (en) Device for comparing numbers
SU993463A1 (en) Device for monitoring asynchronous pulse signal alternation sequence
SU1076950A1 (en) Shift register
SU1180896A1 (en) Signature analyser
SU1527631A1 (en) Device for checking adder
SU1264365A1 (en) Device for checking pulse distributor
SU1264206A1 (en) Switching device for multichannel check and control systems
SU1267412A1 (en) Microprogram control device
SU1169156A1 (en) Device for generating and distributing pulses
SU1578849A1 (en) Phase-controlled pulse shaper
SU1644390A1 (en) Parallel-to-serial converter
SU1716517A1 (en) Device for checking paraphase logic units
RU1797121C (en) Device for reconfiguration of redundant units
SU1727200A1 (en) Device for conversion of series code to parallel code
SU1177816A1 (en) Device for simulating computer failures
SU1057948A2 (en) Clock-pulse generator with redundancy
SU1120349A1 (en) Function generator
SU420106A1 (en) DEVICE OF SEPARATION AND SYNCHRONIZATION OF PULSES