Изобретение относитс к радиотехнике и может быть использовано в приемно-передающих и контрольноизмерительных устройствах. Известен цифровой синтезатор частот , содержащий fJ параллельно включенных перестраиваемых генераторов, выходы каждого из которых через ком мутатор соединены с делителем,частоты с переменным коэффициентом делени , последовательно соединенные опорный генератор, фазовый компарато усилитель и фильтр нижних частот, при этом к другому входу фазового компаратора подключен выход делител частоты с переменным коэффициентом делени , а выход фильтра нижних частот через второй коммутатор подключе к устройству запоминани управл юще напр жени перестраиваемого генератора . Известный цифровой синтезатор час тот обеспечивает одновременную генерацию W частот QlJ . Однако при переключении с частоты на частоту в кольце фазовой автоподстройки имеет место длительный переходный процесс из-за инерционнос ти фильтра нижних частот. Наиболее близкиь по технической сущности к предлагаемому вл етс цифровой синтезатор частот, содержащий соединенные в кольцо первый упра л емый генератор 5 делитель частоты с переменным коэффициентом делени , частотно-фазовьш детектор и фильтр нижних частот, последовательно соеди ненные опорный генератор и делитель частоты с фиксированнЫ14 коэфф1щиенто делени , выход которого соединен с другим входом частотно-фазового детектора, и блок управлени , выход которого подключен к установочному входу делител частоты с перёмен}1ым коэффициентом делени И. Однако известный цифровой синтеза тор ч(астот имеет низкое быстродействие .при переключении час-тот, сдвинутых на величину, значительно превыша ющую шаг сетки частот. Цель изобретени - повышение быст родействи при переключении частот, сдвинутых на величину, превьшающую шаг сетки частот. Поставленна цель достигаетс тем что в цифровой синтезатор частот, содержащий соединенные в кольцо первый управл емый генератор, делитель 1 52 частоты с переменным коэффициентом делени , частотно-фазовый детектор и фильтр нижних частот, последовательно соединенные опорный генератор и делитель частоты с фиксированным коэффициентом делени , выход которого соединен с другим входом частотнофазового детектора, и блок управлени , выход которого подключен к установочному входу делител частоты с переменным коэффициентом делени , введены второй управл емый генератор и последовательно соединенные блок коммутации и ждущий мультивибратор, при этом входы сброса делител частоты с переменным коэффициентом дарени и делител частоты с фиксированным коэффициентом делени объединены и подключены к выходу ждущего мультивибратора, входы коммутации первого и второго управл емь1х генераторов объединены с входом блока управлени и подключены к выходу блока коммутации, выход и управл ющий вход второго управл емого генератора соединены соответственно с входом делител частоты с переменным коэффициентом делени и с выходом фильтра нижних частот. На чертеже представлена структурна электрическа схема цифрового синтезатора частот. Цифровой синтезатор частот содержит первый управл емый генератор 1, делитель 2 частоты с переменным коэффициентом делени (ДПКД), частотно-фазовый детектор (ЧФД) 3, блок 4 управлени , фильтр 5 нижних частот (ФНЧ), опорный генератор 6, делитель 7 частоты с фиксированным коэффициентом делени (ДФКД), блок 8 коммутации , ждущий мультивибратор 9, второй управл емый генератор 10. Цифровой синтезатор частот работа ет следующим образом. В режиме синхронизма работает всегда один управл емый генератор 1 или 10, а другой выключен по сигналу с выходу блока 8 коммутации. Первый и второй управл емые генераторы 1 и 10 сопр жены по управл ющему напр жению с выхода ФНЧ 5 так, что при одном и том же управл ющем напр жении частоты на их выходах сдвинуты всегда на посто нную заданную величзшу (например, на промежуточную частоту f в приемно-передатчиках, работающих в симплексных системах 3i св зи). При подаче с выхода блока 8 коммутации команды на переход на сопр женную частоту (например, с частоты приема на частоту передачи) срабатывает ждущий мультивибратор 9, который одновременно сбрасывает ДПКД 2 и ДФ1ОД 7 на врем , необходимое дл включени другого управл емо го генератора. При одновременном. сбросе ДПКД 2 и ДФКД 7 на входах ЧФД 3 прекращаетс подача импульсов и на выходе ФПЧ 5 сохран етс то управл ющее напр жение, которое было до переключени . От этого управ л ющего напр жени вновь включенный управл емый генератор 10 или 1 устанавливаетс на новую заданную частоту fft . От команды с блока 8 коммутации не только срабатьшает ждущий мультивибратор 9, но и измен етс , код управлени , поступающий с блока 4 управлени на вход установки ДПКД 2. В ДПКД 2 записываетс новый коэффициент делени N 2, соответствующий частоте вновь включенного управл емого генератора 1 или .10, так что отношение новой частоты fy к новому коэффициенту делени „ равны их первоначальному значению NJ - соответственно fi .fo f( тоты на выходе пер654 вого управл емого генератора 1, опорного генератора 6 и частота, сравнеНИН частотно-фазового детектора 3; соответственно ко- . эффициенты делени ДПКД 2 при работе . первого управл емого генератора 1 и коэффициент делени ДФКД 7. Таким образом, при переключении устанавливаетс состо ние, близкое к синхронизму, и напр жение на выходе ФНЧ 5 практически не мен етс . За счет того, что самый инерционный элемент системы фазовой автоподстройки - ФНЧ не мен ет своего, состо ни при переключении, предлагаемый цифровой синтезатор частот позвол ет -повысить быстродействие при переключении частот, сдвинутых .на величину, значительно превышающую шаг сетки частот. В общем случае может быть не два,, а несколько сопр женных на управление управп етгх. генераторов , что позвол ет использо- вать предлагаемый цифровой синтезатор частот в контрольно-измерительной аппаратуре , работающей по заданной программе с большим быстродействием.The invention relates to radio engineering and can be used in receiving and transmitting and measuring instruments. A digital frequency synthesizer is known, containing fJ tunable generators connected in parallel, the outputs of each of which are connected to a divider through a switch, frequencies with a variable division factor, a reference generator connected in series, a phase comparator amplifier and a low-pass filter, and connected to another input of the phase comparator the output of the frequency divider with a variable division factor, and the output of the low-pass filter through the second switch is connected to the storage device of the control voltage and tunable generator. The well-known digital synthesizer frequency that provides simultaneous generation of W frequencies QlJ. However, when switching from frequency to frequency, a long transient process takes place in the phase locked loop due to the inertia of the low-pass filter. The closest in technical essence to the present invention is a digital frequency synthesizer comprising a variable frequency division divider connected to a ring, a variable division factor, a frequency-phase detector and a low-pass filter, a successively connected reference oscillator and a frequency divider with fixed 14 coefficients. division, the output of which is connected to another input of the frequency-phase detector, and the control unit, the output of which is connected to the installation input of a frequency divider with alternating} 1st coefficient The division of I. However, the known digital synthesis of torch (astho has a low speed. when switching frequencies that are shifted by an amount much higher than the frequency grid step. The purpose of the invention is to increase the speed when switching frequencies that are shifted by The goal is achieved by the fact that the digital frequency synthesizer, which contains the first controlled oscillator connected in a ring, divides 1 52 frequencies with a variable division factor, the frequency-phase detector and the lower filter often t, a serially connected reference oscillator and a frequency divider with a fixed division factor, the output of which is connected to another input of the frequency phase detector, and a control unit, the output of which is connected to the installation input of a frequency divider with a variable division factor, introduces a second controlled oscillator and serially connected switching unit and a standby multivibrator, with the reset inputs of a frequency divider with a variable gift ratio and a frequency divider with a fixed division factor combined and connected to the standby multivibrator output, the switching inputs of the first and second control generators are combined with the input of the control unit and connected to the output of the switching unit; the output and control input of the second controlled oscillator are connected respectively to the input of a frequency divider with a variable division factor and output low pass filter. The drawing shows a structural electrical circuit of a digital frequency synthesizer. The digital frequency synthesizer contains the first controlled oscillator 1, a divider 2 frequencies with variable division factor (DCD), a frequency-phase detector (FFD) 3, a control unit 4, a low-pass filter 5 (LPF), a reference oscillator 6, a divider 7 with frequency a fixed division factor (DFCD), switching unit 8, standby multivibrator 9, second controlled oscillator 10. The digital frequency synthesizer operates as follows. In synchronization mode, one controlled generator 1 or 10 always operates, and the other is turned off by a signal from the output of switching unit 8. The first and second controlled oscillators 1 and 10 are coupled to the control voltage from the output of the low-pass filter 5 so that at the same control voltage the frequency at their outputs is always shifted by a constant predetermined magnitude (for example, the intermediate frequency f in transceivers operating in simplex communication systems 3i). When a switch to switching to a paired frequency is sent from the output of the switching unit 8 (for example, from the reception frequency to the transmission frequency), the waiting multivibrator 9 is triggered, which simultaneously resets the DPDD 2 and DF1OD 7 to the time required to switch on another controlled generator. At the same time. reset PDKD 2 and DFKD 7 at the inputs of the FPD 3, the supply of pulses is stopped and at the output of the FPC 5 the control voltage that was before the switch is retained. From this control voltage, the newly activated control oscillator 10 or 1 is set to a new predetermined frequency fft. The command from the switching unit 8 not only triggers the standby multivibrator 9, but also changes, the control code from the control unit 4 to the input of the DPCD unit 2. The DPKD 2 records the new division factor N 2 corresponding to the frequency of the newly activated controlled oscillator 1 or .10, so that the ratio of the new frequency fy to the new division factor is equal to their initial value NJ, respectively, fi .fo f (tots at the output of the first controllable oscillator 1, the reference oscillator 6 and the frequency compared to the frequency-phase detector ora 3; respectively, the fission ratio of the PDCD 2 during operation of the first controlled generator 1 and the division ratio of DFCD 7. Thus, when switching, a state close to synchronization is established, and the voltage at the output of the low-pass filter 5 does not change. Due to the fact that the most inertial element of the phase-locked loop system - the low-pass filter does not change its state when switching, the proposed digital frequency synthesizer makes it possible to increase the speed when switching frequencies shifted by an amount much higher than g frequency grid. In the general case, there may be not two, but several control systems associated with the control. generators, which allows us to use the proposed digital frequency synthesizer in instrumentation equipment, operating according to a given program with high speed.