SU1160448A1 - Экспоненциальный декодирующий преобразователь - Google Patents

Экспоненциальный декодирующий преобразователь Download PDF

Info

Publication number
SU1160448A1
SU1160448A1 SU843692414A SU3692414A SU1160448A1 SU 1160448 A1 SU1160448 A1 SU 1160448A1 SU 843692414 A SU843692414 A SU 843692414A SU 3692414 A SU3692414 A SU 3692414A SU 1160448 A1 SU1160448 A1 SU 1160448A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
resistor
input
digital
scale
Prior art date
Application number
SU843692414A
Other languages
English (en)
Inventor
Игорь Владимирович Герасимов
Анатолий Андреевич Биушкин
Михаил Анатольевич Крупышев
Валерий Васильевич Сальников
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова(Ленина)
Предприятие П/Я А-1097
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова(Ленина), Предприятие П/Я А-1097 filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова(Ленина)
Priority to SU843692414A priority Critical patent/SU1160448A1/ru
Application granted granted Critical
Publication of SU1160448A1 publication Critical patent/SU1160448A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

ЭКСПОНЕНЦИАЛЬНШ ДЕКОДИРУЮЩИЙ ПРЕОБРАЗОВАТЕЛЬ, содержащий два цифровых управл ющих резистора, цифровые управл ющие входы которых подKJBoчeны к входньм информационным кодовьм нмнам преобразовател , два мас штабных резистора, операционньй усилитель , в цепь отрицательной обратной сй зи которого включен первый масштабный резистор, источник опорного напр жени  отрицательной пол рности , выход которого через второй масштабный резистор подкхиочен к входу операционного усилител , соединенного с выходом первого цифрового управл емого резистора, выход операционного усилител   вл етс  выходом преобразовател , источник опорного напр жени  положительной пол рности , выход которого подключен к информационному входу второго цифрового управл емого резистрра о тличающийс  тем, что, с целью повышени  точности, в него введены третий цифровой управл емый резистор и группа инверторов, входные информационные кодовые шины преобразовател  через соответствующие инверторы группы подк;ночены к цифровым управл ющим входам третьего цифрового управл емого резистора, информационный вход которого подключен к выходу второго цифрового управл емого резистора, а выход подключен к входу операционного усилител , информационньй вход первого цифрового управл емого резистора подключен к выходу источника опорного напр жени  ПОЛОЛИ тельной пол рности.

Description

Изобретение относитс  к гибридной вычислительной технике и может найти применение в информационноизмерительной технике.
Известен экспоненциальный декоди- 5 рующий преобразователь, содержащий дешифратор цифрового кода и резистивную матрицу R-2R СОНедостатком данного преобразовател   вл етс  экспоненциальный рост числа 10 звейьев резистивной матрицы R-2R в зависимости от числа разр дов преобра-. зуемого кода, что обуславливает значительные аппаратурные затраты, низкую точность и надежность.1-5
Наиболее близким по технической сущности- к предложенному  вл етс  экспоненциальный декодирующий преобразователь , содержащий два цифровых управл емых, резистора, цифровые управ-20 л ющие входы которых подключены к входньы информационным кодовым шинам Преобразовател , два масштабных резистора , операционный усилитель, в цепь отрицательной обратной св зи 25 которого включен первый масштабный резистор, источник опорного напр жени  отрицательной пол рности, выход которого через второй масштабный резистор подключен к входу one- 30 рационного усилител , соединенного с выходом управл емого резистора, выход операционного усилител   вл етс  выходом преобразовател , источник опорного напр жени  положительной пол р JS ности, выход которого подключен к информационному входу второго цифрового управл емого резистора.,С2.
Недостатком известного преобразовател   вл етс  низка  точность. 40
Цель изобретени  - повышение точности .
Поставленна  цель достигаетс  тем, что в экспоненциальный декодирунщий преобразователь, содержащий два 45 цифровых управл емых резистора, цифровые управл ющие входы которых подключены к входным информационным кодрвьм шинам преобразовател , два масштабных резистора,операционный уси- 50 литель, в цепь отрицательной обратной св зи которого включен первьй . масштабньп резистор,. источник опорного напр жени  отрицательной пол рности , выход которого через второй -55 масштабный резистор подключен к входу операционного усилител , соединенно. гг с выходом первого цифрового управл емого резистора, выход операционного усилител   вл етс  выходом преобразовател ,, источник опорного напр жени  положительной пол рности, выход которого подключен к информационному входу второго Цифрового управл емого резистора, введены третий цифровой управл емый резистор и группа инверторов, входные информационные Кодовые шины преобразовател  через соответствующие инверторы группы подключены к цифровьм управл ющге входам третьего цифрового управл емого резистора, информационный вход которого подключен к выходу второго цифрового управл емого резистора, а выход подключен к входу операционного усилител , информационный вход перв.ого цифрового управл емого резистора подключен к выходу источника опорного напр жени  положительной пол рности.
На чертеже представлена функциональна  схема экспоненциального декодирующего преобразовател .
Экспоненциальный декодирующий преобразователь содержит операционный усилитель 1, три цифровых управл емы резистора 2-4, два масштабных резистора 5 и 6, группа инверторов 7, источник 8 опорного напр жени  положительной пол рности, источник 9 опорного напр жени  отрицательной пол рности.
Экспоненциальньй декодирук ций преобразователь работает следующим образом .
Декодирование осуществл етс  с методической погрешностью, не превышающей 0,04% в результате воспроизведени  зависимости вида
,i,o.gnzixU-)
v-e «,oooo-o.6i2i2x--y: -- ,
где 0 X i 1.
N/N
При условий, что X
inax у N/kUj, получим
0,34ё18-0,21Ь5Э9б(-)-0)
k
,|1,ош-о,.„з.
Так., втекающий в суммирующую точку операционного усилител  1 со стороны входной цепи равен
DjO.J.J,,
где
,-% г ,Ч9(1-0}/
/ Сз0 СД10) -, Gg- проводимость масштабного ре зистора 6; G ,Gj, максимальные значени  цифро вых управл емых резисторов 2-4 соответственно. Выходное напр жение преобразовате л  определ етс  как U-l K где R - сопротивление резистора 5. Если параметры схемы соответствуют соотношени м ,jrO,fi3212K, ,5UreKi . RC,j K; RCi, 0,26599 )t 1 8 то зависимость выходного напр жени  преобразойател  ot входно1 о двоичного позиционного кода N имеет вид где К - коэффициент пропорциональности . Преимуществом предлагаемого экспоненциального декодирующего преобразовател  в сравнении с известными  вл етс  более высока  точность воспроизведени  экспоненциальной зависимости вьвсодного напрджени  от входного двоичного позиционного кода при сохранении пор дка аппроксимирующего дроб но-радионально го выражени .

Claims (1)

  1. ЭКСПОНЕНЦИАЛЬНЫЙ ДЕКОДИРУЮЩИЙ ПРЕОБРАЗОВАТЕЛЬ, содержащий два цифровых управляющих резистора, цифровые управляющие входы которых подкгвочены к входным информационным кодовым пмнам преобразователя, два масштабных резистора, операционный усилитель, в цепь отрицательной обратной связи которого включен первый масштабный резистор, источник опорного напряжения отрицательной полярности, выход которого через второй масштабный резистор подключен к входу операционного усилителя, соеди- ненного с выходом первого цифрового управляемого резистора, выход операционного усилителя является выходом преобразователя, источник опорного напряжения положительной полярности, выход которого подключен к информационному входу второго цифрового управляемого резистора о тличающийся тем, что, с целью повышения точности, в него введены третий цифровой управляемый резистор и группа инверторов, входные информационные кодовые шины преобразователя через соответствующие инверторы группы подключены к цифровым управляющим входам третьего цифро- S вого управляемого резистора, информационный вход которого подключен к выходу второго цифрового управляемого резистора, а выход подключен к входу операционного усилителя, информационньй вход первого цифрового управляемого резистора подключен к выходу источника опорного напряжения полозки тельной полярности.
SU843692414A 1984-01-16 1984-01-16 Экспоненциальный декодирующий преобразователь SU1160448A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843692414A SU1160448A1 (ru) 1984-01-16 1984-01-16 Экспоненциальный декодирующий преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843692414A SU1160448A1 (ru) 1984-01-16 1984-01-16 Экспоненциальный декодирующий преобразователь

Publications (1)

Publication Number Publication Date
SU1160448A1 true SU1160448A1 (ru) 1985-06-07

Family

ID=21100417

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843692414A SU1160448A1 (ru) 1984-01-16 1984-01-16 Экспоненциальный декодирующий преобразователь

Country Status (1)

Country Link
SU (1) SU1160448A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Патент FR № 2155877, кл. Н ОЗ К 13/04, опублик. 1963, 2, Авторское сввдетельство. СССР № 572816, кл, G 06 J 3/00, 1977 (про тотип) . *

Similar Documents

Publication Publication Date Title
AU553405B2 (en) Circuit for operating galois field
SU1160448A1 (ru) Экспоненциальный декодирующий преобразователь
GB1476009A (en) Sensitivity coding circuit for an electronic instrument
RU2024917C1 (ru) Стабилизатор постоянного тока
SU758202A1 (en) Exponential decoding converter
SU642838A1 (ru) Система управлени вентильным электроприводом
US3562739A (en) Analog to digital converter
JPS6442924A (en) Digital/analog converter
SU1464188A1 (ru) Устройство кодировани в системах передачи информации
GB1282826A (en) Nonlinear encoder and decoder
SU1141426A1 (ru) Врем импульсный квадратичный преобразователь
SU1363266A1 (ru) Функциональный преобразователь
SU590775A1 (ru) Косекансный функциональный преобразователь кода в аналоговый сигнал
SU1123038A1 (ru) Врем -импульсное вычислительное устройство
JPH0683074B2 (ja) 電圧発生回路
SU984089A2 (ru) Многоканальное резервированное аналоговое устройство
SU1283968A1 (ru) Преобразователь угла поворота вала в код
SU868783A1 (ru) Широтно-импульсное множительное устройство
SU1171967A1 (ru) Синхронный демодул тор
SU603138A1 (ru) Устройство декодировани линейного циклического кода
SU430402A1 (ru) Цифро-широтное множительно-квадратичноеустройство
SU661780A2 (ru) Цифро-аналоговый квадратичный преобразователь
SU1137486A2 (ru) Аналоговое логарифмическое вычислительное устройство
SU1316009A1 (ru) Логарифмический преобразователь
SU639139A1 (ru) Цифро-аналоговый преобразователь