SU1157574A1 - Analog storage - Google Patents

Analog storage Download PDF

Info

Publication number
SU1157574A1
SU1157574A1 SU833658547A SU3658547A SU1157574A1 SU 1157574 A1 SU1157574 A1 SU 1157574A1 SU 833658547 A SU833658547 A SU 833658547A SU 3658547 A SU3658547 A SU 3658547A SU 1157574 A1 SU1157574 A1 SU 1157574A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inverting
differential amplifier
output
voltage divider
Prior art date
Application number
SU833658547A
Other languages
Russian (ru)
Inventor
Анатолий Михайлович Варлыгин
Александр Александрович Саганенко
Удо Карлович Соха
Рейн Веллович Тийкмаа
Вадим Викторович Меер
Владимир Иванович Нестеров
Владимир Анатольевич Яковлев
Борис Георгиевич Лапшин
Original Assignee
Электротехнический Завод Им.Х.Пегельмана
Рязанский Радиотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Электротехнический Завод Им.Х.Пегельмана, Рязанский Радиотехнический Институт filed Critical Электротехнический Завод Им.Х.Пегельмана
Priority to SU833658547A priority Critical patent/SU1157574A1/en
Application granted granted Critical
Publication of SU1157574A1 publication Critical patent/SU1157574A1/en

Links

Landscapes

  • Amplifiers (AREA)

Abstract

АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее первый дифференциальный усилитель, инвертирующий и неинвертирующий входы которого соединены соответственно с выходами первого и второго ключей, первый и второй накопительные элементы на первом и втором конденсаторах , одни обкладки которых соединены соответственно с инвертирующим и неинвертирующим входами первого дифференциального усилител , пр мой выход которого  вл етс  первым выходом устройства и соединен с другой обкладкой первого конденсатора и одним входом первого резистивного делител  напр жени , другой вход которого  вл етс  входом устройства, а средн   точка - соединена с входом первого ключа, отличающеес  тем, что, с целью повыщени  точности устройства, в него введены второй дифференциальный усилитель, второй и третий резистивные делители напр жени , инвертирующий повторитель напр жени , вход которого соединен с другим входом первого резистивного делител  напр жени , выход - с одним входом второго резистивного делител  напр жени , средн   точка которого соединена с входом второго ключа, другой вход - с другой обкладкой второго конденсатора, инверсным выходом первого дифференциального усилител  и  вл етс  вторым выходом устройст (Л ва, первый и второй входы третьего резистивного делител  напр жени  соединены соответственно с пр мым и инверсным выходами первого дифференциального усилител , средн   точка - с инвертирующим входом второго дифференциального усилител , неинвертирующий вход которого соединен с шиной нулевого потенциала, а выход - сд ел с входом регулировки смещени  первого дифференциального усилител . 4ibANALOG STORAGE DEVICE containing the first differential amplifier, the inverting and non-inverting inputs of which are connected respectively to the outputs of the first and second keys, the first and second storage elements on the first and second capacitors, some plates of which are connected respectively to the inverting and non-inverting inputs of the first differential amplifier, straight the output of which is the first output of the device and is connected to another plate of the first capacitor and one input of the first resis A voltage divider, the other input of which is the device input, and the middle point is connected to the input of the first switch, characterized in that, in order to increase the accuracy of the device, a second differential amplifier is inserted into it, the second and third resistive voltage dividers inverting voltage follower, the input of which is connected to another input of the first resistive voltage divider, output - to one input of the second resistive voltage divider, the midpoint of which is connected to the input of the second key, friend The input is with another plate of the second capacitor, the inverse output of the first differential amplifier and is the second output of the device (LVA, the first and second inputs of the third resistive voltage divider are connected respectively to the direct and inverse outputs of the first differential amplifier, the midpoint to the inverting the input of the second differential amplifier, the non-inverting input of which is connected to the zero potential bus, and the output is connected to the offset adjustment input of the first differential amplifier. 4ib

Description

1one

Изобретение относитс  к автоматике и вычислительной технике и предназначено дл  выборки и хранени  мгновенных значений напр жений в системах обработки аналоговых сигналов, преимущественно малого уровн , а также в телеметрической аппаратуре , питаемой источниками низковольтного напр жени .The invention relates to automation and computing, and is intended for sampling and storage of instantaneous voltage values in analog signal processing systems, mainly at low levels, as well as in telemetry equipment powered by low voltage sources.

Цель изобретени  - повышение точности аналогового запоминающего устройства.The purpose of the invention is to improve the accuracy of an analog storage device.

На фиг. 1 приведена функциональна  схема устройства; на фиг. 2 - пример выполнени  первого и второго дифференциальных усилителей.FIG. 1 shows a functional diagram of the device; in fig. 2 illustrates an embodiment of the first and second differential amplifiers.

Аналоговое запоминающее устройство содержит дифференциальные усилители 1 и 2, ключи 3 и 4, конденсаторы 5 и 6, резистивные делители 7 - 9 напр жени , инвертирующий повторитель 10 напр жени .The analog storage device contains differential amplifiers 1 and 2, switches 3 and 4, capacitors 5 and 6, resistive voltage dividers 7–9, and an inverting voltage follower 10.

Дифференциальные усилители 1 и 2 содержат транзисторы И-24, источники 25- 28 тока, резисторы 29-31.Differential amplifiers 1 and 2 contain I-24 transistors, current sources 25-28, resistors 29-31.

В режиме выборки на вход резистивного делител  7 напр жени  поступает входное напр жение устройства, на вход резистивного делител  8 напр жени  - напр жение , равное по величине входному, но обратной пол рности. При замкнутых ключах 3 и 4 дифференциальный усилитель 1, охваченный обратными св з ми через резистивные делители 7 и 8 напр жени , представл ет собой инвертирующий усилитель с парафазными выходами, на которых устанавливаютс  напр жени  равной величины и обратной пол рности, пропорциональные входному напр жению устройства. Рабочий режим усилител  1 автоматически поддерживаетс  усилителем 2 таким образом, чтобы посто нна  составл юща  на средней точкеIn the sampling mode, the input voltage of the device arrives at the input of the resistive voltage divider 7, and the voltage equal to the input but reverse polarity is fed to the input of the resistive voltage divider 8. With closed switches 3 and 4, the differential amplifier 1, covered by feedbacks through resistive dividers 7 and 8, is an inverting amplifier with paraphase outputs, on which voltages of equal magnitude and reverse polarity are established, proportional to the input voltage of the device . The operating mode of amplifier 1 is automatically maintained by amplifier 2 so that the constant component at the midpoint

вговvga

22

резистивного делител  9 отсутствовала. Действительно, данна  посто нна  составл юща , усиленна  усилителем 2, поступает на вход регулировки смещени  усилител  1. При этом измен етс  напр жение на эмиттере транзистора 19 в дифференциальном усилителе 1 (фиг. 2), которое передаетс  на выходы источников 25 и 26 тока, складыва сь с одним из выходных парафазных сигналов усилител  1 и вычита сь из другого. Изменение напр жений на пр мом и инверсном выходах усилител  1 происходит до тех пор, пока данные напр жени  не сравн ютс  по модулю и напр жение на средней точке резистивного делител  9 не станет равным нулю. Таким образом происходит симметрирование усилител  1 и компенсаци  его напр жени  смещени  нул .resistive divider 9 was missing. Indeed, this constant component, amplified by amplifier 2, is fed to the bias adjustment input of amplifier 1. This changes the voltage at the emitter of transistor 19 in differential amplifier 1 (Fig. 2), which is transmitted to the outputs of current sources 25 and 26, adding one of the output paraphase signals of amplifier 1 and subtracting it from the other. The voltage change on the direct and inverse outputs of amplifier 1 occurs until the voltage data is matched in magnitude and the voltage at the midpoint of the resistive divider 9 becomes zero. Thus, amplifier 1 is balanced and its bias zero voltage is compensated.

При выключении ключей 3 и 4 устройство переходит в режим хранени , когда конденсаторы 5 и 6 запоминают соответствующие выходные напр жени  усилител  1. Напр жени  на выходах ключей 3 и 4 в момент размыкани  одинаковы и близки к нулю , поэтому зар д, проход щий из цепи управлени  ключами на конденсаторы, одинаков . Изменение напр жени  на конденсаторах 5 и б при равной их емкости также одинаково по величине и знаку, что про вл етс  как синфазна  помеха на входе усилител  1 и поэтому подавл етс .When the keys 3 and 4 are turned off, the device goes into storage mode when the capacitors 5 and 6 memorize the corresponding output voltages of amplifier 1. The voltages at the outputs of the keys 3 and 4 are identical and close to zero at the time of opening, therefore the charge passing from the circuit key management on capacitors is the same. The voltage variation on the capacitors 5 and b, with their capacity equal, is also the same in magnitude and sign, which manifests itself as a common-mode noise at the input of amplifier 1 and is therefore suppressed.

В предлагаемом устройстве ключи 3 и 4 по отношению к конденсаторам 5 и 6 включены идентично, что обеспечивает меньщую по сравнению с известным устройством погрещность переноса зар да на накопительные элементы, и вместе с уменьшением погрешности из-за смещени  нул  усилител  1 определ ет более высокую точность предлагаемого устройства.In the proposed device, the keys 3 and 4 are identically included with respect to the capacitors 5 and 6, which ensures less inaccuracy in transferring the charge to the storage cells as compared with the known device, and together with a decrease in error due to the zero offset of the amplifier 1 determines a higher accuracy the proposed device.

вы.you.

и вшгand vshg

Фиг, IFIG, I

Claims (1)

АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее первый дифференциальный усилитель, инвертирующий и неинвертирующий входы которого соединены соответственно с выходами первого и второго ключей, первый и второй накопительные элементы на первом и втором конденсаторах, одни обкладки которых соединены соответственно с инвертирующим и неинвертирующим входами первого дифференциального усилителя, прямой выход которого является первым выходом устройства и соединен с другой обкладкой первого кон- денсатора и одним входом первого резистивного делителя напряжения, другой вход которого является входом устройства, а средняя точка — соединена с входом первого ключа, отличающееся тем, что, с целью повышения точности устройства, в него введены второй дифференциальный усилитель, второй и третий резистивные делители напряжения, инвертирующий повторитель напряжения, вход которого соединен с другим входом первого резистивного делителя напряжения, выход — с одним входом второго резистивного делителя напряжения, средняя точка которого соединена с входом второго ключа, другой вход — с другой обкладкой второго конденсатора, инверсным выходом первого дифференциального усили- § теля и является вторым выходом устройства, первый и второй входы третьего резистивного делителя напряжения соединены соответственно с прямым и инверсным выходами первого дифференциального усилителя, средняя точка — с инвертирующим входом второго дифференциального усилителя, неинвертирующий вход которого соединен с шиной нулевого потенциала, а выход — с входом регулировки смещения первого дифференциального усилителя.ANALOGUE REMEMBERING DEVICE, containing the first differential amplifier, the inverting and non-inverting inputs of which are connected respectively to the outputs of the first and second keys, the first and second storage elements on the first and second capacitors, one of which plates are connected respectively to the inverting and non-inverting inputs of the first differential amplifier, direct output which is the first output of the device and connected to another plate of the first capacitor and one input of the first resistive o voltage divider, the other input of which is the input of the device, and the middle point is connected to the input of the first switch, characterized in that, in order to improve the accuracy of the device, a second differential amplifier, a second and third resistive voltage divider, inverting the voltage follower, are introduced into it, the input of which is connected to another input of the first resistive voltage divider, the output to one input of the second resistive voltage divider, the middle point of which is connected to the input of the second switch, the other input is with another lining of the second capacitor, the inverse output of the first differential amplifier and is the second output of the device, the first and second inputs of the third resistive voltage divider are connected respectively to the direct and inverse outputs of the first differential amplifier, the midpoint is with the inverting input of the second differential amplifier, non-inverting the input of which is connected to the zero potential bus, and the output - with the offset adjustment input of the first differential amplifier. SU ..„1157574SU .. „1157574
SU833658547A 1983-11-02 1983-11-02 Analog storage SU1157574A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833658547A SU1157574A1 (en) 1983-11-02 1983-11-02 Analog storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833658547A SU1157574A1 (en) 1983-11-02 1983-11-02 Analog storage

Publications (1)

Publication Number Publication Date
SU1157574A1 true SU1157574A1 (en) 1985-05-23

Family

ID=21087658

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833658547A SU1157574A1 (en) 1983-11-02 1983-11-02 Analog storage

Country Status (1)

Country Link
SU (1) SU1157574A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 881868, кл. G 11 С 27/00, 1980. Авторское свидетельство СССР № 537508, кл. G 11 С 27/00, 1975. *

Similar Documents

Publication Publication Date Title
US3982241A (en) Self-zeroing analog-to-digital conversion system
US3696305A (en) High speed high accuracy sample and hold circuit
SU1157574A1 (en) Analog storage
SU611256A1 (en) Analogue storage
SU991513A1 (en) Analog memory
SU1741176A1 (en) Analog storage
JPS6215959B2 (en)
SU938319A1 (en) Analog storage
SU505994A1 (en) "Null-organ for analog-to-digital converter
SU1734123A1 (en) Analog storage
SU805417A1 (en) Analogue storage
SU1484163A1 (en) Analog storage
SU830584A1 (en) Analogue storage
SU756483A1 (en) Analogue storage
SU1713086A1 (en) Dc amplifier
SU1185398A1 (en) Analog storage
SU756485A1 (en) Analogue storage
SU1003300A1 (en) Dc amplifier
SU752495A1 (en) Analogue storage
SU875467A1 (en) Analogue storage
SU928420A1 (en) Analogue storage device
SU978200A1 (en) Analog memory device
SU942154A1 (en) Analogue storage device
SU951329A1 (en) Operational amplifier
SU703866A2 (en) Analogue storage