SU1137498A1 - Устройство дл формировани сигнала,пропорционального количеству информации - Google Patents
Устройство дл формировани сигнала,пропорционального количеству информации Download PDFInfo
- Publication number
- SU1137498A1 SU1137498A1 SU833612914A SU3612914A SU1137498A1 SU 1137498 A1 SU1137498 A1 SU 1137498A1 SU 833612914 A SU833612914 A SU 833612914A SU 3612914 A SU3612914 A SU 3612914A SU 1137498 A1 SU1137498 A1 SU 1137498A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- divider
- information
- decoder
- Prior art date
Links
Landscapes
- Error Detection And Correction (AREA)
Abstract
УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СИГНАЛА, ПРОПОРЦИОНАЛЬНОГО КОЛИЧЕСТВУ ИНФОРМА1ДИИ, содержащее регистр опорного сигнала, выход которого подключен к первому входу первого сумматора , выход которого через цифроаналоговый преобразователь соединен с первым входом управл емого делител , ко второму входу которого подключен информационный вход устройства, выход упрарл емого делител через первый делитель подключен ко входу аналогоцифрового преобразовател , выход которого через первый счетчик соединен со входом первого логарифмического .дешифратора, отличающеес тем, что, с целью расширени области применени устройства путем формировани .сигналов, пропорциональных количеству информации по Шеннону, в него введены дешифратор, вторые счетчики , вторые логарифмические дешифраторы , реверсивные счетчики, перемножители и второй сумматор, второй выход аналогоцифрового преобразовател подключен ко входу дешифратора,, каждый выход которого через соответствующий второй счетчик соединен с первым входом соответствующего второго делител , второй вход которого подключен к выходу первого счетчика, и через соответствующий второй логарифмический дешифратор соединен с первым входом соответствующего реверсивного счетчика, второй вход которого подключен к выходу первого логарифмического дешифратора, выход каждого реверсивного счетчика соединен с первым входом соответствующего перемножител , ко второму входу которого подключен выход соответствующего второго делител , выходы пере- СО множителей соединены со входами второго сумматора, выход которого 4 подключен ко второму входу первого ;о сумматора. 00
Description
11 Изобретение относитс к информационной технике и может быть использовано дл получени стабильности калиброванного сигнала, пропорциональ ного количеству информации по Шеннону Известно устройство дл получени стабильного сигнала, содержащее регулирующий элемент, делитель обратной св зи, источник опорного сигнала и орган сравнени П. Однако данное устройство характеризуетс относительно узкими функциональными возможност ми-и не позвол ет обеспечить преобразование метрического пространства реальных сигналов в пространстве информационных сигналов . Наиболее близким к предлагаемому по технической сущности вл етс устройство дл формировани сигнала, пропорционального количеству информации , содержащее регистр опорного сигнала, выход которого подключен к первому входу первого сз мматора. вь1ход которого через цифроаналоговый преобразователь соединен с первым входом управл емого делител , ко второму входу которого подключен информационный вход устройства, выход управл емого делител через первый делитель подключен ко входу анало.оцифрового преобразовател , выход которого через первый счетчик соединен со входом логарифмического дешифратора ,21 . Недостатком известного устройства вл етс невозможность получени сигнала, пропорционального количеству информации, с учетом веро тностей по влени различных сообщений, что ограничивает область его применени Цель изобретени .- расширение области применени устройства путем формировани сигналов, пропорциональ ных коли 1еству информации по Шеннону Поставленна цель достигаетс тем, что в устройство дл формировани сигнала, пропорционального количеству информации, содержащее регист опорного сигнала, выход которого подклпочен к первому входу первого сумматора, выход которого через цифроаналоговый преобразователь соединен с первым входом управл емого делител , ко второму входу которого подключен информационный вход устройства, выход управл емого делител через первый делитель подкло; чен ко входу аналогоцифрового преоб ; 98 разовател , выход которого через. первый счет11ик соединен со входом первого логарифмического дешифратора, введены дешифратор, вторые счетчики , вторые логарифмические дешифраторы , реверсивные счетчики, перемножители и второй сумматор, второй выход анашогоцифрового прео,бразовател подключен ко входу дешифратора, каждый выход которого через соответствующий второй счетчик соединен с пврвьм входом соответствующего второго делител , второй вход коюрого подключен к выходу первого счетчика, и через соответствующий второй логарифмический дешифратор соединен с первым входом соответствующего реверсивного счетчика, второй- вход кото- рого подключен к выходу первого логарифмического дешифратора, выход каждого реверсивного счетчика соединен с первым входом соответствующего перемножител , ко второму входу которого подключен выход соответствующего второго делител , вькоды fiepeмножителей соединены со входами второго сумматора, выход которого подключен ко второму входу первого сумматора. На чертеже показана схема устройства . Устройство дл получени сигнала, пропорционального количеству информации , содержит первый сумматор 1, цифроаналоговый преобразователь 2, управл емый делитель 3, первый делитель 4, аналогоцифровой преобразователь 5, первый счетчик 6, первый логарифмический дешифратор , дешифратор 8, вторые счетчики 9к,вторые логарифмические дешифраторы 10 реверсивные счетчики П - 1 In. ,перемножители 12п, второй сумматор 13, вторые делители 144- 14нИ регистр 15 опорного сигнала. . Устройство дл получени сигнала пропорционального количеству информации (по Шеннону) работает следующим Образом. Реальный физический сигнал, поступающий через управл емый делитель 3 и делитель 4, поступает в аналогоцифровой преобразователь 5 и преобразуетс с помощью последнего в код, который подаетс в дешифратор 8. Число возможных сигналов, формируемых АЦП 5, равно числу дискретных уровней сигнала, поступающих на вход АЦП, и равно числу передаваемых сообщений m, которое может быть сформировано источником информации. Сигнал с выхода АЦП 5 поступает в дешифратор 8. В результате дешифрации формируетс импульс на том вы- ходе дешифратора8, который соответствует номеру сообщени i (,m), поступающему на его вход. Счетчики 9 подсчитьшают количество по влений сообщений с соответствующими номерами п. Одновременно с этим с синхронизирующего выхода АЦП 5 импульсы поступают в счетчик 6, который подсчитывает общее количество переданных сообщений п.. Тогда на выходе 1каждого из делителей 14 формируетс сигнал, пропорциональный веро тности по влени i-ro сообщени Р-, п.. Кроме того, сигналы п. с выходов счетчика .9 поступают в логарифмический дешифратор 10, на выходе которого формируетс сигнал п,который , в своюочередь, поступает на суммирующий вход реверсивного счетчика 11. На другой вход счетчика 11 поступает сигнал от логарифмического дешифратора 7, равный Ny logn--.B результате , на выходе каждого.из счетчиков 11 формируетс соот етству щий ему сигнал N,-2; 1ogn -loqn loq R Сигналы пермножаютс в, перемножител х 12 с сигналами Р,в результа те чего в сумматоре 13 формируетс сигнал .Н Р. f 0 Р. „пропорциональный количеству информации, заключенному в данном сигнале. Этот сигнал равен с точностью до знака мере Шеннон а, у читыв акиций неравновер тность поступлени различных сообщений. , Сигнал с выхода сумматора 13 сравниваетс с величиной сигнала регистра 15 в сумматоре 1 и преобразуетс с помощью ЦАП 2 в аналоговую величину дл управлени управл емым делителем 3. После отработки регулирующего сигнала измен етс реальный физический сигнал на входе АЦП 5. В итоге атот сигнал становитс стабилизированным и калиброванным, пропорционально количеству информации по Шеннону. Таким образом, расшир ютс функциональные возможности известного устройства, поскольку при формировании выходного сигнала учитьшаетс неверо тность поступлени различных сообщений. С помощью предлагаемого устрой ; ства можно Hcfo4HHK информации любой физической природы стабилизировать и калибровать пропорционально/количеству информации по Шеннойу, что расшир ет область применени устрой-, ства в задачах моделировани сетей ; передачи данных.
Claims (1)
- УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СИГНАЛА, ПРОПОРЦИОНАЛЬНОГО КОЛИЧЕСТВУ ИНФОРМАЦИИ, содержащее' регистр' опорного сигнала, выход которого подключен к первому входу первого сумматора, выход которого через цифроаналоговый преобразователь соединен с первым входом управляемого делителя, ко второму входу которого подключен информационный вход устройства, выход управляемого делителя через первый делитель подключён ко входу аналогоцифрового преобразователя, выход которого через первый счетчик соединен со входом первого логарифмического дешифратора, отличающееся тем, что, с целью расширения области применения устройства путем формирования .сигналов, пропорциональных количеству информации по Йеннону, в него введены дешифратор, вторые счет-* чики, вторые логарифмические дешифраторы, реверсивные' счетчики, перемножители и второй сумматор, второй выход аналогоцифрового преобразователя подключен ко входу дешифратора,, каждый выход которого через соответствующий второй счетчик соединен с первым входом соответствующего второго делителя, второй вход которого подключен к выходу первого счетчика, и через соответствующий второй логарифмический дешифратор соединен с первым входом соответствующего ре- g версивного счетчика, второй вход которого подключен к выходу первого логарифмического дешифратора, выход каждого реверсивного счетчика соединен с первым входом соответствующего перемножителя, ко второму входу которого подключен выход соответствующего второго делителя, выходы перемножителей соединены со входами второго сумматора, выход которого подключен ко второму входу первого сумматора.SU.,,,11374981 из
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833612914A SU1137498A1 (ru) | 1983-06-28 | 1983-06-28 | Устройство дл формировани сигнала,пропорционального количеству информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833612914A SU1137498A1 (ru) | 1983-06-28 | 1983-06-28 | Устройство дл формировани сигнала,пропорционального количеству информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1137498A1 true SU1137498A1 (ru) | 1985-01-30 |
Family
ID=21071157
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833612914A SU1137498A1 (ru) | 1983-06-28 | 1983-06-28 | Устройство дл формировани сигнала,пропорционального количеству информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1137498A1 (ru) |
-
1983
- 1983-06-28 SU SU833612914A patent/SU1137498A1/ru active
Non-Patent Citations (1)
Title |
---|
1.Авторское свидетельство СССР № 452814, кл.С 05 F 1/50, 1973. 2.Авторское свидетельство СССР № 817736, кл.С 06 J 1/00, 1979 (прототип) . * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1137498A1 (ru) | Устройство дл формировани сигнала,пропорционального количеству информации | |
US4023454A (en) | Tone source apparatus for an electronic musical instrument | |
JPS5927347A (ja) | 到来信号の所望の関数を発生する関数発生器 | |
GB2125604A (en) | Illumination level/musical tone converter | |
US4811370A (en) | Digital muting circuit | |
US3237171A (en) | Timing device | |
US4058807A (en) | Digital antilogarithmic converter circuit | |
SU1150562A1 (ru) | Устройство дл измерени среднеквадратического значени напр жени | |
SU951242A1 (ru) | Устройство дл настройки систем автоматического регулировани | |
SU652705A1 (ru) | Преобразователь напр жени -частота | |
SU817736A1 (ru) | Устройство дл получени сигнала,пРОпОРциОНАльНОгО КОличЕСТВу иНфОР-МАции пО ХАРТли | |
SU760132A1 (ru) | Устройство для воспроизведения функций | |
SU782153A1 (ru) | Аналого-цифровой преобразователь | |
SU905831A1 (ru) | Устройство дл вычислени функции линеаризации | |
SU776347A1 (ru) | Измеритель периода дерного реактора | |
SU628502A1 (ru) | Цифровой линейный экстрапол тор | |
SU930624A1 (ru) | Устройство дл задержки импульсов | |
SU622070A1 (ru) | Цифровой генератор функций | |
SU1487195A1 (ru) | Пpeoбpaзobateль koдob | |
SU608178A1 (ru) | Функциональный преобразователь | |
SU805349A1 (ru) | Функциональный преобразователь | |
SU1216652A1 (ru) | Регистратор | |
SU627480A1 (ru) | Цифровой экспоненциальный генератор | |
SU738154A1 (ru) | Преобразователь кода в напр жение | |
SU918933A1 (ru) | Устройство дл измерени временных интервалов |