SU1124436A1 - Система дл передачи и приема информации кодом переменной длины - Google Patents

Система дл передачи и приема информации кодом переменной длины Download PDF

Info

Publication number
SU1124436A1
SU1124436A1 SU833582615A SU3582615A SU1124436A1 SU 1124436 A1 SU1124436 A1 SU 1124436A1 SU 833582615 A SU833582615 A SU 833582615A SU 3582615 A SU3582615 A SU 3582615A SU 1124436 A1 SU1124436 A1 SU 1124436A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
unit
distributor
Prior art date
Application number
SU833582615A
Other languages
English (en)
Inventor
Валерий Иванович Финаев
Владимир Николаевич Горбиков
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU833582615A priority Critical patent/SU1124436A1/ru
Application granted granted Critical
Publication of SU1124436A1 publication Critical patent/SU1124436A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Abstract

СИСТЕМА /дШ ПЕРЕДАЧИ И ПРИЕJMA ИНФОРМАЦИИ КОДОМ ПЕРЕМЕННОЙ ДЛИНЫ, содержаща  на передающей стороне последовательно соединенные генератор тактовых импульсов, перестраиваемый распределитель, кодирующий блок и блок преобразовани  сигналов, а также шифратор полиномов циклических кодов , распределитель сигналов, элемент ИЖ и цепи, состо щие из последовательно соединенных преобразователей кода и элементов И, выходы которых подсоединены к соответствующим входам элемента ИЛИ, к выходу которого подсоединен второй вход кодируюгщего блока, второй выход перестраива: емого распределител  подсоединен к третьему входу кодирующего блока и входу распределител  сигналов, выхода которого подсоединены к вторым входам соответствующих элементов И выход генератора тактовых импульсов подсоединен к четвертому входу кодирующего блока, другие входы которого подключены к соответствующим входам шифратора полиномов циклических кодов , выход блока преобразовани  сигналов подсоединен к входу пр мого канала св зи, а на приемной сторонепоследовательно соединенные перестраиваемый распределитель и блок выдачи данных, а также цепи, состо щие из последовательно соединенных элементов И и декодеров, и блок преобразовани  сигналов, первь выход которого подсоединен к объединенным входам элементов И и первому дополнигельному входу блока выдачи данных, второй выход блока преобразовани  сигналов . подсоединен к входу nepieстраиваемого распределител , объединенным вторым входам декодеров и к второму дополнительному входу блока выдачи данных, вторые входы элеменg тов И подключены к соответствующим входам перестраиваемого распределите (Л л  , выход которого подсоединен к третьему дополнительному входу блока с выдачи данных, а вторые выходы деко ч |деров подсоединены к соответствующим входам блока выдачи данных, вход блоU ка преобразовани  сигналов подключен к выходу пр мого канала св зи, причем Ьчэ входы преобразователей кода и выходы блока вьщачи данных  вл ютс  соот4 Ui оо ветственно входами и выходами системы дл  передачи и приема информации кодом переменной длины, отличаОд юща с  тем, что, с целью повышени  средней скорости передачи сообщений , введены на передающей стороне последовательно соединенные дешифр1атор сигналов управлени ., блок оценки состо ни  канала св зи и блок генераторов частот, а на приемной стороне дешифратор номера кода и формирователь сигналов управлени , при этом на передающей стороне выходы блока оценки состо ни  канала св зи подсоединены к соответствукнцчм объеди

Description

ненным входам шифратора полиномов циклических кодов и перестраиваемого распределител , вторбй выход кото рого подсоединен к другому входу блока оценки состо ни  канала св зи, выход блока генераторов частот подсоедийен к второму входу блока преобразовани  сигналов, второй выход которого подсоединен к входу дешифратора сигналов управлени , третий вход блока преобразовани  сигналов подключён к выходу обратного канала
св зи, А на приемной стороне выходь декодеров подсоединены к соответствующим входам формировател  сигналов управлени , выход которого подсоединен к вто15ому входу блока преобразовани  сигналов, к третьему выходу которого подсоединен вход обратного канала св зи, а дополнительные выходы блока.преобразовани  сигналов через Дешифратор номера кода подсоединены к соответствующим входам перестраиваемого распределител .
Изобретение относитс  к электрог св зи и может использоватьс - при передаче и приеме информации кодом переменной длины.
Известна система дл  передачи и приема информации кодом переменной длины, содержаща  на передающей стороне генератор тактовых импульсов , вькод которого подсоединен к первым входам преобразователей кода и входу распределител , выходы которого подключены к первым входам соответствующих кодирующих .блоков, вторые входы кодирующих блоков подключены к выходам преобразователей кода , йькоды кодирующих блоков через сумматорiподсоединены к входу блока преобразовани  сигналов, а на приемкой стороне первый выход блока преобразовани  сигналов подсоединен к входу распределител  приема и первым входам декодеров, вторые входы которых подключенык соответствующим в ьпсодам-распределите л  приема Щ .
Недостатком известной системы дл  передачи и приема информации кодом переменной длины  вл етс  низка  средн   скорость передачи сообщений.
Наиболее близкой к предлагаемой по техническому решению  вл етс  сис тема дл  передачи и приема информаци кодом переменной длиныj содержаща  на передающей стороне Последовательно соединенные генератор тактовых импульсов , перестраиваемый распределитель , кодирующий блок и блок преобразовани  сигналов, а также шифратор полиномов циклических кодов, распределитель сигналов, элемент ИЛИ и цепи , состо щие-из последовательно соединенных преобразователей кода и элементов И, выходы которых подсоединены к соответствующим входам элемента ИЖ, к выходу которого подсоединен второй вход кодирующего блока, второй выход перестраиваемого распределител  подсоединен к третьему входу кодирующего блока и входу распределител  сигналов, вькоды которого подсоединены к вторым входам соответствующих элементов И, выход генератора тактовых импульсов подсоединен к четвертому входу Кодирующего блока другие 9ходы которого подключены к соответствующим входам шифратора полиномов циклических кодов, вькод блока преобразовани  сигналов подсоединен к входу пр мого канала св зи, а на приемной стороне - последовательно соединенные перестраиваемый распределитель и блок вьщачи данных, а также, цепи, состо щие из последовательно соединенных элементов И и декодеров, и блок преобразовани  сигналов , первый выход которого подсоединен к об1зеднненным входам элементов И и первому дополнительному входу блока вьщачи данных, второй вых.од блока преобразовани  сигналов подсоединен к входу перестраиваемого распределител , объединенным вторым входам декодеров и к второму дополнительному входу блока выдачи данных вторые входы элементов. И подключены к соответствун цим входам перестраиваемого распределител , выход которого подсоединен к третьему дополнительному входу блока вьщачи данных, а вторые выходы декодеров подсоединены к соответствующим входам блока вьщачи данных, вход блока преобразо- 5 вани  сигналов подключен к выходу пр мого канала св зи, причем входы преобразователей кода и выходы блока выдачи данных  вл ютс  соответственно входами и выходами системы дл  fO передачи и приема информации кодом переменной длины,на передающей стороне вькоды распределител  сигналов подсоединены к соответствующим бъединенным
входам шифратора полиномов цикличес- 15 ких кодов и перестраиваемого распределител , а на приемной стороне выходы распределител  приема подсоединены к соответствующим входам перестраиваемого распределител  2J . 20
Недостатком известной системы дл  передачи и приема информации кодом переменной длины  вл етс  низка  скорость передачи сообщений.
Цель изобретени  - повышение сред 25 ней скорости передачи сообщени .
Поставленна  цель достигаетс  тем, что в систему дл . передачи и приема информации кодом переменной длины, содержащую на передаклцей стороне пос- ледовательно соединенные генератор тактовых импульсов, перестраиваемый распределитель, кодирующий блок и блок преобразовани  сигналов,.а таке Шифратор полиномов циклических 35 кодов, распределитель сигналов, элемент ИЛИ в цепи, состо щие из последовательно соединенных преобразователей кода и элементов И, выходы которых подсоединены к соответствующим 40 входам элемента ИЛИ, к выходу которого подсоединен второй вход кодирующего блока, второй выход перестраиваемого . распределител  подсоединен к третьему входу кодирующе.го блока и вхо- 45 ду распределител  сигналов, выходы которого Подсоединены к вторым входам соответствующих элементов И, выод Генератора тактовых импульсов подсоединен к четвертому входу коди- 50 рующего блока, другие входы которого подключены к соответствующим ВХодам ифратора полиномов циклических коов , выход блока преобразовани  сигналов пЪдсоединен к входу пр мого 55 канала св зи, а на приемной сторонепоследовательно соединенные перестраиваемый распределитель и блок вьщачи
данных, а также цепи, состо щие из последовательно соединенных элементов И и декодеров, и блок преобразовани  сигналов, первьй выход которог подсоединен к объединенный входам элементов И и первому дополнительному входу блока вьщачи данных, второй выход блока преобразовани .сигналоб подсоединен к входу nepec-rparasaeMoro распределител , объединенным вторым входам декодеров и к дополнительному входу блока вьиач  данных втррые взфды элементов И подключены к соответствующим входам перестраиваемого расггределителл, выход которого подсоединен к третьему до.прлнительному входу блока вьщачи данньпс, а вторые выходы декодеров подсоединены к соответствующим входам блока вьщачи данных, вход блока преобразовани  сигналов подключен к выходу пр мого канала св зи, причем входы
преобразователей кода и выхРды блока вьщачи данных  вл ютс  соответственно входами и выходами системы дл  передачи и приема информации кодом переменной длины, введены на передакщей стороне последовательно соединенные дешифратор сигналов управлени , блок оценки состо ни  канала св зи и блок генераторов частот, а на приемной стороне - дешифратор номера кода и формирователь сигналов управлени , пр  этом на передающей стороне выходы блока оценки состо ни  канала св/iзи подсоединены к соответствующим объединенным вхоДам шифратора полиномов циклических кодов и перестраиваемого распределител , второй выход которого подсоединен к другому входу блока оценки состо ни  канала св зи, выход блока генераторов частот подсоединен к второму входу блока преобразовани  сигналов, второй выход которого подсоединен к входу дешифратора сигналов управлени , третий вход блока преобразовани  сигналов подключен к выходу обратного канала св зи, а на приемной стороне выходы декодеров подсоединены к соответствующим входам формировател  сигналов управлени , выход которого подсоединен к второму входу блока преобразовани  сигналов, к третьему выходу ко торс гчэ подсоединен вход обратного канала св зи, а дополнительные выходы блока преобразовани  сигналов через дешифратор номера кода подсоединены к
соответствующим входам перестраиваемого распределител .
На чертеже представлена структурна  электрическа  схема системы дл  передачи и приема информации кодом переменной длины.
Система дл  передачи и приема информации кодом переменной длины содержит на передающей стороне преобразователи 1-3 кода, элементы-И 4-6, распределитель 7 сигналов, элемент ИЛИ 8, кодирующий блок 9, генератор 10 тактовых импульсов, перестраиваемый распределитель 11,блок 12 оценки состо ни  канала св зи, шиф ратор 13 полиномов циклических кодов, блок 14 генераторов частот, дешифратор 15 сигналов управлени , блок 16 преобразовани  сигналов, на приемной стороне -блок 17 преобразовани  сигналов, дешифратор 1,8 номера кода, элементы И 19-21, декодеры 22-24, перестраиваемый распределитель 25, распределитель 26 приема, блок 27 вьщачи данных, формирователь 28 сигналов управлени , а также пр мой 29 и обратный 30 каналы св зи.
Система дл  передачи и приема информации кодом переменной длины работает следующим образом.
Сигналы входной информации поступают на входы преобразователей 1-3 кода, в которых осуществл етс  преобразование входной информации в безызбыточный двоичный код. В исходном состо нии на первом вькоде распределител  7 сигналов присутствует сигнал 1, а перва   чейка перестраиваемого распределител  11 подготовлена к срабатыванию. Аналогично исходное состо ние распределител  26 приема и перестраиваемого распределител  25.
Сигнал 1 с первого выхода распределител  7 сигналов разрешает про сождение сигналов информации с выхода преобразовател  1 кода (через элемент И 4 и элемент ИЛИ 8) на второй вход кодирующего блока 9. Одновременно выходной сигнал блока 12 .оценки состо ни  канала св зи устанавливает на выходах шифратора 13 полиномов циклических кодин набор сигналов , определ ющих полином коДа дл  кодировани  информации по входу преобразовател  1 кода. При этом каждому выходу блока 12 оценки состо ниЯ канала св зи соответствует свой набор сигналов, определ ющий полином циклического кода дл  кодировани  информации по входу преобразовател  1 кода. Импульсы генератора 10 тактовых импульсов поступают на первый вход перестраиваемого распределител  11 и четвертый вход кодирующего блока 9. Перестраиваеьый ра:спределитель 11отсчитывает по тактам генератора 10 тактовых импульсов число информационных разр дов циклического кода, и при достижении этого числа со-второго выхода перестраиваемого распределител  11 снимаетс  сигнал, который поступает на третий вход кодирующего блока 9, в результате чего разрешаетс  прохождение контрольных символов циклического кода на выход кодирующего блока 9. При отсчете перестраиваемым распределителем 11 соответствующего числа информационных и контрольных разр дов перво1: о кода на выходах перестраиваемого распределител  по вл етс  сигнал 1, который измен ет состо ние распределител  7 сигналов, на первом выходе которого исчезает сигнал 1, и по витс  сигнал Г на втором его выходе, в результате его разрешаетс прохождение входной информации Через преобразователь 2 кода, элемент И 5, элеент ИЛИ 8 и блок 9 кодировани , который к этому времени заканчивает вцд&чу проверочных символов циклического кода дл  информации по входу преобразовател  1. кода.
Информационна  последовательность с выхода кодирующего блока 9 поступает на первьй вход блока 16 преобразовани  сигналов,который преобразует информационную последовательность в сигнал, удобный дл  передачи по каналу св зи.
С выхода-пр мого канала св зи 29 сигналы поступают на вход блока 17 преобразовани  сигналов, на первом выходе которого формируютс  информационна  и контрольна  последовательности , а на втором выходе тактовые импульсы. Сигналы с дополнительных Е1ЫХОДОВ блока 17 преобразовани  сигналов поступают на дешифратор 18 номера кода, выходной сигнал которого следует на йервый вход перестраиваеого распределител  25 и вход элемента И 19.
Перестраиваемый распределитель 25 и распределитель 26 приема работает так же, как перестраиваеьый распределитель 11 и распределитель 7 сигналов , причем в исходном состо нии также присутствует сигнал 1 на выходе распределител  26 приема и подготовлена к срабатыванию перва   чейка перестраиваемого ра спределнтел  25. :.
Информационна  последовательность со второго выхода блока 17 преобразовани  сигналовпоступает через открытый элемент И 19 на первый вход дет
кодера 22, в котором по известному
.алгоритму происходит вычисление синдрома прин того кодового слова первого . источника и формирование двоичной последовательности ошибок. Одновременно прий тое кодовое слово поступает на второй дополнительный вход блока 27 вьщачи данных. Т1о окончании цикла приема кодовой последовател ности-первого источника, что определ етс  перестраиваемым распределителем 25, на выходах блока 27 вьщачи данных формируетс  прин тое кодовое слово первого источника с исправленными ошибками.
Белизна выходе декодера 22 имеетс  информадионна  последовательность то на выходе фоцшировател  28 сигна .дов управлени  присутствует сигнал 1, который поступает на второй вход блока 17 преобразовани  сигналов . .-..-:В блоке 17 преобразовани  сисна лов производитс  преобразование информационной последовательности (аналогично блоку 16 преобразовани  сигналов ) в сигнал, удобный дл  передачи по каналу св зи. Динейный сетна  с третьего выходаГ блока 17 преобразо вани  сигналов через обратный канал св зи 30 следует на блок 16 преобразовани  сигналов, с второго выхода которого сигнал поступает на вход дешифратора 15 сигнагюв управлени .
На выходе дешифратора 15 сигналов управлени  формируетс  сигнал 1, поступающий на соответствующий вход блока 12 оценки состо ни  канала св зи. . , ,
. Если код прин т без искажений, т.е. на выходных декодера 22 сигнала 1, то и на выходе форьофовател  28 сигналов управлени  нет сигнала 1, а следовательно, отсутствует сигнал как на входе дешифратора 15 сигналов управлени , так и на соответствующем входе блока 12 оценки состо ни  канала св зи.
Блок 12 оценки состо ни  кан.ала св зи в соответствии с заданной матрицей веро тностей состо ний канала св зи управл ет выбором различных по помехозащищенности кодов в завис(юciи от мен ющейс  помеховой обстановки канала св зи.
Таким образом, в предлагаемой системе дл  передачи и приема информации кодом переменной длины в результате изменени  длины кода (в за7 вйсимости от помеховой обстановки канала) повыпаетс  средн   скорость передачи сообщений.

Claims (1)

  1. СИСТЕМА ДНЯ ПЕРЕДАЧИ И ПРИЕМА ИНФОРМАЦИИ КОДОМ ПЕРЕМЕННОЙ ДЛИНЫ, содержащая на передающей стороне последовательно соединенные генератор тактовых импульсов, перестраиваемый распределитель, кодирующий блок и блок преобразования сигналов, а также шифратор полиномов циклических кодов, распределитель сигналов, элемент ИЛИ и цепи, состоящие из последовательно соединенных преобразователей кода и элементов И, выходы которых подсоединены к соответствующим входам элемента ИЛИ, к выходу которого подсоединен второй вход кодирующего блока, второй выход перестраива.емого распределителя подсоединен к третьему входу кодирующего блока и входу распределителя сигналов, выхода которого подсоединены к вторым входам соответствующих элементов И, выход генератора тактовых импульсов подсоединен к четвертому входу кодирующего блока, другие входы которого подключены к соответствующим входам шифратора полиномов циклических кодов, выход блока преобразования сигналов подсоединен к входу прямого канала связи, а на приемной стороне последовательно соединенные перестраиваемый распределитель и блок выдачи данных, а также цепи, состоящие из последовательно соединенных элементов И и декодеров, и блок преобразования сигналов, первь& выход которого подсоединен к объединенным входам элементов И и первому дополнительному входу блока выдачи данных, второй выход блока преобразования сигналов.подсоединен к входу перестраиваемого распределителя, объединенным вторым входам декодеров и к второму дополнительному входу блока выдачи данных, вторые входа элементов И подключены к соответствующим входам перестраиваемого распределителя , выход которого подсоединен к » третьему дополнительному входу блока выдачи данных, а вторые выхода декодеров подсоединены к соответствующим g входам блока выдачи данных, вход блока преобразования сигналов подключен к выходу прямого канала связи, причем входы преобразователей кода и выходы блока выдачи данных являются соответственно входами и выходами системы для передачи и приема информации кодом переменной длины, отличающаяся тем, что, с целью повышения средней скорости передачи сообщений, введены на передающей стороне последовательно соединенные дешифратор сигналов управления., блок оценки состояния канала связи и блок генераторов частот, а на приемной стороне дешифратор номера кода и формирователь сигналов управления, при этом на передающей стороне выходы блока оценки состояния канала связи подсоединены к соответствующим объеди ненным входам шифратора полиномов циклических кодов и перестраиваемого распределителя, второй выход кото-* рого подсоединен к другому входу блока оценки состояния канала связи, выход блока генераторов частот подсоединен к второму входу блока преобразования сигналов, второй выход которого подсоединен к входу дешифратора сигналов управления, третий вход блока преобразования сигналов подключен к выходу обратного канала связи, ά на приемной стороне выхода декодеров подсоединены к соответствующим входам формирователя сигналов управления, выход которого подсоединен к второму входу блока преобразования сигналов, к третьему выходу которого подсоединен вход обратного канала связи, а дополнительные выходы блока преобразования сигналов через дешифратор номера кода подсоединены к соответствующим входам перестраиваемого распределителя.
SU833582615A 1983-04-22 1983-04-22 Система дл передачи и приема информации кодом переменной длины SU1124436A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833582615A SU1124436A1 (ru) 1983-04-22 1983-04-22 Система дл передачи и приема информации кодом переменной длины

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833582615A SU1124436A1 (ru) 1983-04-22 1983-04-22 Система дл передачи и приема информации кодом переменной длины

Publications (1)

Publication Number Publication Date
SU1124436A1 true SU1124436A1 (ru) 1984-11-15

Family

ID=21060284

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833582615A SU1124436A1 (ru) 1983-04-22 1983-04-22 Система дл передачи и приема информации кодом переменной длины

Country Status (1)

Country Link
SU (1) SU1124436A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 559409, кл. Н 04 L 5/22, 1975. 2. Авторское свидетельство СССР № 824464, кл. Н 04 L 5/22, 1979. *

Similar Documents

Publication Publication Date Title
Sayood et al. A constrained joint source/channel coder design
CA1215771A (en) Transmission system for digital signals
KR840000125A (ko) 채널 용량을 증가시킨 연속 프레임 디지탈 멀티플렉서
EP0348305A3 (en) Coded modulation communication system
JPH0131741B2 (ru)
US3457510A (en) Modified duobinary data transmission
US5144305A (en) Transmission arrangement comprising a block code encoded main channel and an auxiliary channel
US3842401A (en) Ternary code error detector for a time-division multiplex, pulse-code modulation system
SU1124436A1 (ru) Система дл передачи и приема информации кодом переменной длины
JPH02288739A (ja) 音声符号復号化伝送方式
EP0181030B1 (en) Arrangement for supervising a cmi-code converter
KR100260816B1 (ko) 고속 전송 시스템의 부호화/복호화 장치 및 방법
SU1109927A1 (ru) Адаптивна система передачи информации
SU824464A1 (ru) Система дл передачи и приемаиНфОРМАции КОдОМ пЕРЕМЕННОй длиНы
SU1105928A1 (ru) Устройство дл передачи и приема дискретных сообщений
SU758513A1 (ru) Система передачи и приема сигналов с дифференциальной импульсно-кодовой модул цией
SU1069177A1 (ru) Система цифровой передачи и приема звуковых сигналов
US6411663B1 (en) Convolutional coder and viterbi decoder
AU617854B2 (en) Digital communication system
SU663100A1 (ru) Декодирующее устройство
SU805381A1 (ru) Телеметрическа система
JPH0340986B2 (ru)
SU1141585A1 (ru) Устройство дл передачи дискретных сигналов
RU2206957C2 (ru) Устройство приема дискретной информации
SU1474850A1 (ru) Дельта-модул тор