SU1120370A2 - Device for simulating thyristor - Google Patents

Device for simulating thyristor Download PDF

Info

Publication number
SU1120370A2
SU1120370A2 SU833626719A SU3626719A SU1120370A2 SU 1120370 A2 SU1120370 A2 SU 1120370A2 SU 833626719 A SU833626719 A SU 833626719A SU 3626719 A SU3626719 A SU 3626719A SU 1120370 A2 SU1120370 A2 SU 1120370A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
key
inverter
thyristor
Prior art date
Application number
SU833626719A
Other languages
Russian (ru)
Inventor
Юрий Викторович Лобанов
Александр Владимирович Налобин
Борис Алексеевич Сабко
Павел Васильевич Каштанов
Виктор Александрович Решетников
Original Assignee
Уфимский Ордена Ленина Авиационный Институт Им.Серго Орджоникидзе
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Уфимский Ордена Ленина Авиационный Институт Им.Серго Орджоникидзе filed Critical Уфимский Ордена Ленина Авиационный Институт Им.Серго Орджоникидзе
Priority to SU833626719A priority Critical patent/SU1120370A2/en
Application granted granted Critical
Publication of SU1120370A2 publication Critical patent/SU1120370A2/en

Links

Landscapes

  • Feedback Control In General (AREA)

Abstract

УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ ТИРИСТОРА по авт. св. № 903912, отличающеес  тем, что, с целью повьшени  точности, в него введены два масштабных резистора, дополнительньш ключ и , причем выход элемента ИЛИ черезинвертор подключен к управл ющему входу дополнительного ключа, выход которого через первьй масштабный резистор соединен с выходом устройства, первый вход которого через второй масштабный резистор подключен к информационному входу дополнительного ключа и входу апериодического звена . IND о оо DEVICE FOR THIRISTOR MODELING by author. St. No. 903912, characterized in that, in order to increase accuracy, two scale resistors are inserted into it, an additional key and, the output of the OR element is connected via an inverter to the control input of the additional key, the output of which is connected to the output of the device through the first scale resistor which through the second large-scale resistor is connected to the information input of the additional key and the input of the aperiodic link. IND oo

Description

1 Изобретение относитс  к вычислительной технике и может быть использовано при моделировании устройств , содержапщх управл емьш вен тильные преобразователи. По основному авт. св. № 903912 известно устройство дл  моделирова ни  тиристора, содержащее ключ, вы ход которого подключен к входу апериодического звена, выход которого  вл етс  выходом устройства, источник опорного напр жени , выхо дом соединенный с первым входом первого блока сравнени , выход кот рого подключен к входу инвертора, и триггер, кроме того, устройство содержит элементы И, элемент ИЛИ и BTopofi блок сравнени , первый вход которого  вл етс  первым входом устройства, второй вход которо го подключен к первому входу первого элемента И, выходом соединенн го с первьм входом элемента ИЛИ и подключенного к первому входу втор го элемента И, выход которого соединен с первым входом триггера, выходом подключенного к второму входу элемента ИЛИ, выход которого соединен с управл ющим входом ключа , информационный вход которого подключен к первому входу устройст ва, выход которого соединен со вто рым входом первого блока сравнени , выходом подключенного к второ му входу триггера, выход инвертора соединен с вторым входом второго элемента И, пшна нулевого потенциа ла подключена к второму входу второго блока сравнени , выход которо го соединен с вторым входом первог элемента И ij . Недостатком известного устройст ва  вл етс  невозможность варьировать наклон одной ветви характерис тики вентил  так как ключ стоит на входе устройства и при его размьп ании моделируетс  сопротивление закрытого тиристора, равное бесконечности , что значительно снижает точность моделировани  реальных ве Т11лей. Кроме этого, высокие коммутационные помехи в момент размыкани  ключа привод т к неустойчивой работе модели и снижению точности моделировани . Цель изобретени , - повьшение то ности моделировани . Поставленна  цель достигаетс  .тем, что в устройство введены два 702 масштабных резистора, дополнительHbDi ключ и инвертор, причем выход элемента ИЛИ через инвертор подключен к управл ющему входу дополнительного ключа, выход которого через первый масштабный резистор соединен с выходом устройства, первый вход которого через второй масштабньй резистор подключен к информационному входу дополните чьного ключа и входу апериодического звена. На чертеже изображено предлагаемое устройство. Устройство содержит операционный усилитель 1, резистор 2, конденсатор 3, которые образуют апериодическое звеноу дополнительный ключ 4, масштабные резисторы 5 и 6, ключ 7, резистор 8, блок 9 сравнени , элемент И 10, элеме51Т И 11, элемент 12, инверторы 13 и 14, блок 15 сравнени , триггер 16, источник 17 опорного напр жепн  и резисторы 18 и 19, Устройство работает следчтощим образом. Когда аналог анодного напр же и  UQ отрицателен на выходе блока 9 сравнени , а значит, на входе элемента И 10 - логический О,, поэтому на выходе элемента И 10 - логический О независимо от наличи  управл ющих импульсов на втором вхо-, де элемента И 10. Если аналог анодного тока U(ia) неполо;кителен, что имеет место на непровод щем интерзале тиристора, то на выходе блока. 15 сравнени , а значит, и на R-BXOде триггера 16 - логическа  I, и тиристор оказываетс  в состо нии О. В таком случае на обоих входах элемента ИЛИ 12 имеют место логические О, к ключ 7 разомкнут. На входе инвертора 13 логический О, а на его выходе - логическа  I, и ключ 4 замкнут. При соответствующем подборе резисторов 2, 5, 6 и 8 этот режим соответствует закрытому состо нию тиристора. Если при положительном анодном напр жении на вход элемента И 10 поступает .управл ющий импульс, то на его выходе и, следовательно, на входе элемента Ш1И 12 по вл етс  логическа  1, и ключ 7 замыкаетс , а ключ 4 размыкаетс . При этом выходное напр жение операционного усили ..( нарастает по абсолютной величине, причем скорость нараста1 The invention relates to computing and can be used in the simulation of devices containing controllable ventilators. According to the main author. St. No. 903912, a device for simulating a thyristor is known, which contains a key whose output is connected to the input of an aperiodic link whose output is the output of the device, a source of reference voltage, an output connected to the first input of the first comparison unit, the output of which is connected to the input of the inverter , and the trigger, in addition, the device contains AND elements, the OR element and BTopofi comparison unit, the first input of which is the first input of the device, the second input of which is connected to the first input of the first AND element, the output connected o with the first input of the OR element and the second AND element connected to the first input, the output of which is connected to the first trigger input, the output of the OR element connected to the second input, whose output is connected to the control input of the key, whose information input is connected to the first input of the device the output of which is connected to the second input of the first comparison unit, the output connected to the second input of the trigger, the output of the inverter is connected to the second input of the second element And, the voltage of the zero potential is connected to the second input of the second block comparison, the output of which is connected to the second input of the first element And ij. A disadvantage of the known device is the inability to vary the slope of one branch of the valve characteristics since the key is at the input of the device and when it is broken, the resistance of the closed thyristor equal to infinity is simulated, which significantly reduces the accuracy of modeling real T11 layers. In addition, high switching noise at the time the key is unlocked leads to unstable model operation and reduced modeling accuracy. The purpose of the invention is to increase the simulability. The goal is achieved. We have entered into the device two 702 scale resistors, an additional HbDi key and an inverter, and the output of the OR element is connected via an inverter to the control input of an additional key, the output of which is connected to the output of the device through the first scale resistor, A large-scale resistor is connected to the information input of the additional key and the input of the aperiodic link. The drawing shows the proposed device. The device contains an operational amplifier 1, a resistor 2, a capacitor 3, which form an aperiodic link additional key 4, scale resistors 5 and 6, key 7, resistor 8, comparison block 9, element 10, element 51Т and 11, element 12, inverters 13 and 14, comparison unit 15, trigger 16, reference voltage source 17, and resistors 18 and 19, the device is working as it should. When the analogue of the anode, for example, and UQ is negative at the output of the comparison block 9, and therefore, at the input of the element I 10 is logical O ,, therefore the output of the element 10 is logical O regardless of the presence of control pulses at the second input, 10. If the analogue of the anode current U (ia) is not connected to the whale, which takes place on the nonconductive interstitial of the thyristor, then the output of the block. 15 comparisons, and therefore, on R-BXO of trigger 16, is logical I, and the thyristor is in state O. In this case, logical O is present at both inputs of the OR 12 element, and key 7 is open. At the input of the inverter 13 is logical O, and at its output is logical I, and key 4 is closed. With an appropriate selection of resistors 2, 5, 6 and 8, this mode corresponds to the closed state of the thyristor. If, at a positive anode voltage, a control pulse arrives at the input of the element And 10, then at its output and, consequently, at the input of the element Sh1I 12 there appears a logical 1, and the switch 7 is closed, and the switch 4 is opened. In this case, the output voltage of the operating force .. (increases in absolute value, and the growth rate

Claims (1)

УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ ТИРИСТОРА по авт. св. Ν' 903912, отличающееся тем, что, с целью повышения точности, в него введены два масштабных резистора, дополнительный ключ и инвертор, причем выход элемента ИЛИ через· инвертор подключен к управляющему входу дополнительного ключа, выход которого через первый масштабный резистор соединен с выходом устройства, первый вход которого через' второй масштабный резистор подключен к информационному входу дополнительного ключа и входу апериодического звена. ·DEVICE FOR SIMULATING A thyristor by ed. St. 90 '903912, characterized in that, in order to increase accuracy, two large-scale resistors, an additional switch and an inverter, are introduced into it, and the output of the OR element through · an inverter is connected to the control input of an additional switch, the output of which is connected through the first scale resistor to the output of the device , the first input of which through the second large-scale resistor is connected to the information input of the additional key and the input of the aperiodic link. ·
SU833626719A 1983-07-26 1983-07-26 Device for simulating thyristor SU1120370A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833626719A SU1120370A2 (en) 1983-07-26 1983-07-26 Device for simulating thyristor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833626719A SU1120370A2 (en) 1983-07-26 1983-07-26 Device for simulating thyristor

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU903912 Addition

Publications (1)

Publication Number Publication Date
SU1120370A2 true SU1120370A2 (en) 1984-10-23

Family

ID=21076116

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833626719A SU1120370A2 (en) 1983-07-26 1983-07-26 Device for simulating thyristor

Country Status (1)

Country Link
SU (1) SU1120370A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 903912, кл. G 06 G 7/62, 1980 (прототип).. *

Similar Documents

Publication Publication Date Title
BR8807224A (en) "EXPERT" SYSTEM WITH PROCESS CONTROL
SU1120370A2 (en) Device for simulating thyristor
GB1103538A (en) Electrical switching circuit
SU1185357A1 (en) Device for simulating thyristor-diode group
JPS5468146A (en) Logic circuit
SU1163341A1 (en) Device for simulating electric circuits
SU915221A1 (en) Discrete-controlled gain device
JPS57194623A (en) Analog input equipment
SU968844A1 (en) Lighting simulating device
JPS56132816A (en) Series data generating circuit
SU987639A1 (en) Device for simulating behavior reflex
SU798885A1 (en) Differentiating device
JPH0330198A (en) Sample and holding circuit
SU702552A1 (en) Redundancy pulse generator
SU913405A1 (en) Limiter
SU1167544A1 (en) Device for monitoring equality of phase voltages
SU920775A1 (en) Device for simulating pulse tachoconverter
SU387390A1 (en) DEVICE FOR MODELING RELAY CHARACTERISTICS
SU968889A2 (en) One-shot multivibrator
SU924755A1 (en) Analogue storage device
SU750513A1 (en) Device for simulating static characteristics of logic elements of flip-flop type
SU680057A1 (en) Analog memory
SU875604A1 (en) Pulse stretcher
SU455484A1 (en) Device for comparing binary and decimal numbers
SU651311A1 (en) Non-linear correcting arrangement