СП 4 Ю Изобретение относитс к контроль но-измерительной технике и предназначено дл одновременного контрол правильности монтажа и сопротивлени изол ции монтажных жгутов радио электронной аппаратуры и средств вычислительной техники в процессе их изготовлени . По основному авт.ев, № 930166 известно устройство дл автоматического контрол электрических параметров монтажных жгутов, содержащее коммутатор, соединенный первыми выходами с клеммами дл подключени объекта контрол , первым и втор входами - ссответствующим первым и вторым выходами блока управлени И сигнализации, блок контрол .сопротивлени изол ции , соединенный пе вым входом с минусовой клеммой исто ника высокого напр жени , выходом с первым входом блока управлени и сигнализации, интегратор, аналоговы вход которого соединен с плюсовой клеммой источника высокого напр жени , аналоговый выход соединен с третьим входом коммутатора, управл щий вход интегратора соединен с тре тьим выходом блока управлени и сиг нализации, вспомогательный выход интегратора - с первым входомконъюнктора , второй вход которого соединен с четвертым выходом блока управлени и сигнализации, выход конъюнктора соединен с управл ющим входом ключевого элемента, коммутач ционйый вход которого соединен с Третьим выходом коммутатора, а выход ключевого элемента - с вторым Входом блока контрол сопротивлени Изол ции, второй вход блока управлени и сигнализации соединен с входной клеммой устройства 1 . Недостатком известного устройств вл етс недостаточно высокое быстр действие проверки сопротивлени изо л ции жгутов, содержащих цепи с бол мими значени ми паразитных реактивных параметров. Быстродействие проверки ограничено тем, что врем выд жки при контроле сопротивлени изо л ции каждой цепи определ етс скоростью нарастани высокого напр жени , обеспечивающей отсутствие удар ных колебаний при проверке наиболее неблагопри тных цепей. Цель изобретени - повышение быстродействи контрол . Поставленна цель достигаетс те что в устройство дл автоматическог контрол электрических параметров монтажных жгутов, введены регистр состо ний интегратора и регул тор посто нной времени, причем вход регистра состо ний интегратора соединен с п тым выходом блока управле ни и сигнализации, выходы регистра состо ний интегратора соер:щненн с входами регул тора посто нной времени , выходы которого соединены с дополнительными управл ющиг.да входа ми интегратора. На чертеже изображена структурнц схема устройства. Устройство содержит блок 1 управлени и сигнализации, интегратор 2, конъюнктор 3, ключевой элемент 4, блок 5 контрол сопротивлени изол ции , коммутатор 6, источник 7 высокого напр жени , регистр 8 состо ний интегратора, регул тор 9 посто нной времени. Выходы коммутатора 6 соединены с клеммами дл подключени объекта контрол , первый и второй входы с первым и вторым выходами блока 1 управлени и сигнализации, первый вход которого соединен с выходом блока 5 контрол сопротивлени изол ции , соединенного первым входом с минусовой клеммой источника 7 высокого напр жени . Аналоговый вход интегратора 2 соединен с плюсовой клеммой источника 7 высокого напр жени , а аналоговый выход соединен . |С третьим входом коммутатора 6, первый управл ющий вход интегратора 2 соединен с третьим выходом блока 1 управлени и сигнализации, вспомогательный выход интегратора 2 соединен с первы входом конъюнктора 3,второй вход которого соединен с четвертым выходом блока 1 управлени и сигнализации. Второй вход блока 1 управлени и сигнализации соединен с входной клеммой устройства выход конъюнктора 3 соединен с управл ющим входом ключевого элемента 4, коммутационный вход которого соединен с четвертым входом коммутатора 6, а выход - с вторым входом, блока 5 контрол сопротивлени и изол ции. Вход регистра 8 состо ний интегратора соединен с п тым выходом блока 1 управлени и сигнализации , а выходы регистра 8 состо ний интегратора - с входами регул тора 9 посто нной времени, выходы которого соединены с соответствующими вторыми управл ющими входами интегратора 2, Устройство работает следующим образом. В исходном состо нии напр жение на аналоговом выходе интегратора 2, соединенном с Коммутатором 6, равно нулю. По заданной программе блок 1 управлени и сигнализации с первого и второго выходов выдает команду на включение соответствующих адресных реле коммутатора 6, подключающих контролируемую цепь к коммутационному входу элемента 4, а также выдает информацию о требуемой скорости нарастани высокого напр жени при проверке данной цепи в регистр 8 состо ний интегратора. С выходов регистра 8 код, соответствующий скоро сти нарастани высокого напр жени на выходе интегратора, завис щей от реактивных параметров конкретной цепи , поступает на входы регул тора 9 С выходов регул тора 9, представл ющих собой, например, ключевые каскады , поступают сигналы, включающие соответствующие коду регистра 8 зве нь врем задающих элементов интегратора 2, например те или иные по номиналу конденсаторы. После включени адресных реле коммутатора б и регул тора 9 с выхода блока 1 управлени и сигнализации поступает разрешающий сигнал на вход конъюнктора 3, а с другого выхода блока 1 управлени и сигнализации поступает команда на включение интегратора 2, на аналоговом выходе которого, соединенном с коммутатором 6, начинает нарастать высокое напр жение с заданной скоростью, котора соответствует коду, записанному в данный момент в регистре 8 состо ний интегратора, причем скорость нарастани высокого напр жени выбираетс из расчета отсутстви ударных колебаний при проверке данной цепи, Напр жение с аналогового выхода интегратора 2 поступает на коммутатор б и через соответствующие контакты реле коммутатора поступает на провер емую цепь. При достижении нап р жением на выходе интегратора 2 заданной величины с выхода интеграто ра 2 поступает разрешающий сигнал на вход конъюнктора 3. Сигнал с выхода конъюнктора 3 включае- ключевой элемент 4, который подключает через коммутатор 6 к входу блока 5 контрол сопротивлени изол ции данную провер емую цепь. После оценки величины сопротивлени изол ции контролируемой цепи блок 5 контрол сопротивлени изол ции выдает сигнал ДЕН ИЛИ БРАК на вход блока i управлени и сигнализации, который выдает команду на обнуление интегратора 2 и снимает разрешающий сигнал с первого входа конъюнктора 3, при этом ключевой элемент 4 отключает от входа блока 5 контрол сопротивлени изол ции контролируемую цепь. В случае соответстви провер емой цепи жгута предъ вл емым требовани м выбираетс следующа цепь и процесс повтор етс . Скорость нарастани напр жени на выходе интегратора 2 дл каждой цепи определ етс экспериментально при отработке программы контрол сопротивлени изол ции дл данного типа жгута. Таким образом, благодар введению регистра 8 и регул тора 9 на проверку каждой пары или группы цепей (жил) затрачиваетс врем , соответствующее реактивным параме рам данной цепи, тогда как в известном врем проверки любой цепи определ етс временем выдержки наиболее неблагопри тной в смысле паразитных переходных процессов цепи. Это существенно повышает быстродействие устройства.