SU1112324A1 - Устройство дл контрол параметров электронных схем - Google Patents

Устройство дл контрол параметров электронных схем Download PDF

Info

Publication number
SU1112324A1
SU1112324A1 SU823483888A SU3483888A SU1112324A1 SU 1112324 A1 SU1112324 A1 SU 1112324A1 SU 823483888 A SU823483888 A SU 823483888A SU 3483888 A SU3483888 A SU 3483888A SU 1112324 A1 SU1112324 A1 SU 1112324A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
outputs
converter
Prior art date
Application number
SU823483888A
Other languages
English (en)
Inventor
Вячеслав Николаевич Александров
Лев Александрович Богородицкий
Андрей Евгеньевич Петухов
Леонид Михайлович Попель
Олег Николаевич Шаромет
Original Assignee
Предприятие П/Я В-8495
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8495 filed Critical Предприятие П/Я В-8495
Priority to SU823483888A priority Critical patent/SU1112324A1/ru
Application granted granted Critical
Publication of SU1112324A1 publication Critical patent/SU1112324A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПАРАМЕТРОВ ЭЛЕКТРОННЫХ СХЕМ, содержащее первый цифроаналоговый преобразователь , блок управлени , соединенный первыми выходами с первыми входами первого коммутатора, соединенного первыми выходами с входами первых  чеек аналоговой пам ти, вторыми выходами - с входами вторых  чеек аналоговой пам ти, третьими выходами - с входами третьих  чеек аналоговой пам ти, четвертыми выходами - с входами четвертых  чеек аналоговой пам ти, при этом выходы первых и вторых  чеек аналоговой пам ти соединены соответственно с первым и вторым входами соответствующих коммутаторов уровней, первые выходы которых соединены с первыми входами соответствующих блоков контрол  напр жени  и тока, отличаю- ; щ е е с   тем, что, с целью повьпиени  достоверности результатов контрол , в устройство введены блок пам ти , блок интерфейса, второй, третий и четвертый цифроаналоговые преобра зователи, первый и второй аналоговые сумматоры, второй и третий коммутаторы , первый компаратор, переключатели , источник эталонных уровней и эталонный преобразователь, причем первые, вторые, третьи, четвертые, п тые, шестой, седьмой, восьмой и дев тый выходы блока интерфейса соединены соответственно с входами блока управлени , с третьими входами соответствующих коммутаторов уровн , вторыми входами соответствующих блоков контрол  напр жени  и тока, управл ющими входами соответствующих переключателей, первым входом этаi лонного преобразовател , первым входом второго цифроаналогового преобразовател , первым входом второго коммутатора , первым входом первого |сомпаратора и первым входом третьего § коммутатора, первые, вторые, третьи, чет:.ертые, п тые, шестой, седьмой, восьмой, дев тый и дес тый входы блока инте1 фейса соединены соответственно с вторыми выходами блока управлени , вторыми выходами соответствующих коммутаторов уровн , перЪьми ходами соответствующих блоков конт 9 рол  напр жени  и тока, вторыми ходами соответствующих блоков контрол  напр жени  и тока, первыми выходами соответствующих переключателей , первым выходом эталонного преобразовател , первым выходом второго цифроаналогового гфеобразовател , первым выходом второго коммутатора, первым выходом третьего коммутатора и выходом первого компаратора, соединенного вторым входом с выходом первого аналогового сумматора, третьим входом - с вторым выходом третьего

Description

коммутатора и с вторым входом второ го коммутатора, соединенного вто-рым выходом с первым входом первого аналогового сумматора, соединенного вторым входом с вторым выходом второго ци(Ьроаналогового преобразовател , третий вход второго коммутато ра соединен с вторым выходом эталонного преобразовател , второй вход которого соединен с третьим выходом третьего коммутатора, соединенного вторыми входами с соответствующими выходами источника эталонных уровней третий вход эталонного преобразовател  соединен с первыми выходами переключателей, четвертый вход - с вторыми выходами переключателей, третий и четвертый выходы каждого из переключателей соединены с клеммой дл  подключени  соответствующег вывода контролируемой электронной схемы, второй и третий входы соответ ственно - с силовым выходом и измерительным входом соответствующего блока контрол  напр жени  и тока, третий и четвертый входы которого соединены с выходами соответствующих третьих и четвертых  чеек аналоговой пам ти, соединенных входами с соответствующими третьими и четвертыми выходами первого коммутатора, соединенного вторым входом с выходом второго аналогового суМматора, соединен ного первм входом через третий цифроаналоговый преобразователь с первым выходом блока пам ти, вторым входом - с выходом первого цифроаналогового преобразовател , соединенного первым входом через четвертый цифроаналоговый преобразователь с вт рым выходом блока пам ти, вторым вхо дом - с третьим выходом блока пам ти вход которого соединен с первым выходом блока управлени . 2. Устройство по п. 1, о т л ич а ю Ц е е с   тем, что, блок конт рол  напр жени  и тока содержит первый дифференциальный усилитель, соединенный, неинвертирующим входом с первым входом блока, инвертирующим входом - с первым выходом первого переключател  режимов, соединенного первым входом с вьпсодом первого нормирующего преобразовател , соединенного первым и вторым входами соответственно с одноименными выходами первого датчика тока, соедине ного первым выводом с выходом первого дифференциального усилител , входом - с вторым входом первого переключател  режимов, с первым входом элемента 2 И-ШШ, с первым входом второго нормирующего преобразовател  и с вторым входом блока, соединенного первым выходом с третьим вькодом первого датчика тока, вторым выходом - с выходом элемента 2 И-ИЛИ, соединенного вторым и третьим входами соответственно с выходами второго и третьего компараторов, соединенных соответственно неинвертирующим и инвертирующим входами с третьим и четвертым входами блока, инвертирующим и неинвертирующим входами - с вторым выходом первого переключател  режимов, соединенного третьим входом с выходом второго нормирующего преобразовател , соединенного вторым входом через первый усилитель-повторитель с измерительным входом блока, соединенного силовым выходом с вторым выводом первого датчика тока. 3. Устройство по п. 1, отличающеес  тем, что эталонный преобразователь содержит второй дифференциальный усилитель, соединенный неинввртирующим входом с вторым входом преобразовател , выходом - с первым выводом второго датчика тока, соединенного первым и вторым выходами соответственно с первым и вторым входами третьего нормирующего преобразовател , соединенного выходом с первым входом второго переключател  режимов, соединенного первым выходом с инвертирующим вкодом второго дифференциального усилител , вторым выходом - с выходом преобразова|;ел , вторым входом - с выходом четвертого нормирующего преобразовател , третьим входом - с первым входом второго датчика тока, с первым входом четвертого нормирующего преобразовател  , с третьим входом третьего нормирующего преобразовател  и с первым входом преобразовател , соединенного первым выходом -с третьим выходом второго датчика тока, третьим li четвертым входами - с вторым выводам второго датчика тока и с входом второго усилител -повторител , соединенного выходом с вторым входом четвертого нормирующего преобразовател . 1 1 HaoepefeHHe относитс  к контрольно-измерительной технике и может быт использовано дл  контрол  параметров электронных схем. Известна многоканальна  система контрол  параметров электронных схем содержаща  блоки контрол  напр жени  и тока, первый и второй выходы которых соединены с клеммой дл  подклю чени  вывода контролируемой электрон ной схемы, выходы преобразовани  сое динены с входами соответствующих компараторов, а входы - с выходами соответствующих цифроаналоговых преобразователей , управл ющие входы блоков контрол  напр жени  и тока, цифроаналоговых преобразователей, компараторов соединены через магистраль управлени  с выходами блока управлени  l . Недостатком этой системы  вл етс  низка  достоверность контрол  из-за отсутстви  возможности компенсации погрешностей контрол . Наиболее близкой к изобретению  вл етс  система контрол  цифровых блоков, содержаща  первый цифроанало говый преобразователь, блок управлени , соединенный первыми выходами с первыми входами первого коммутатора , соединенного первьЕми выходами со входами первых  чеек аналоговой пам ти, вторыми входами - со входами вторых  чеек аналоговой пам ти, третьими выходами - со входами третьи  чеек аналоговой пам ти, четвертыми выходами - со входами четвертых  чеек аналоговой пам ти, выходы первых и вторых  чеек аналоговой пам ти соединены соответственно с первым и вторым входами .соответствующих коммутаторов уровней, первые выходы которых соединены с первыми входами соответствующих блоков контрол  напр жени  и тока 2 . Недостатком известной системы  ьл етс  низка  достоверность контрол  вследствие низкой точности формиро,:вани  сигналов на выводах контролируемого цифрового узла из-за отсутстви  возможности автоматической калибровки и возможности компенсации , погрешностей, вносимых блоками самой системы при имерении параметров. Цель изобретени  - повышение достоверности контрол . Поставленна  цель достигаетс  тем, что в устройство дл  контрол  4. параметров электронных схем, содержащее первый цифроаналогоныи преобразователь , блок управлени , соединенный первыми выходами с первыми входами первого коммутатора, соединенного первыми выходами с входами первых  чеек аналоговой пам ти, вторыми выходами-с входами вторых  чееканалоговой пам ти, третьими выходами с входами третьих  чеек аналоговой пам ти, четвертыми выходами - с входами четвертых  чеек аналоговой пам ти , при этом выходы первых и вторых  чеек аналоговой пам ти соединены соответственно с первым и вторым входами соответствующих коммутаторов уровней, первые выходы которых соединены с первыми входами соответствующих блоков контрол  напр жени  и тока , введены блок пам ти, блок интерфейса , второй, третий и четвертый цифроаналоговые преобразователи, первый и второй аналоговые сумматоры, второй и третий коммутаторы, первый компаратор, переключатели, источник эталонных уровней и эталонный преобразователь , причем первые, вторые, третьи, четвертые, п тые, шестой, седьмой, восьмой и дев тый выходы блока интерфейса соединены соответственно с входами блока управлени , с третьими входами соответствующих коммутаторов уровн , вторыми входами соответствующих блоков контрол  напр жени  и тока, управл ющими входами соответствующих переключателей, первым входом эталонного преобразовател , первым входом второго цифроаналогового преобразовател , первым входом второго коммутатора, первым входом первого компаратора и первым входом третьего коммутатора, первые, вторые, третьи, четвертые, п тые, шестой, седьмой, восьмой, дев тый и дес тый входы блока интерфейса соединены соответственно с вторыми выходами блока управлени , вторыми выходами соответствующих коммутаторов уровн , первыми выходами соответству1рщих блоков контрол  напр жени  и тока, вторыми выходами соответствующих блоков контрол  напр жени  и тока , первыми выходами соответствующих переключателей, первым выходом эталонного преобразовател , первым выходом второго цифроаналогового преобразовател , первым выходом второго коммутатора, первым выходом третьего коммутатора и выходом первого компаратора, соединенного вторы входом с выходом первого аналогового сумматора, третьим входом - с вторым выходом третьего коммутато а и с вторым входом второго коммутатора, соединенного вторым выходом с первым входом первого аналогового сумматора , соединенного вторым входом с вторым выходом второго цифроаналогового преобразовател , третий вход второго коммутатора соединен с вторым выходом эталонного преобразовател , второй вход которого соединен с третьим выходом третьего коммутатора , соединенного вторьми входами с соответствующими выходами источника эталонных уровней, третий вход эталонного преобразовател  соединен с первыми выходами переключателей, четвертый вход - с вторыми выходами переключателей, третий и четвертый выходы каждого из переключателей соединены с клеммой дл  подключени  соответствующего вывода контролируемой электронной схемы, второй и третий входы соответственно - с силовым выходом и измерительным входом соответствующего блока контрол  напр жени  и тока, третий и четвертый входы которого соединены с выходами соответствующих третьих и четвертых  чеек аналоговой пам ти, соединенных входами с соответствующими третьими и четвертыми выходами первого коммутатора , соединенного вторым входом с выходом второго аналогового сумматора , соединенного первым входом через третий цифроаналоговый преобра зователь с первым выходом блока пам ти , вторым входом - с выходом первого цифроаналогового преобразовател соединенного первым входом через четвертый цифроаналоговый преобразователь с вторым выходом блока пам ти , вторым входом - с третьим выходом блока пам ти, вход которого соединен с первым выходом блока управлени . Блок контрол  напр жени  и тока содержит первый дифференциальный усилитель, соединенный неинвертирующим входом с первым входом блока, инвертирующим входом - с первым выхо дом первого переключател  режимов, соединенного первым входом с выходом первого нормирующего преобразовател  соединенного первым и вторым входами соответственно с одноименными выходами первого датчика тока, соединенного первым выводом с выходом первого дифференциального усилител , входом - с вторым входом первого переключател  режимов, с первым входом элемента 2 И-ИЛИ, с первым входом второго нормирующего преобразовател  и с вторым входом блока, соединенного первым выходом с третьим выходом первого датчика тока, вторым выходом - с выходом элемента 2 И-ИЖ, соединенного вторым и третьим входами соответственно с выходами второго и третьего компараторов, соединенных соответственно неинвертирующим и инвертирующим входами с третьим и четвертым входами блока, инвертирующим и неинвертирующим входами - с вторым выходом первого переключател  режимов, соединенного третьим входом с выходом второго нормирующего преобразовател , соединенного вторым входом через первый усиЛитель-повторнтель с измерительным входом блока, соединенного силовьм выходом с вторым выводом первого датчика тока. Эталонный преобразователь содержит второй дифференциальный усилитель, соединенный неинвертирующим входом с вторим входом преобразовател , выходом - с первым выводом второго датчика тока, соединенного первым и вторым выходами соответственно с первым и вторым входами третьего нормирующего преобразовател , соединенного выходом с первым входом второго переключател  режимов, соединенного первым выходом с инвертирующим входом второго дифференциального усилител , вторым выходом - с выходом преобразовател , вторым входом - с выходом четвертого нормирующего преобразовател , третьим входом - с первым входом второго датчика тока, с первым входом четвертого норм11рующего преобразовател , с третьим входом третьего нормирующего преобразовател  и с первым входом преобразовател , соединенного первым выходом с третьим выходом второго да-гчйка тока, третьим и четвертым входами - с вторым выводом второго датчика тока и с входом второго усилител -повторител , соединенного выходом с вторым входом четвертого нормирующего преобразовател . На фиг. 1 приведена блок-схема устройства; на фиг. 2 - схема блока контрол  напр жени  и тока, на фиг. 3 - схема эталонного преобразова тел . Устройство содержит (фиг. 1) блоки И контрол  напр жени  и трка, третьи и четвертые Ч  чейки аналоговой пам ти коммутаторы ft уровней, первые П-1 и вторые П  чейки аналоговой пам ти, первый коммутатор 5, первый цифроаналоговый преобразователь 6, блок 7 управлени , переключатели И, эталонный преобразователь 9, третий коммутатор 10, источник 11 эталонных уровней, второй коммутатор 12, компаратор 13, первый аналоговый сумматор 14, второ цифроаналоговый преобразователь 15, второй аналоговый сумматор 16, третий 17 и четвертый 18 цифроаналоговые преобразователи, блок 19 пам ти, силовые выходы и измерительные входы М блоков п контрол  напр жени  и тока, блок 22 интерфейса, выход 23 компара тора 13, выходы Г) блоков 1 1-.1 контрол  напр жени  и тока, контролируема  электронна  схема 25 (фиг. 1). Блоки ц содержат первый дифференциальный усилитель 26, первый датчик 27 тока, первый усилитель повторитель 28, второй нормирующий преобразователь 29, первый переключа . тель 30 режимов, первый нормирующий преобразователь 31, второй 32 и третий 33 компараторы, элемент 34 2И-ИЛИ. Эталонный преобразователь 9 содер жит второй дифференциальный усилител 35, второй датчик 36 тока, второй усилитель-повторитель 37, третий нормирующий преобразователь 38,второй переключатель 39 режимов, четвертый нормирующий преобразователь 40. Устройство дл  контрол  параметров электронных схем содержит первый цифроаналоговый преобразователь 6, блок 7 управлени , соединенный первыми выходами с первыми входами первого коммутатора 5, соединенного пер выми выходами со входами первых  че ек аналоговой пам ти, вто рыми входами - со входами вторых  че ек П аналоговой пам ти, треть ми выходами - со входами третьих  че ек аналоговой пам ти, четвертьми выходами - со входами 4et 1 46 вертых  чеек П аналогорой пам Т-и . Выходы первых 4 1-4 П-1 и рторых п  чеек етналоговой пам ти соединены соответственно с первым и вторым входами соответствующих коммутаторов и уровнен, первые выходы которых соединены с первыми входами соответствующих блоков 1 1-1 контрол  напр жени  и тока. Первые, вторые, третьи, четвертые, п тые, шестой, седьмой, восьмой и дев тый выходы блока 22 интерфейса соединены соответственно со входами блока 7 управлени , с третьими входами соответствующих коммутаторов М уроэн , вторыми входами соответствующих блоков h контрол  напр жени  и тока, управл ющими входами соответствующих перек1тючателей П , первым входом эталонного преобразовател  9, первым входом второго цифрового преобразовател  15, первым входом второго коммутатора 12, первым входом первого компаратора 13 и первым входом третьего коммутатора 10. Первые, BTOpi.ie, третьи, четвертые, п тые, щестой ,седьдев тый и дес тый входы мои восьмой, блока 22 интерфейса соединены соответственно с вторыми выходами блока 7 управлени , вторыми выходами соответствующих коммутаторов И уровн , первыми выходами соответствующих блоков 1 контрол  напр жени  и тока, вторыми выходами соответствующих блоков 1 контрол  напр жени  и тока, первыми выходами соответствующих переключателей И , первым выходом эталонного преобразовател  9, первым выходом второго циф- роаналогового преобразовател  15, первьм выходом второго коммутатора 12, первым выходом третьего коммута- . тора 10 и выходом первого компаратора 13, соединенного вторым входом с выходом первого аналогового сумматора 14, третьим входом - с вторым выходом третьего коммутатора 10 и с вторым входом второго коммутатора 12, соединенного вторым выходом с Первым входом первого аналогового сумматора 14, соединенного вторым входом с вторым выходом второго ЦИФроаналогового преобразовател  15, третий вход второго коммутатора 12 соединен с вторым выходом эталонного преобразовател  9, второй вход которого соединен с третьим выхолим третьего коммутатора 10,.соединенног вторыми входами с соответствующими выходами источника 11 эталонных уров ней, третий вход эталонного преобразовател  9 соединен с первыми выходами переключателей , четвертый вход - с вторыми выходами пер ключателей . Третий и четвер тый выходы каждого из переключателей h соединены с клеммой дл  подключени  соответствующего вывода электронной схемы 25, второй и трети входы соответственно - с силовым выходом и измерительным входом 21 соответствующего блока 1 1-1 контрол  напр жени  и тока, третий и четвертый входы которого соединены с выходами соответствующих третьих .П-1 и четвер тых h  чеек аналоговой пам ти соединенных входами с соответствующими третьими и четвертыми выходами первого коммутатора 5, соединенного вторым входом с выходом второго аналогового сумматора 16, соединенного первым вхрдом через третий цифроаналоговый преобразователь 17 с пе вым выходом блока 19 пам ти, вторым входом - с выходом первого цифроаналогового преобразовател  6, соединенного первым входом через четверты цифроаналоговый преобразователь 18 с вторым выходом блока 19 пам ти, вторым входом третьим выходом блока 19 пам ти, вход которого соеди нен с первыми выходами блока 7 управ лени  . В блоке контрол  напр жени  и тока неинвертирующий выход первого дифференциального усилител  26 соединен первым входом блока , инвер тирующим входом - с первым выходом первого переключател  30 режимов, соединенного первым входом с выходом первого нормирующего преобразовател  31, соединенного первым и вторым входами соответственно с одноименными выходами первого датчика 27 тока, соединенного первым выводом с выходом первого дифференциального усилител  26, входом - с вторым входом первогб переключател  30 режимов с первым входом элемента 34 2 И-ИЛИ, с первым входом второго нормирующего преобразовател  29 и с вторым входом блока , соединенного первым выходом с третьим выходом первого датчика 27 тока, вторым выходом - с выходом элемента 34 2 И-ИЛИ, соединенного вторым и третьим входами соответственно с выходами второго 32 и третьего 33 компараторов, соединенных соответственно неинвертирующим и инвертирующим входами с третьим и четвертым входами блока , инвертирующим и неинвертирующим входами с вторым выходом первого переключател  30 режимов, соединенного третьим входом с выходом второго нормирующего преобразовател  29, соединенного вторым входом через первый усилитель-повторитель 28 С измерительным входом блока , соединенного силовым выходом с вторым вьшодом первого датчика 27 тока. В эталонном преобразователе 9 инвертирующий вход второго дифференциального усилител  35 соединен с вторым входом преобразовател  9, выход - с первым выводом второго датчика тока 36, соединенного первым и вторым выходами соответственно с первым и вторым входами третьего нормирующего преобразовател  38, соединенного выходом с первым входом второго переключател  39 режимов, соединенного первым выходом с инвертирующим входом второго дифференциального усилител  35, вторым выходом - с выходом преобразовател  9, вторым входом - с выходом четвертого нормирующего преобразовател  40, третьим входом - с первым входом второго датчика 36 тока, с первым входом четвертого нормирующего преобразовател  40, с третьим входом третьего нормирукйцего преобразовател  38 и с первым входом преобразовател  9,соединенного первым выходом с третьим выходом второго датчика 36 тока, третьим и четвертым входами - с вторым вьшодом второго датчика 36 тока и с входом второго усилител -повторител  37, соединенного выходом с. вторым входом четвертого нормирующего преобразовател  40. Устройство работает следующим образом. В режиме контрол  с помощью блоков 1 контрол  напр жений и тока выводы и и 21 , которые с помощью переключател  В попарно соединены с выводами контролируемой электронной схемы 25, задают уровни напр жений и контролируют токи в цеп х входов или задают токи нагрузки и контролируют напр жени  на выходах контролируемой электронной схемы 25. Блок 1 контрол  напр жени  и тока (фиг. 3) может работать в двух режима;х: задани  напр жени  - контро л  тока в цепи вывода электронной схемы 25; задани  тока - контрол  напр жени  в цепи вывода электронной схемы 25. В режиме задани  напр жени  - контрол  тока по командам управлени , поступающим от блока 7 через блок 22, переключатель 30 режи мов подключает к инвертирующему входу дифференциального усилител  26 сигнал с выхода первого нормирующего преобразовател  29, а к инвертирующему входу компаратора 32 и к неинве тирующему входу компаратора 33 - сиг нал с выхода нормирующего преобразовател  31. В результате осуществл етс  отрицательна  обратна  св зь по напр жению, которт  стабилизирует напр жение на выходе схемы 22 на уровне, пропорциональном напр жению уставки, подаваемому на неинвертирующий вход дифференциального усилител  26, а на выходе 24 блока 1 контро л  по вл етс  результат контрол ,  вл ющийс  логической функцией сигна лов на выходах компараторов 32 и 33, которые и производ т двупороговое сравнение напр жени  на выходе нормирующего преобразовател  31, пропорционального току в цепи вывода контролируемой электронной схемы 25, с граничными напр жени ми. В режиме задани  тока - контрол  напр жени  по командам управлени  переключатель 30 режимов подключает инвертирующему входу дифференциального усилител  26 сигнал с выхода нормирующего преобразовател  31, а к инвертирующему входу компаратора 32 и к неинвертирующему входу компаратора 33 - сигнал с выхода нормирую щего преобразовател  29. В результате действи  отрицательной обратной св зи ток в цепи силовых выводов )1 , как и в цеп х выводов контролируемой электронной схемы 25, стабилизируетс  на уровне, пропорцио нальном напр жению уставки, подаваемому на неинвертирующий вход дифференциального усилител  26, а на выходе 24 блока 1 по вл етс  результат 1контрол ,  вл ющийс  логической функцией результата сравнени  напр  жени , пропорционального напр жению на выводе 21 (равного напр жению на выходе контролируемой электронной схемы 25) с граничным напр жением. Формирование нормированных напр жений уставок, задаваемых на неинвертирующий вход усилител  26, и напр жений граничных уставок, задаваемых на неинвертирующий вход компаратора 32 и инвертирующий вход компаратора 33, производитс  с помощью блока 7 управлени , блока 19 пам ти, цифроаналоговой пам ти и П. Эти блоки и элементы взаимодействую: следующим образом. Под управлением блока 7 управлени  цифрова  информаци  из блока 19 пам ти последовательно подаетс  на вход данных цифроаналогового преобразовател  6 так, что на его выходе последовательно в течение определенного отрезка времени воспроизвод тс  уровни напр жени , соответствующие уровн м, напр жени  уставок и напр жени м граничных уставок дл  каждого блока 1 контрол  напр жени  и тока. Синхронно с выдачей данных на вход цифроаналогового преобразовател  6 блок 7 управлени  переключает коммутатор 5 таким образом, что на вход каждого элемента и аналоговой пам ти каждого блока h в течение определенного отрезка времени подаетс  соответствующее установившеес  напр жение, которое запоминаетс  этим элементом. Процесс воспроизведени  аналоговой информации на выходах элементов -2 1 и И аналоговой пам ти повтор етс  периодически - таким образом, что на выходах этих элементов всегда присутствует напр жение необходимого уровн , соответствующее напр жению уставки (элементы 4 1-4-h) или напр жению граничных уставок контролируемого параметра (элементы ). В соответствии с фиг. 1 уровни напр жений :уставок задавав-, мого на схему 22 параметра (напр жени  или тока), подаваемые на инвертирующий вход усилител  26 блока 1, коммутируютс  с помощью коммутатора 3 уровней, что может использоватьс , например, дл  быстрой смены задаваемого на вход контролируемой электронной схемы 12 напр жени  с уровн  логического О до уровн  логической 1, или наоборот.
В 1 роцессе контрол  электронной схемы 25 возникают погрешности, причиной которых  вл ютс  погрешности в цеп х задани  воздействий и в цеп х контрол  параметров на ее выводах . Источниками указанных погрешностей  вл ютс  погрешности цифроаналогового преобразовател  6, сумматора 16, коммутатора 5, элементов n и аналоговой пам ти , коммутатора 3, блоков контрол  напр жений и токов.
Аддитивна  и мультипликативна  составл ющие общих погрешностей в цеп х задани  и контрол  в режиме контрол  компенсируютс  путем внесени  поправок по смещению и коэффициенту передачи цифроаналогового преобразовател  6 следующим образом. В каждом такте занесени  информации в элементы и аналоговой пам ти нар ду с выдачей данных на информационный вход цифроаналогового преобразовател  6 из блока 19 пам ти под управлением блока 7
управлени  извлекаютс  и подаютс  на информационные входы цифроаналоговых преобразователей 17 и 18 коды поправок соответственно по смещению и коэффициенту передачи, соответству ющие номеру канала и режиму программируемой цепи. Выходное напр жение цифроаналогового преобразовател  17 с помощью аналогового сумматора 16 суммируетс  с выходным напр жением цифроаналогового преобразовател  6, а выходное напр жение цифроаналогового преобразовател  18 подаетс  на вход опорног напр жени  цифроаналогового преобраз вател  6, и тем самым определ ет его коэффициент передачи. Коды поправок по смешению и коэффициенту передачи определ ютс  и занос тс  в блок 19 пам ти в режиме калибровки следующим образом. В режиме калибровки определ ютс  коды поправок, которые необходимо подать на информационные входы цифро аналоговых преобразователей 17 и 18, чтобы скомпенсировать соответственно аддитивные и мультипликативные составл ющие погрешности системы в цеп х элементов задани  и контрол  параметров на выводах контролируемой электронной схемы 25. Коды поправок запоминаютс  в блоке 19 пам ти. В режиме контрол  коды поправок из блока 19
пам ти записываютс  в цифроаналоговые преобразователи 17 и 18. При этом передаточна  характеристика цифроаналогового преобразовател  6 оказьгоаетс  скорректированной таким образом, что при записи аналогового уровн  в элементах И и аналоговой пам ти погрешности соответствующей цепи задани  уставок или
контрол  параметров оказываютс  скомпенсированными .
Калибровка системы производитс  по эталонным уровн м на выходах источника 11 эталонных уровней. При
этом сначала калибруетс  компаратор 13 с помощью цифроаналогового преобразовател  15, а затем по эталонным уровн м источника 11 эталонных уровней с помощью эталонного преобразовател  9 калибруютс  элементы задани  уставок и контрол  параметров контролируемой электронной схемы 25.
Калибровка компаоатора 13 заключаетс  в определении поправки, компенсипо командам, поступающ1гм от блока 7 через блок 22, коммутатор 10 подключает к первому входу компаратора 13 от источника 11 эталонных уровней 25 рующей его смещение нул . При этом эталонный уровень нул , поступающий одновременно на вход коммутатора 12, который подключает этот уровень ко входу аналогового сумматора 14. По командам от блока 7 через блок 22 выходное напр жение цифроаналогового преобразовател  15 измен ют определенным образом (например, при помощи последовательных приближений) до тех пор, пока компаратор 13 на выходе 23 не зафиксирует равенстбо выходного напр жени  аналогового сумматора 14 эталонному уровню. Поправка, компенсирующа  смещение нул  компаратора, запоминаетс  в цифроаналоговом преобразователе 15. На этом процесс калибровки компаратора 1.3 заканчиваетс . В режиме калибровки цепи задачи воздействи  на выводы контролируемой электронной схемы.25 по командам управлени , постучтающим из блока 22, переключатели n поочередно отключают силовые выходы и измерительные входы каждого из блоков n контрол  напр жени  и тока от вывода электронной схемы 25 и подключают один силовой вькод 20, и один измерительный вход 21 к первому и второму входам 3 эталонногс5 преобразовател  9 трансли рует напр жение (ток) со своих входов на вход коммутатора 12. Послед- НИИ подключает выход эталонного преобразовател  9 ко входу аналогово . го сумматора 14. При калибровке цепи элементов задани  воздействий на контролируемую электронную схему 25 сначала определ ют поправку, компенсирующую c ;eщeниe нул  в цепи задани  (аддитивную составл ющую погрешности), а затем поправку, компенсирующую погрешность коэффициента передачи напр жени  или тока (мультипликативную составл ющую погрешности ) цепи элементов задани  параметров контролируемой электронной схемы 25. Поэтому в процессе калибровки по командам управлени , поступающим от блока 7 через блок 22 управлени , коммутатор 10 подключает поочередно к входу компаратора 13 равные нулю или отличные от нул  эталонные уровни от источника 11. На информационный вход цифроаналогового преобразовател  6 подают код информации , соответствующий значению эталонного уровн , подключенного к вход компаратора 13. Затем определенным образом (например, при помощи последовательных приближений) на информационные входы цифроаналогового преобразовател  17 (при компенсации аддитивной составл ющей погрешности) или цифроаналогового преобразовател  18 (при компенсации мультипликативной составл ющей погрешности) подают коды информации до тех пор, пока компаратор 13 не зафиксирует ра венство напр жений на своих входах. Коды информации, присутствующие при этом на информационных входах цифроаналоговых преобразователей 17 и 18, и  вл ютс  кодами поправок компенсирующими аддитивную и мультипликативную погрешности соответствующей цепи эл эментов задани  воздейст ви , наход щейс  в определенном per жиме. Эти коды поправок запоминаютс  в блоке 19 пам ти. Коды поправок учитывают погрешности , вносимые элементами, составл ющими цепь задани : цифроаналоговым преобразователе 6, аналоговым сумматором 16, коммутатором 15, эле ментами И аналоговой пам ти, коммутатором 3 уровн  и элементами. блока 1 контрол  напр жени  и тока. А В режиме калнСфовки цепей элементов контрол  параметров контролируемой электронной схемы 25 по командам управлени , поступающим от блока 5 через блок 22, переключатели м поочередно отключают силовой 20 п выходы и измерительный 21 h выходы блока 1 контрол  напр жени  и тока от вывода контролируемой электронной схемы 25 и подключают их к первому и второму входам эталонного преобразовател  9. В этом режиме эталонный преобразователь 9 по сигналам блока 7 задает через переключатель 8 в блок 1 1 ток (в случае , если блок 1 вырабатывает на выходе 20 i напр жение) или напр жение (в случае, если блок вырабатывает на выходе 20 i ток). При калибровке цепей элементов контрол  параметров электронной схемы 25 сначала определ етс  поправка, компенсирующа  смещени  нул  в цепи контрол  (аддитивна  составл юща  погрешности), а затем - поправка, компенсирующа  погрешность коэффициента передачи напр жени  или тока (мультипликативна  составл юща  по-, грешности) цепи элементов контрол  параметров контролируемой электронной схемы 25, поэтому в процессе калибровки по командам управлени , поступающим из блока 22 от блока 7, коммутатор 10 подключает поочередно к входу эталонного преобразовател  9 равные нулю или отличные от нул  эталонные уровни от источника 11. Эталонный преобразователь 9 пре образует эти уровни и задает соответственно этим уровн м эталонные уровни напр жени  или тока на силовой выход 20 1 и измерительный вход блока контрол  напр жени  и тока. Блок 1 1 контрол  н 1пр жени  и тока содержит два компаратора, подлежащих проверке: компаратор 32 и компаратор 33. Поэтому калибровку осуществл ют поочередно, сначала по одному граничному напр жению, а затем по другому. При этом дл  того, чтобы при калибровке одного из компараторов , например компаратора 32, другой компаратор, например компаратор 33, не оказывал вли ни  на результат, на вход второго компаратора , например компаратор 33, заранее задают такое граничное напр жение, чтобы он посто нно находилс  в состо нии Годен. На информационный вход цифроанал гового преобразовател  6 подают KO;I информации, соответствующий значени эталонного уровн , подключенного к входу эталонного преобразовател  9 от блока 11 через блок 10. Затем оп деленным образом, например, при помощи последовательных приближений на информационные входы цифроаналогового преобразовател  17 (при компенсации аддитивной составл ющей погрешности) или цифроаналогового преобразовател  18 (при компенсации мультипликативной составл ющей погрешности ) подают коды информации до тех пор, пока провер емый Ромпаратор 32 (или 33) блока 1 контрол  напр жени  и тока не зафиксирует равенство напр жений на своих входа Коды информации, присутствующие при этом на информационных входах цифро аналоговьгх преобразователей 17 и 18 и  вл ютс  кодами поправок, компенсирующих , аддитивную и мультипликативную погрешности соответствующей цепи элементов- контрол  параметров, наход щейс  в заданном режиме. Эти коды поправок запоминаютс  в блоке 19 пам ти. Коды поправок учитывают погрешности, вносимые элементами, составл ющими цепь контрол : цифроаналоговым преобразователем 6, аналоговым сумматором 16, коммутатором 5, элементами i аналоговой пам ти, элементами блока 1 контрол  напр жени  и тока. Эталонный преобразователь 9 (фиг работает в двух режимах: в режиме задани  эталонного тока в цепи выводов , или в режиме ни  напр жени  в цепи выводов 20 i 21 1 . Задание тока и напр ;жени  в цепи выводов 20 i , блока 1 i необходимо при калибровке цепей элементов измерени  параметров схемы 25, например при калибровке компараторов 32, 33, и при калибровке цепей задани  воздей ствий. В режиме задани  тока по командам управлени  от блока 7 через блок 25 переключатель 39 режима раб ты подключает к инвертирующему вход дифференциального усилител  35 выход нормирующего преобразовател  38, а к выходу блока 9 - выход нормирующего преобразовател  40. Следовательно , на выходе блока 9 формируетс  в этом случае пронормированньш сигнал , пропорциональный напр жению, выдаваемому блоком и выводах 20 t , , а в цепи этих выводов задаетс  ток, определ емый напр жением на неинвертирующем входе усилител  26. В режиме задани  напр жени  по командам от блока 7 через блок 25 переключатель 39 режима работы подключает к инвертирующему i входу дифференциального усилител  35 выход нормирующего преобразовател  38. В этом случае на выходе блока 9 имеетс  нормированный сигнал, пропорциональный току в цепи выводов , блока 1 i , а на выводы 20 1 , задаетс  напр жение, определ емое напр жением на неинвертирующем входе усилител  35. Таким образом, предложенна  многоканальна  система контрол  параметров электронных схем обеспечивает повьш ение достоверности результатов контрол  путем повышени  точности формировани  сигналов на выводах контролируемой электронной схемы 25. Предлагаема  система позвол ет корректировать погрешности, причиной которых  вл ютс  погрешности аналоговых сумматоров 14 и 16, коммутато- ров 3, 5, 10, 12, элементов , аналоговой пам ти, блока 1 контрол  напр жени  и тока, компа- .. .ратора 13, цифроаналогового преобразовател  6, дл  всех блоков 1 и любых граничных значений, по любому выходному параметру. В итоге погрешности контрол  и задани  параметров определ ютс  погрешност ми только эталонного преобразовател  9, источника 11 эталонных уровней, которые  вл ютс  общими л  системы и должны удовлетвор ть повьщ1енным требовани м по погрешност м , тогда как в известном устройстве повьшгенным требовани м должны удовлетвор ть все блоки 1 контрол  апр жени  и тока.
о

Claims (3)

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПАРАМЕТРОВ ЭЛЕКТРОННЫХ СХЕМ, содержащее первый цифроаналоговый преобразователь, блок управления, соединенный первыми выходами с первыми входами первого коммутатора, соединенного первыми выходами с входами первых ячеек аналоговой памяти, вторыми выходами - с входами вторых ячеек аналоговой памяти, третьими выходами - с входами третьих ячеек аналоговой памяти, четвертыми выходами - с входами четвертых ячеек аналоговой памяти, при этом выходы первых и вторых ячеек аналоговой памяти соединены соответственно с первым и вторым входами соответствующих коммутаторов уровней, первые выходы которых соединены с первыми входами соответствующих блоков контроля напряжения и тока, отличающееся тем, что, с целью повышения достоверности результатов контроля, в устройство введены блок памяти, блок интерфейса, второй, третий и четвертый цифроаналоговые преобра* зователи, первый и второй аналоговые сумматоры, второй и третий коммутаторы, первый компаратор, переключатели, источник эталонных уровней и эталонный преобразователь, причем первые, вторые, третьи, четвертые, пятые, шестой, седьмой, восьмой и девятый выходы блока интерфейса соединены соответственно с входами блока управления, с третьими входами соответствующих коммутаторов уровня, вторыми входами соответствующих блоков контроля напряжения и тока, управляющими входами соответствующих переключателей, первым входом эталонного преобразователя, первым входом второго цифроаналогового преобразователя, первым входом второго коммутатора, первым входом первого компаратора и первым входом третьего коммутатора, первые, вторые, третьи, четвертые, пятые, шестой, седьмой, восьмой, девятый и десятый входы блока интерфейса соединены соответственно с вторыми выходами блока управления, вторыми выходами соответствующих коммутаторов уровня, перЪыми выходами соответствующих блоков контроля напряжения и тока, вторыми выходами соответствующих блоков контроля напряжения и тока, первыми выходами соответствующих переключателей, первым выходом эталонного преобразователя, первым выходом второго цифроаналогового преобразователя, первым выходом второго коммутатора, первым выходом третьего коммутатора й выходом первого компаратора, соединенного вторым входом с выходом первого аналогового сумматора, третьим входом - с вторым выходом третьего коммутатора и с вторым входом второго коммутатора, соединенного вторым выходом с первым входом первого аналогового сумматора, соединенного вторым входом с вторым выходом второго цифроаналогового преобразователя, третий вход второго коммутатора соединен с вторым выходом эталонного преобразователя, второй вход которого соединен с третьим выходом третьего коммутатора, соединенного вторыми входами с соответствующими выходами источника эталонных уровней, третий вход эталонного преобразователя соединен с первыми выходами переключателей, четвертый вход - с вторыми выходами переключателей, третий и четвертый выходы каждого из переключателей соединены с клеммой для подключения соответствующего вывода контролируемой электронной схемы, второй и третий входы соответственно - с силовым выходом и измерительным входом соответствующего блока контроля напряжения и тока, третий и четвертый входы которого соединены с выходами соответствующих третьих и четвертых ячеек аналоговой памяти, соединенных входами с соответствующими третьими и четвертыми выходами первого коммутатора, соединенного вторым входом с выходом второго аналогового суМматора, соединенного первьвч входом через третий цифроаналоговый преобразователь с первым выходом блока памяти, вторым входом - с выходом первого цифроаналогового преобразователя, соединенного первым входом через четвертый цифроаналоговый преобразователь с вторым выходом блока памяти, вторым входом - с третьим выходом блока памяти, вход которого соединен с первым выходом блока управления.
2. Устройство по π. 1, отличающееся тем, что, блок контроля напряжения и тока содержит первый дифференциальный усилитель, соединенный неинвертирующим входом с первым входом блока, инвертирующим входом - с первым выходом первого переключателя режимов, соединенного первым входом с выходом первого нормирующего преобразователя, соединенного первым и вторым входами соответственно с одноименными выходами первого датчика тока, соединен ного первым выводом с выходом первого дифференциального усилителя, входом - с вторым входом первого переключателя режимов, с первым входом элемента 2 И-ИЛИ, с первым входом второго нормирующего преобразователя и с вторым входом блока, соединенного первым выходом с третьим выходом первого датчика тока, вторым выходом -с выходом элемента 2 И-ИЛИ, соединенного вторым и третьим входами соответственно с выходами второго и третьего компараторов, соединенных соответственно неинвертирую- < щим и инвертирующим входами с третьим и четвертым входами блока, инвертирующим и неинвертирующим входами - с вторым выходом первого переключателя режимов, соединенного третьим входом с выходом второго нормирующего преобразователя, соединенного вторым входом через первый усилитель-повторитель с измерительным входом блока, соединенного силовым выходом с вторым выводом первого датчика тока.
3. Устройство по π. 1, отличающееся тем, что эталонный преобразователь содержит второй дифференциальный усилитель, соединенный неинвертирующим входом с вторым входом преобразователя, выходом - с первым выводом второго датчика тока, соединенного первым и вторым выходами соответственно с первым и вторым входами третьего нормирующего преобразователя, соединенного выходом с первым входом второго переключателя режимов, соединенного первым выходом с инвертирующим входом второго дифференциального усилителя, вторым выходом - с выходом преобразователя, вторым входом - с выходом четвертого нормирующего преобразователя, третьим входом - с первым входом второго датчика тока, с первым входом четвертого нормирующего преобразователя , с третьим входом третьего нормирующего преобразователя и с первым входом преобразователя, соединенного первым выходом -с третьим выходом второго датчика тока, третьим й четвертым входами - с вторым выводам второго датчика тока и с входом второго усилителя-повторителя, соединенного выходом с вторым входом четвертого нормирующего преобразователя.
1 ill:
SU823483888A 1982-07-08 1982-07-08 Устройство дл контрол параметров электронных схем SU1112324A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823483888A SU1112324A1 (ru) 1982-07-08 1982-07-08 Устройство дл контрол параметров электронных схем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823483888A SU1112324A1 (ru) 1982-07-08 1982-07-08 Устройство дл контрол параметров электронных схем

Publications (1)

Publication Number Publication Date
SU1112324A1 true SU1112324A1 (ru) 1984-09-07

Family

ID=21026772

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823483888A SU1112324A1 (ru) 1982-07-08 1982-07-08 Устройство дл контрол параметров электронных схем

Country Status (1)

Country Link
SU (1) SU1112324A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Многоканальна система контрол параметров электронных схем. Электронна промышленность, 1980, № 6, с. 24, рис. 5. 2. Патент US № 3622876, кл. 324/73, 1971 (прототип). *

Similar Documents

Publication Publication Date Title
US4066919A (en) Sample and hold circuit
US5272449A (en) Vertical amplifier system for multitrace oscilloscope and method for calibrating the same
KR20050016227A (ko) D/a 변환 회로를 사용하여 전압 트리밍하는 전압 생성회로 및 전압 생성 방법
JPH05267960A (ja) 集積回路の出力回路
SU1112324A1 (ru) Устройство дл контрол параметров электронных схем
US5298898A (en) Digital to analog converter with digital correction circuitry
US3764922A (en) Amplifier offset compensation arrangement
US4369432A (en) Auto-calibrated D-A converter
US4445111A (en) Bi-polar electronic signal converters with single polarity accurate reference source
EP0135214B1 (en) Apparatus for measuring a temperature
US4591855A (en) Apparatus for controlling a plurality of current sources
US4493990A (en) Apparatus for automatically adjusting a deflection unit
JP3884257B2 (ja) 信号検出方法,その装置,計算機,コンピュータプログラム,記録媒体
US4394743A (en) Tone generation method and apparatus using stored reference calibration coefficients
JPS609724Y2 (ja) ディジタル・サ−ボ機構
KR20000056025A (ko) 피엘씨 시스템의 아날로그 입력 회로 및 그의 제어 방법
SU1324114A1 (ru) Цифроаналоговый преобразователь и способ его настройки
SU1059675A1 (ru) Автоматический корректор
SU1432480A1 (ru) Измерительно-усилительный орган программируемого стабилизирующего источника питани
SU1760533A1 (ru) Устройство дл питани нагрузок стабилизированным напр жением посто нного тока
SU1334132A1 (ru) Стабилизатор посто нного напр жени
JPS63121320A (ja) 誤差補正回路付da変換器
SU635616A1 (ru) Преобразователь напр жение-код
SU1325519A1 (ru) Демультиплексорный решающий усилитель
SU1126883A1 (ru) Логарифмический преобразователь сопротивлени