SU1107741A1 - Балансный смеситель - Google Patents

Балансный смеситель Download PDF

Info

Publication number
SU1107741A1
SU1107741A1 SU823422546A SU3422546A SU1107741A1 SU 1107741 A1 SU1107741 A1 SU 1107741A1 SU 823422546 A SU823422546 A SU 823422546A SU 3422546 A SU3422546 A SU 3422546A SU 1107741 A1 SU1107741 A1 SU 1107741A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
signal
key
keys
inputs
Prior art date
Application number
SU823422546A
Other languages
English (en)
Inventor
Ю.Н. Порциг
Е.Ц. Мительман
А.В. Киселев
Original Assignee
Предприятие П/Я Р-6693
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6693 filed Critical Предприятие П/Я Р-6693
Priority to SU823422546A priority Critical patent/SU1107741A1/ru
Application granted granted Critical
Publication of SU1107741A1 publication Critical patent/SU1107741A1/ru

Links

Landscapes

  • Amplitude Modulation (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

БАЛАНСНЫЙ СМЕСИТЕЛЬ, содержащий четыре ключа, сигнальные входы первого и второго из которых через первый конденсатор соединены с выходом источника модулирующего сигнала к выходу первого ключа,  вл ющемус  одним выходом балансного смесител , подключен выход третьего ключа, а к выходу второго ключа,  вл ющемус  другим выходом балансного смесител , подключен выход четвертого ключа. при этом управл ющие входы первого и четвертого, а также второго и третьего ключей попарно объединены и подключены к парафазным выходам гетеродина, отлич ающий с  тем, что, с целью снижени  уровн  составл ющей частоты гетеродина в выходном сигнале, в него введены источник посто нного напр жени , два делител  напр жени  и второй конденсатор, включенный между объединенными сигнальными входами третье го и четвертого ключей и общей Iшiнoй при этом первый делитель напр жени  включен между выходом источника посто нного напр жени  и сигнальными входами первого и.второго ключей, (Л а второй делитель напр жени  выполнен регулируемом и включен между выходом источника посто нного напр жени  и сигнальными входами третьего и четвертого ключей.

Description

ч vl
Изобретен1-(е относитс  к радиотехнике и может быть использовано в устройствах с амплитудной или одно полосной модул цией с подавленной несущей.
Известен балансный смеситель, выполненный по бестрансформаторной схеме, содержащий четыре переключающих элемента, диагонали односторонней проводимости которых подключены к парафазным выходам гетеродина, к одной из диагоналей двусторонней проводимости подключен источник модулирующего сигнала, а к другой - выхо балансного смесител  lj ,
Недостатком этого балансного смесител   вл етс  отсутствие компенсации разброса параметров переклю ,чающих элементов, что приводит к раз балансу схемы и недостаточному подавлению составл ющей частоты гетеродина в выходном сигнале.
Наиболее близким техническим решением  вл етс  балансный смеситель , содержащий четыре ключа, сигнальные входы первого и второго из которых через первый конденсатор соединены с источником модулирующего сигнала, к выходу первого ключа,  вл ющемус  одним выходом балансного смесител , подключен выход третье го ключа, а к выходу второго ключа,  вл ющемус  другим выходом балансного смесител , подключен выход четвертого ключа, при этом управл ющие входы первого и четвертого, а также второго и третьего ключей попарно объединены и подключены к парафазным выходам гетеродина, сигнальные входы третьего и четвертого ключей объединены и соединены с общей шиной источника модулирующего сигнала и гетеродина 2 .
Недостатком известного балансного смесител   вл етс  наличие составл ю щей частоты гетеродина в выходном сигнале, обусловленное разбалансом схемы из-за разброса лараметров ключей .
Цель изобретени  - снижение уровн  составл ющей частоты гетеродина в выходном сигнале.
Поставленна  цель достигаетс  тем, что в балансный смеситель, содержащий четыре ключа, сигнальные входы первого и второго из которых через первый конденсатор соединены с выходом источника модулирующего
сигнала, к выходу первого ключа,  вл ющемус  одним выходом балансного смесител , подключен выход третьего ключа, а к выходу второго ключа,  вл ющемус  другим выходом балансного смесител , подключен выход четвертого ключа, при этом управл ющие входы первого и четвертого, а также второго и третьего ключей попарно обтэединены и подключены к парафазным выходам гетеродина, введены источник посто нного напр жени , два делител  напр жени  и второй конденсатор, включенный между объединенн лмтсигнальными входами третьего и четвертого ключей и общей шиной, при этом первый делитель напр жени  включен между выходом источника посто Е ного напр же ги  и сигнальР1ыми входами первого и второго ключей, а второй де1П1тель напр жени  выполнен регулируемым и включен между выходом источника посто нного напр жени  и сигнальными входами третьего и четвертого ключей.
На чертеже приведена структурна  электрическа  схема балансного смесител  .
Балансный смеситель содержит пер;вый , второй, третий и четвертый ключи 1,2,3 и 4, гетеродин 5, источник 6 модулируюп его сигнала, источник 7 посто нного напр жени , первый и второй делитель напр жени  8 и 9, первый и второй конденсаторы 10 и 11
Балансный смеситель работает следующим образом.
С парафазных выходов гетеродина 5 сигнал несущей частоты поступает на управл ющие входы соответственно первого и четвертого, второго и третьего ключей 1, 4 и 2,.3, которые могут быть выполнень двунаправленными. На сигнальные входы первого и второго ключей 1 и 2 через первый конденсато 10 поступает напр жение от источника 6 модулируюпдего сигнала. Сигнальные входы третьего и четвертого ключей 3 и 4 смещены посто нным напр жением от источника 7 через второй делитель напр жени  9. Сигнальные входы первого и второго ключей 1 и 2 также смещены посто нным напр жением от источника 7 через первый делитель напр жени  8. .Регулировкой второго делител  напр жени  9 обеспечивают равенство напр жени  смещени  на сигнальных входах всех ключей 1 - 4
и тем обеспечивают балансировку балансного смесител . Модул ци  сигнала гетеродина 5 напр.жением от источника 6 модулирующего сигнала осуществл етс  за счет коммутации мо/ дулирующего сигнала в положительные полупериоды сигнала гетеродина 5 к выходу балансного смесител  в первом ключе 1 и к выходу второго делител  напр жени  9, соединенному с общей шиной через второй конденсатор 11, в четвертом ключе 4.
Аналогично происходит коммутаци  модулирующего сигнала в отрицательные полупериоды сигнала гетеродина 5 во втором и третьем ключах 2 и 3. В этих ключах модулирующий сигнал коммутируетс  сигналом гетеродина 5, противофазным тому, который поступает на управл ющие входы первого и четвертого ключей 1 и 4.
Складыва сь, два выходных сигнала первого и второго ключей 1 и 2 дают на нагрузке, подключенной к выходам балансного смесител , амплитудномодулированный сигнал с подавленной составл ющей несущей частоты гетеро дина 5.
Посто нное смещение на сигнальных входах ключей смещает нулевой уровень модулирующего сигнала, так что в отрицательные его полупериоды на сигнальные входы первого и второго ключей 1 и 2 этот сигнал проходит с положительным уровнем. Регулировкой вто
рого делител  напр жени  9, т.е. изменением напр жени  смещени  на сигнальных входах третьего и четвертого ключей 3 и 4, компенсируетс  различие в сопротивлени х ключей Таким образом, обеспечиваетс  симметрирование балансного смесител  и, тем самым, снижение уровн  составл ющей частоты гетеродина 5 в выходном сигнале.
Источник 6 модулирующего сигнала может быть как симметричным, так и несимметричным. В первом случае один из его выходов соедин етс  с общей шиной, а во втором - включени источника 6 выгл дит так, как показно на чертеже. Первый конденсатор 1 служит дл  разв зки источника 6 модулирующего сигнала по посто нному току.
I
Балансный смеситель обеспечивает высокую повтор емость, поскольку балансировка в нем очень проста, а также высокую технологичность ввиду отсутстви  трансформаторов, что позвол ет реализовать его в виде микросборки или интегральной микросхемы. Балансный смеситель обеспечивает высокий уровень подавлени  сигнала несущей частоты благодар  возможности очень точной его балансировки и может быть использован как дл  модул ции , так и дл  демодул ции сигнала .

Claims (1)

  1. БАЛАНСНЫЙ СМЕСИТЕЛЬ, содержащий четыре ключа, сигнальные входы первого и второго из которых через первый конденсатор соединены с выходом источника модулирующего сигнала, к выходу первого ключа, являющемуся одним выходом балансного смесителя, подключен выход третьего ключа, а к выходу второго ключа, являющемуся другим выходом балансного смесителя, подключен выход четвертого ключа, при этом управляющие входы первого и четвертого, а также второго и третьего ключей попарно объединены и подключены к парафазным выходам гетеродина, отлич ающий с я тем, что, с целью снижения уровня составляющей частоты гетеродина в выходном сигнале, в него введены источник постоянного напряжения, два делителя напряжения и второй конденсатор, включенный между объединенными сигнальными входами третье го и четвертого ключей и общей шиной, при этом первый делитель напряжения включен между выходом источника пос- _ тоянного напряжения и сигнальными 3 входами первого и.второго ключей, а второй делитель напряжения выполнен регулируемым и включен между выходом источника постоянного напряжения и сигнальными входами третьего и четвертого ключей.
    SU ..1107741
SU823422546A 1982-04-13 1982-04-13 Балансный смеситель SU1107741A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823422546A SU1107741A1 (ru) 1982-04-13 1982-04-13 Балансный смеситель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823422546A SU1107741A1 (ru) 1982-04-13 1982-04-13 Балансный смеситель

Publications (1)

Publication Number Publication Date
SU1107741A1 true SU1107741A1 (ru) 1985-04-30

Family

ID=21006416

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823422546A SU1107741A1 (ru) 1982-04-13 1982-04-13 Балансный смеситель

Country Status (1)

Country Link
SU (1) SU1107741A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 308479, кл. Н 03 С 1/54, 1969. 2. Патент US № 3212013, . кл. 328-133, 1965 (прототип). *

Similar Documents

Publication Publication Date Title
JP2718677B2 (ja) 光ヘテロダイン受信機
SE7908774L (sv) Automatisk finavstemningskrets
GB674802A (en) Improvements in or relating to electrical apparatus for comparing the phases of two alternating voltages
FI892081A (fi) Kvadratuurivastaanotin
US4599743A (en) Baseband demodulator for FM and/or AM signals
US4677690A (en) Baseband demodulator for FM and/or AM signals
US3707329A (en) Apparatus for electronically analyzing modulated light beams
SU1107741A1 (ru) Балансный смеситель
KR880006911A (ko) 직접 혼합 동기 수신기
US5285120A (en) Broadband phase splitter
GB1160603A (en) Improvements in or relating to Transistorised Modulatable Oscillation Generators, Demodulators, Phase Detectors and Frequency Shifters
SU1246046A1 (ru) Способ измерени времени задержки
SU1480091A1 (ru) Частотный дискриминатор СВЧ
GB863585A (en) Improvements in or relating to tunable discriminator circuits
SU1285557A1 (ru) Преобразователь частоты
US3601715A (en) Transformerless double-balanced modulator apparatus
GB595602A (en) Improvements in or relating to phase modulation detectors
EP0023735A1 (en) Circuit arrangement for comparing two alternating voltages of the same frequency
SU1107267A1 (ru) Балансный фазовый детектор с квадратурным выходом
SU443454A1 (ru) Двойной балансный модул тор
GB648622A (en) Improvements in angle modulation detector circuits
SU1247783A1 (ru) Устройство дл измерени парциальных продуктов модул ции
SU1529407A1 (ru) Смеситель с фазовым подавлением зеркального канала
SU788024A1 (ru) Одноканальное устройство сравнени фаз
SU1543535A1 (ru) Модул тор