SU1107342A2 - Система передачи телевизионного сигнала с помощью дифференциальной импульсно-кодовой модул ции - Google Patents

Система передачи телевизионного сигнала с помощью дифференциальной импульсно-кодовой модул ции Download PDF

Info

Publication number
SU1107342A2
SU1107342A2 SU833542061A SU3542061A SU1107342A2 SU 1107342 A2 SU1107342 A2 SU 1107342A2 SU 833542061 A SU833542061 A SU 833542061A SU 3542061 A SU3542061 A SU 3542061A SU 1107342 A2 SU1107342 A2 SU 1107342A2
Authority
SU
USSR - Soviet Union
Prior art keywords
block
input
output
switch
distorted
Prior art date
Application number
SU833542061A
Other languages
English (en)
Inventor
Нодари Георгиевич Харатишвили
Тамаз Александрович Векуа
Гиви Гедеванович Мурджикнели
Карло Николаевич Сулханишвили
Original Assignee
Грузинский Ордена Ленина И Ордена Трудового Красного Знамени Политехнический Институт Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Грузинский Ордена Ленина И Ордена Трудового Красного Знамени Политехнический Институт Им.В.И.Ленина filed Critical Грузинский Ордена Ленина И Ордена Трудового Красного Знамени Политехнический Институт Им.В.И.Ленина
Priority to SU833542061A priority Critical patent/SU1107342A2/ru
Application granted granted Critical
Publication of SU1107342A2 publication Critical patent/SU1107342A2/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

СИСТЕМА ПЕРЕДАЧИ ТЕЛЕВИЗИОННОГО СИГНАЛА С ПОМОЩЬЮ ДИФФЕРЕНЦИАЛЬНОЙ ИМПУЛЬСНО-КОДОВОЙ МОДУЛЯЦИИ по авт. св. № 987854, отличающа с  тем,что, с целью повышени  помехоустойчивости, на приемной стороне введены второй блок обнаружени  искаженных элементов изображени , второй блок формирователей импульсов коммутации, шеста  лини  задержки и третий коммутатор каналов, при этом выход первого блока обнаружени  искаженных элементов изображени  соединен с первым входом второго формировател  управл ющих импульсов через третий коммутатор каналов , второй блок обнаружени  искаженных элементов изображени  и второй блок формирователей импульсов ком-. мутации включены последовательно между выходом преобразовател  кода и вторым входом третьего коммутатора каналов, шеста  лини  задержки включена между выходом второго блока обнаружени  искаженных элементов изображени ,второй вход которого соединен с выходом первого коммутатора (Л каналов, и третьим входом треть;его коммутатора каналов, а второй выход второго блока формирователей импульсов коммутации подключен к выходу формировател  импульсов коммутации. S

Description

САЭ 4:
to Изобретение относитс  к средствам св зи и может быть использовано при построении цифровых и видеотелефонных систем. По основному авт. св. № 987854 известна система передачи телевизион ного сигнала с помощью дифференциаль ной импульсно-кодовой модул ции г со держаща  на передающей стороне вычи тающее устройство, выход которого со динен с входом квантующего устройст ва, к выходу которого подключен вход преобразовател  кодов, при этом на первый вход вычитаадего устройства подключен выход приемника изображени , а второй вход вычитающего устройства соединен с первым входом сум матора и с выходом умножител , вход умножител  через линию задержки подключен к выходу сумматора, а на при емной стороне - сумматор, к выходу которого через элемент задержки подключен вход умножител , и преобразователь кода, вход которого соединен с выходом приемного устройства, а также на передающей стороне - коммутатор каналов, блок запрэта и формирователь управл ющих импульсов, причем первый вход коммутатора каналов соединен с первым входом суммато ра, второй вход коммутатора каналов подключен к выходу квантующего устройства , а выход коммутатора каналов к входу передающего устройства, первый вход блока запрета .к выходу преобразовател  кодов, второй вход блока запрета - к выходу формировате л  управл ющих импульсов, а выход блока запрета соединен с вторым входом сумматора, причем второй вход блока запрета соединен с третьим входом коммутатора каналов, а также на приемной стороне блок обнаружени  ошибок, первый и второй коммутаторы каналов, сдвиговый регистр, первый блок запрета, первый формирователь управл ющих импульсов и формирователь длительности импульсов коммутации, причем первый вход блока обнаружени  ошибок соединен с выходом приемно1о устройства, а другой его вход подключен к выходу умножител  и к первому входу первого коммутатора каналов, выход которого сое динен с первым входом.сумматора, вто рой вход сумматора соединен через первый блок запрета с выходом преобразовател  кодов, а выход сумматора подключен к входу сдвигового регистра , первый выход которого соединен с первым входом второго коммутатора каналов, второй выход сдвигового регистра соединен с вторым входом первого коммутатора каналов, третий выход сдвигового регистра соединен с вторым входом второго коммутатора ка налов, на третий вход которого подключен выход формировател  длительное ти импульсов коммутации, выход первого формировател  управл ющих импульсов соединен с вторым входом первого блока запрета, третьим входом блока обнаружени  ошибок и с вторым входом формировател  длительности импульсов коммутации, первый вход формировател  длительности импульсов коммутации соединен с выходом блока обнаружени  ошибок и с третьим входом первого коммутатора каналов, а также второй блок запрета, блок исправлени  ошибок, блок преобразователей кодов, блок сумматоров, блок элементов задержки , блок умножителей и блок коммутаторов , выход которого соединен с другим входом блока сумматоров, а также первый блок обнаружени  искаженных элементов изображени , второй формирователь управл ющих импульсов, блок обнаружителей ошибок, первый блок формирователей импульсов коммутации , блок выдачи и линии задержки, причем вход приемной стороны системы через пёрвую линию задержки соединенс первым входом второго блока запрета, с первым входом первого блока обнару-j жени  искаженных элементов изображени , выход которого соединен с первым входом второго формировател  управл ющих, импульсов, и с первым входом блока обнаружителей ошибок, выход блока обнаружени  ошибок через вторую линию задержки соединен с вторым входом блока коммутаторов, третий вход которого через третью линию задержки соединен с первым выходом сдвигового регистра, второй вход первого блока обнаружени  искаженных элементов изображени  соединен с выходом формировател  импульсов коммутации, выход первого форми ровател  управл ющих импульсов через четвертую линию задержки соединен с вторым входом второго блока запрета с вторым входом второго формировате- л  управл ющих импульсов, выход которого соединен, с вторым входом блока исправлени  ошибок, с вторым входом блока обнаружителей ошибок, третий вход которого соединен с выходом блока умножителей, а выход блока об наружителей ошибок через первый блок формирователей импульсов коммутации соединен с первым входом блока выдачи , второй вход которого соединен с выходом блока сумматоров, а третий вход через п тую линию задержки - с выходом второго коммутатора Clj. Однако при наличии ошибок в канале во врем  передачи сигналов некоторых участков изображений (например, при передаче сигналов диагональных перепадов в  ркости) может возникнуть ситуаци , когда в блоке обнаружени  искаженных элементов изображени  происходит ошибочное обнаружение искаженного элемента изображени , вследствие чего элементы этой группы буду заменены соответствующими элементами группы предыдущей строки, что приводит к некоторому ухудшению качества восстановленного изображени , выраженного , например, искажением диагональных перепадов  ркости.
Целью изобретени  в летс  повышение помехоустойчивости.
Эта цель достигаетс  тем, что в систему передачи телевизионного сигн ла с помощью дифференциальной импульсно-кодовой модул ции, содержащую на передающей стороне вычитающее устройство , выход которого соединен с входом квантующего устройства, к выходу которого подключен вход преобразовател  кодов, при этом на первый вход вычитающего устройства подключен выход приемника изображени , а второй вход вычитающего устройства соединен с первым входом сумматора и с выходо умножител , вход умножител  через линию задержки подключен к выходу сумматора, а на приемной стороне сумматор , к выходу которого через линию зедержки подключен вход умножител , и преобразователь кода, вход которого соединен с выходом приемного устройства, а также на передающей ст роне - коммутатор каналов, блок зазапрета и формирователь управл ющих импульсов, причем первый вход коммутатора каналов соединен с первым входом сумматора, второй вход коммутатора каналов подключен к выходу-квантующего устройства, а выход кo лмyтатора каналов - к входу передающего устройства, первый вход блока запрета - к выходу преобразовател  кодов , второй вход блока запрета - к выходу формировател  управл ющих импульсов , а выход блока запрета соединен с вторым входом сумматора, причем второй вход блока запрета соединен с третьим входом коммутатора каналов , а также на приемной стороне блок обнаружени  ошибок, первый и второй коммутаторы каналов, сдвиговый регистр, первый блок запрета, первый формирователь управлющих импульсов и формирователь длительности импульсов коммутации, причем первый вход блока обнаружени  ошибок соединен с выходом приемного устройства , а другой его вход подключен к -выходу умножител  и к первому входу |первого коммутатора каналов, выход которого соединен с первым входом сумматора, второй вход сумматора соединен через первый блок запрета с выходом преобразовател  кодов, а выход сумматора подключен к входу сдвигового регистра, первый выход которого соединен с первым входом второго коммутатора каналов, второй выход сдвигового регистра соединен
iC вторым входом первого коммутатора каналов, третий выход сдвигового регистра соединен с вторым входом второго коммутатора каналов, на третий вход которого подключен выход формировател  длительности импульсов коммутации , выход первого формировател  управл ющих импульсов соединен с вторым входом первого блока запре ,та, третьим входом блока обнаружени  :ошибок и с вторым входом формировате;л  длительности импульсовкоммутации |первый вход формировател  длительности импульсов коммутации соединен с выходом блока обнаружени  ошибок и с третьим входом первого коммутатора каналов, а также второй блок запрета исравлени  ошибок, блок преобразователей кода, блок сумматоров, блок элементов задержки, блок умножителей и блок коммутаторов, выход которого соединен с другим входом блок сумматоров, а также первый блок обнаружени  искаженных элементов изображени , второй формирователь управл ющих импульсов, блок обнаружителей ошибок, первый блок формирователей импульсов коммутации, блок выдачи и линии задержки, причем вход приемной стороны системы через первую линию задержки соединен с первым входом втрого блока запрета, с первым входом первого блока обнаружени  искаженных элементов изображени , выход которого соединен с первым входом второго формировател  управл ющих импульсов, и с первым входом блока обнаружителе ошибок, выход блока обнаружеи-i ошибок через вторую линию згщержки соединен с вторым входом блока коммутаторов , третий вход которого через третью линию задержки соединен с первым выходом сдвигового регистра, второй вход первого блока обнаружени  искаженных элементов изображени  соединен с выходом формировател  импульсов коммутации, выход первого формировател  управл ющих имп пьсов через четвертую линию задержки соединен с вторым входом второго блока запрета , с вторым входом второго формировател  управл ющих импульсов, выход которого соединен с вторым входом блока исправлени  ошибок, с вторым входом блока обнаружителей ошибок , третий вход которого соединен с выходом блока умножителей, а выход блока обнаружителей ошибок через пер вый блок формирователей импульсов комутации соединен с первым входом блока выдачи, второй вход которого соединен с выходом блока сумматоров, а третий вход через п тую линию задержки - с выходом второго коммутатора, на приемной стороне введены второй блок обнаружени  искаженных элементов изображени , второй блок формирователей импульсов коммутации, шеета  лини  задержки и третий коммута тор, при этом выход первого блока о наружени  искаженных элементов изоб ражени  соединен с первым входом второго формировател  управл ющих и пульсов через третий коммутатор каналов , второй блок обнаружени  иска женных элементов изображени  и второй блок формирователей импульсов коммутации включены последовательно ме щу выходом преобразовател  кода вторым входом третьего коммутатора налов, илеста  лини  задержки включе между выходом второго блока обнаружени  искаженных элементов изображе ни , второй вход которого соединен с выходом первого коммутатора каналов , и третьим входом третьего коммутатора каналов, а второй выход вт рого блока формирователей импульсов коммутации подключен к выходуформи ровател  импульсов коммутации. На фиг. 1 представлена структурна  электрическа  схема передающей стороны системы передачи телевизион ного сигнала с помощью- дифференциал ной импульсно-кодовой модул ции,- на фиг. 2 - структурна  электрическа  схема приемной .стороны системы пер дачи телевизионного сигнала с помощью дифференциальной иМпульсно-кодо вой модул ции. Система содержит на передающей ст роне иьиг. 1) вычитающее устройство 1, квантующее устройство 2, преобразователь 3 кодов, ёлок 4 запрета, формирователь 5 управл ющих импульсов , сумматор,б, линию 7 задержки, умножитель 8, коммутатор9 каналов, на приемной стороне (фиг. 2) - преоб разователь 10 кода, первый блок 11 запрета, сумматор 12, первый коммута тор 13 каналов, умножитель 14, элеме 15 задержки, блок 16 обнаружени  ошибок, первый формирователь 17 управл ющих импульсов, формирователь 18 длительности импульсов коммутаци сдвиговый регистр 19, второй коммутатор 20 каналов, первую 21, четвер тую 22, вторую 23 третью 24 и п тую 25 линии задержки, первый блок 26 обнаружени  искаженных .элементов изображени , второй блок 27 -запрета блок 28 исправлени  ошибок, второй блок 29 формировани  управл ющих им пульсов, блок 30 умножителей, блок 31 обнаружителей ошибок, блок 32 пре образователей кода, блок 33 элементов задержки, блок 34 формировани  импульсов коммутации, блок 35 сумматоров , блок 36 коммутаторов, блок 37 выдачи, второй блок.38 обнаружени  искаженных элементов изображени  блок 39 формировани  импульсов коммутации , шестую линию 40 задержки и третий коммутатор 41 каналов. Система работает следующим образом . На первый вход вычитаюшего устройства 1 подаетс  входной видеосигнал, представленный, например, параллельным восьмиразр дным двоичным кодом. В вычитающем устройстве 1 из входного сигнала вычитаетс  задержанное в петле обратной св зи, например, на период дискретизации (что соответствует одному элементу изображени ) значение видеосигнала. Полученное в вычитающем устройстве 1 разностное значение двух соседних отсчетов квантуетс  в квантующ«эм устройстве 2 по нелинейной шкале, что позвол ет, учитыва  свойства зрени , значительно сократить число уровней квантовани . Так, например, при 256-и уровн х квантовани  входного вдиеосигнала достаточно 16 уровней при нелинейном квантовании разностного сигнала. Квантованное на 16-и уровн х значение разностного сигнала в квантующем устройстве 2 преобразуетс  в четырехразр дный код Гре  дл  передачи по каналу св зи. Дл  выполнени  арифметических операций в петле обратной св зи в преобразователе кодов 3 код Гре  преобразуетс  в восьмиразр дный двоичный код. В сумматоре 6 происхо;цит сложение текущего разностного значени  и значени  предыдущего отсчета, полученного после задержки в линии 7 задержки. На приемной стороне в сумматоре 12 происходит аналогична  операци . Прин тый разностный сигнал в коде Гре  преобразуетс  в преобразователе кода 10 в восьмиразр дный двоичный код, который суммируетс  в сумматоре 12 со значением предыдущего отсчета видеосигнала, полученного с помощью элемента 15 задержки. Вследствие того, что в системе с дифференциа.льной импульсно-кодовой модул цией по каналу св зи передаетс  разностный сигнал, ошибка в одном элементе изображени , возникающа  из-за помех или искажени , будет распростран тьс , при восстановлении видеосигнала на приемной стороне, на соседние с ним элементы изображени , образу  на изображении так называемые треки ошибки. Дл  уменьшени  прот женности этих треков ошибки в петле обратной св зи на передающей и приемной сторонах ввод тс  идентичные умножители 8 и 14 соответственно. Коэффициент умножени  выбираетс  меньше единицы и в этом случае искажени  (треков ошибки приобретают затухающий характер. Однако при больших ошибках последние подавл ютс  неэффективно. Устранение такого рода искажений может быть осуществлено путем использовани  сильных коррел ционных св зей, существующих между соседними элементами изображени . Дл  этого кажда  строка разбиваетс  на блоки (группы содержащие определенное количество элементов изображени .- Последний эле мент каждой группы  вл етс  контроль ным. Расположени  контрольных отсчетов , а следовательно, и группы мен ютс  От строки к строке и от кадра к кадру. Количество отсчетов в ; группе- выбираетс  таким, чтобы это количество и число элементов в строке не имели общих множителей. Тогда выполн етс  условие перемножени  контрольных точек и фазы их совпадаю через число кадров, равное числу элементов в группе. Число элементов в группе, а также и закон их перемно жени  устанавливаетс  выбором коэффициента делени  делител  частоты, вход щего в состав формирователей 5 и 17 управл ющих имцульсов, на входы которых подаютс  пр моугольные импульсы с частотой отсчетов (часто та дискретизации) . В контрольных точках разностное значение видеосигнала не передаетс  а вместо него с помощью коммутатора 9 каналов посылаетс  значение видеосигнала предыдущего отсчета, представленное четырьм  старшими, разр дами . На приемной стороне разностный си нал в виде четырехразр дного параллельного кода Гре  поступает на вход преобразовател  10 кода, на вход блока 16 обнаружени  ошибок и через первую линию 21 задержки - на вход второго блока 27 запрета, а также на входы второго блока 28 обнаружени  искаженных элементов изображени  и блока 31 обнаружителей ошибок. В блоке 16 обнаружени  ошибок происхо дит сравнение в моменты, соответствующие контрольным точкам прин того видеосигнала и видеосигнала, восста новленного и задержанного в петале обратной св зи на период дискретиза ции, представленного четырьм  старш ми разр дами. Сравнение этих значений в остальные моменты времени не происходит, что обеспечиваетс  пода чей на стробирующий вход блока 16 обнаружени  ошибок импульсов соответствующей длительности с первого формировател  17 управл ющих импуль сов. Так как в контрольной точке передаетс  значение предыдущего отсчета , то в случае отсутстви  ошибо при передаче данной группы элемен тов эти сравниваемые сигналы равны на выходе блока 16 обнаружени  ошибок сигнал отсутствует. Сигнал отсутствует также на выходе первого блока 26 обнаружени  искаженных эле ментов изображени . В результате в сумматоре 12 и во всех четырех сумматорах блока сумматоров 35 образуютс  правильные значени  элементов изображени  данной группы и блок 37 выдачи выдает соответствующие элементы , соответствующей группы с выхода одного из сумматора блока 35 сумматоров , например первого cy Iмaтoра . Работой блока 37 выдачи управл ет блок 34 формировани  импульсов коммутации . Если же при передаче группы элементов изображени  происходит оыибка , то она воздействует на все последующие элементы блока, расположенные до контрольного отсчета. Поэтому в результате сравнени  неправильного восстановленного значени  видеосигнала , полученного на выходе петли обратной св зи со значением контрольного отсчета, на выходе блока 16 обнаружени  ошибок по вл етс  сигнал ошибки. В этом случае в первом блоке 26 обнаружени  искаженных элементов изображени  и во втором блоке 38 обнаружени  искаженных элементов изображени  осуществл етс  обнаружение искаженных элементов ошибочных групп. В основу обнаружени  искаженных элементов в первом блоке 26 обнаружени  искаженных элементов изображени  положено условие существовани  сильных коррел ционных св зей между соседними элементами изображени  как в горизонтальном, так и в вертикальном направлени х, в которых происходит сравнение кодовых комбинаций разностного сигнала двух смежных полустрок. В случае превышени  результатов сравнени  предварительно установленного порогового уровн , например 1/16 части от максимального размаха входного видеосигнала, в нем формируетс  сигнал , который выдаетс  на выход в том случае, когда от блока 16 обнаружени  ошибок поступает сигнал о наличии ошибки в группе элементов. Выходной сигнал второго блока 26 обнаружени  искаженных элементов изображени  поступает на второй информационный вход третьего коммутатора 41 каналов.. В основу обнаружени  искаженных элементов во втором блоке 3.8 обнаружени  искаженных элементов изображени  используетс  тот факт, что входной видеосигнал имеет определенный динамический, диапазон, в котором анализируетс  алгебраическа  предсказанного сигнала, поступающего с первого коммутатора 13 каналов, и разностного сигнала, поступающего с преобразовател  10 кода. Если результат суммировани  выходит за пределы динамического диапазона входного видеосигнала , то второй блок 38 обнаружени  искаженных элементов изобра-, женин выдает сигнал управлени  об искажении данной кодовой комбинаций, и выходной сигнал, имеюций длительность одного такта, через шестую линию 40 задержки, поступает на пер вый информационный вход третьего ком мутатора 41 каналов и на вход блока 39 формировани  импульсов коммутации При одновременном наличии сигналов управлени  на втором блоке 38 обнаружени  искаженных элементов изобра жени  и на формирователе 18 длительности импульсов коммутации блок 39 формировани  импульсов коммутации выдает управл ющий сигнал, имеющий длительность, равную длительности группы элементов. При наличии управл юидего сигнала в блоке 39 формирова ни  импульсов коммутации на выход третьего коммутатора 41 каналов пропускаетс  сигнал с выхода шестой линии 40 задержки, при отсутствии сигнала управлени  во втором блоке 38 обнаружени  искаженных элементов изобрал ени  отсутсвует сигнал в блоке ЗУ формировани  импульсов коммута ции и на выход третьего коммутатора 41 каналов пропускаетс  сигнал с пер вого блока 26 обнаружени  искаженных элементов изображени . Выходной сигнал третьего коммутатора 41 каналов поступает на второй блок 29 формировани  управл ющих импульсов, гле формируютс  импульсы управлени  с дли тельностью периода дискретизации,пос тупающие в блок 28 исправлени  ошибо Второй блок 27 запрета исключает проникновение контрольного отсчета в блок 28 исправлени  ошибок, в которо из входной последовательности формируетс  четыре потока. В случае отсут стви  импульсов управлени  эти потоки не отличаютс  от исходного. При наличииимпульсов управлени  в каждом потоке инвертируетс  по одному разр ду искаженной кодовой комбинации . Сигналы с выхода блока 28 испра лени  ошибок поступают в блок 32 преобразователей кода. Блок 35 сумматоров содержит четыре одинаковых сумматора, в каждом из которых проис ходит сложение текущего разностного значени  и значени  предыдущего отсчета , полученного после задержки в блоке 33 элементов задержки. Блок 30. умножителей состоит из четырех одинаковых умножителей, -коэффициенты умножени  которых равны коэффициенту умножени  умножител  14. Блок 31 обнаружителей ошибок содержит четыре схемы обнаружени , где происходит сравнение прин того видеосигнала и видеосигналов,, восстановленных и задержанных в петлег обратной св зи на период дискретизации и представленных четырьм  старшими разр дами в моменты, соответствующие контрольным точкам. Сравнени  этих значений в остальные моментЕл времени не происхо дит, что обеспечиваетс  подачей на стробирующий вход блока 31 обнаружителей ошибок импульсов соответствующей длительности через четвертую линию 22 задержки. При правильном обнаружении искаженного элемента ошибочной группы, на выходе блока 31 обнаружителей ошибок по вл етс  сигнал, который после формировани  в блоке 34 формировани  импульсов коммутации осуществл ет выдачу на выход приемной стороны системы с блока 37 выдачи сигнала соответствующего сумма ора блока 35 сумматоров. При наличии ошибки во врем  передачи группы элементов формирователь 18 длительности импульсов коммутации выдает сигнал управлени , который пропускает на выход второго коммутатора 20 каналов сигнал соответствующей группы предьвдущей строки, который поступает со сдвигового регистра 19. При неправильном обнаружении искаженного элемента блок 31 обнаружителей ошибок выдает сигнал управлени , который пропускает на выход системы сигнал соответствующей группы предыдущей строки, поступающий через п тую линиЕо 25 задержки, с второго коммутатора 20. При отсутствии искажени  группы в блоке 35 сумматоров в конце группы записываютс  одинаковые значени  при наличии сигналов на выходах первого 26 и второго 38 блоков обнаружени  искаженных элементов изображени . Эти значени  будут отличатьс  один от другого. Дл  предотвращени  такого случа  и дл  подготовлени  коррекции к исправлению искаженных элементов в других группах в петлю обратной св зи представл етс  значение элемента изображени  соседнего с последним элементом группы и расположенного на предьодуш.ей строке, который подаетс  на вход блока 36 коммутаторов чере.з третью линию 24 задержки со сдвигового регистра 19 приемной части системы. Врем  задержки сигнала в лини х 21-25 и 40 задержки равно длительности группы элементов. Введение второго блока 38 обнаружени  искаженных элементов изображени  на приемной стороне повышает помехоустойчивость данной системы, так как дает возможность обнаружени  (и, следовательно , исправлени ) таких искаженных элементов, которые не обнаруживаютс  первым блоком 26 обнаружени  искаженных элементов изображени . Подобные ситуации возникают при передаче некоторых фрагментов реальных изображений, представл ющих собой наклонные линии или угловые участки перепада  ркости. Пример . Рассмотрим фрагмент изображений, представл ющий собой диагональный перепад  ркости, в котором темный участок соответствует нулевому уровню I уровню черного}, а светлый - уровню 235 при 256-уровневом квантовании исходного сигнала.
Допустим, что помехой исказител   вл етс  один из элементов под но-мером 10 и вытче группы элементов четвертой строки, тогда в лервом блоке 26 обнаружени  искаженных элементов изображени  26 происходит неправильное обнаружение местопложени  искаженного элемента данной группы элементов , в котором сравниваютс  два разностных сигнала Ъ-а и d-c. Так как разность (Ъ-а) - (d-c ) в данном случае превышает порог (1/16 часть от максимального перепада входного видеосигнала), на выходе первого блока 26 обнаружени  искаженных элементов т13ображени  по вл етс  сигнал об искажении дев того элемента (а именно кодовой комбинации разностного сигнала,соответствующей дев тому элементу) данной группы элементов. В результате в. блоке 28 исправлени  ошибок не произойдет исправлени  вышеуказанной ошибки. Поэтому данна  группа .элементов будет заменена соответствующими элементами предыдущей строки. Это приводит к тому, что сранительно темный элемент с данной строки замен етс  более светлым элеэлеМентом а предыдушей строки,что прводит к искажению диагонального перепада  ркости.
Дл  уменьшени  подобных искажений . дл  .повышени  помехоустойчивоети системы передачи ТВ сигнала, на приемной стороне осуществл етс  дополнительное обнаружение искаженных элементов, .которое анализирует алгебраическую сумму предсказанного сигнала , поступающего с первого коммутатора 13 канала, и соответствующего разностного сигнала, поступающего с преобразовател  10 кода. Если результат суммировани  выходит за пределы динамического диапазона от уровн  черного до уровн  белого входного видеосигнала, то второй блок 38 обнаружени  искаженных элементов изображени  вьодает сигнал управлени  об искажении данной кодовой комбинации разностного сигнала, который проходит через шестую линию 40 задерки и затем пропускаетс  третьим коммутатором 41 каналов на вход второго блока 29 формировани  управл ющих импульсов при наличии сигнала управлени  работой третьего коммутатора 41 каналов, поступающего с блока 39 формировани  импульсов коммутации. Этот сигнал управлени  формируетс  по сигналам с второго блока 38 обнаружени  искаженных элементов изображени  и с формировател  18 длительности импульсов коммутации и имеет длительность , равную длительности одной группы элементов. Сигнал на выходе блока 39 формировани  импульсов коммутации существует при наличии сигнала с выхода второго блока 38 обнаружени  искаженных элементов изображени  и сигнала с выхода формироватеаш 18 длительности импульсов коммутации, который формируетс  по выходному сигналу блока 16 обнаружени  ошибок. При отсутствии выходного сигнала блока . 39 формировани  импульсов коммутации на выход третьего коммутатора 41 каналов пропускаетс  сигнал с выхода первого блока 26 обнаружени  искаженных элементов изображени .
Допустим, что передаваема  кодова  комбинаци  разностного сигнала, представленна  в коде Гре  и соответствующа  одиннадцатому элементу четвертой строки, была 0000, котора  :в случае одной из широко используе мых нелинейных шкал квантовани  со|ответствует значению разности +2 при восьмйразр дном кодировании исходного сигнала. Если в результате воздействи  помех прин та кодова  комбинаци  0010, соответствующа  значению разности +25, то на вкходе второго блока 38 обнаружени  искаженных элементов изображени  по витс  сигнал об искажении данной кодовой комбинации (так как сумма предсказанного и разностного сигналов 235+ 25 260 255), который через шестую линию 40 задержки и третий коммутатор 41 каналов подаетс  на информационный вход второго блока 29 формировани  управл ющих импульсов 29. Далее в блоке 28 исправлени  ошибок происходит исправление данно-й ошибки.
Таким образом, введение в устройство дополнительных блоков позвол ет исправить часть ошибок, возникающих при передаче телевизионного сигнала, и повысить помехоустойчивость предлагаемой системы-передачи телевизионного сигнала.
С приемного

Claims (1)

  1. СИСТЕМА ПЕРЕДАЧИ ТЕЛЕВИЗИОННОГО СИГНАЛА С ПОМОЩЬЮ ДИФФЕРЕНЦИАЛЬНОЙ ИМПУЛЬСНО-КОДОВОЙ МОДУЛЯЦИИ ПО авт. св. № 987854, отличающаяся тем,что, с целью повышения помехоустойчивости, на приемной стороне введены второй блок обнаружения искаженных элементов изображения, второй блок формирователей им- пульсов коммутации, шестая линия задержки и третий коммутатор каналов, при этом выход первого блока обнаружения искаженных элементов изображения соединен с первым входом второго формирователя управляющих импульсов через третий коммутатор каналов, второй блок обнаружения искаженных элементов изображения и второй блок формирователей импульсов ком-. мутации включены последовательно между выходом преобразователя кода и вторым входом третьего коммутатора каналов, шестая линия задержки включена между выходом второго блока обнаружения искаженных элементов изображения,второй вход которого сое-§ динен с выходом первого коммутатора каналов, и третьим входом третьего коммутатора каналов, а второй выход второго блока формирователей импульсов коммутации подключен к выходу формирователя импульсов коммутации.
    Фиг.1
SU833542061A 1983-01-12 1983-01-12 Система передачи телевизионного сигнала с помощью дифференциальной импульсно-кодовой модул ции SU1107342A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833542061A SU1107342A2 (ru) 1983-01-12 1983-01-12 Система передачи телевизионного сигнала с помощью дифференциальной импульсно-кодовой модул ции

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833542061A SU1107342A2 (ru) 1983-01-12 1983-01-12 Система передачи телевизионного сигнала с помощью дифференциальной импульсно-кодовой модул ции

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU987854 Addition

Publications (1)

Publication Number Publication Date
SU1107342A2 true SU1107342A2 (ru) 1984-08-07

Family

ID=21046117

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833542061A SU1107342A2 (ru) 1983-01-12 1983-01-12 Система передачи телевизионного сигнала с помощью дифференциальной импульсно-кодовой модул ции

Country Status (1)

Country Link
SU (1) SU1107342A2 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU193710U1 (ru) * 2019-04-02 2019-11-11 Акционерное общество "Особое конструкторско-технологическое бюро "Омега" Устройство сопряжения блока коммутации телевизионных сигналов с системой контроля

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 987854, кл. Н 04 К 7/18, 1981 (прототип). *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU193710U1 (ru) * 2019-04-02 2019-11-11 Акционерное общество "Особое конструкторско-технологическое бюро "Омега" Устройство сопряжения блока коммутации телевизионных сигналов с системой контроля

Similar Documents

Publication Publication Date Title
US4202011A (en) Television signal coder
JP2629238B2 (ja) 復号装置及び復号方法
US4866510A (en) Digital video encoder
US3403226A (en) Reduced bandwidth dual mode encoding of video signals
CA1233901A (en) Arrangement for two-dimensional dpcm-coding
GB1218015A (en) Improvements in or relating to systems for transmitting television signals
JP2827356B2 (ja) 画像信号伝送装置及び方法
CA1227562A (en) Method and apparatus for the transmission of digital luminance- and chrominance television signals
US4402010A (en) Digital television signal processing and transmission system
SU1107342A2 (ru) Система передачи телевизионного сигнала с помощью дифференциальной импульсно-кодовой модул ции
CA1259126A (en) System for detecting a transmission error
SU987854A2 (ru) Система передачи телевизионного сигнала с помощью дифференциальной импульсно-кодовой модул ции
SU1104690A1 (ru) Система передачи и приема телевизионного сигнала с помощью дифференциальной импульсно-кодовой модул ции
SU1434563A1 (ru) Устройство приема телевизионного сигнала с дифференциальной импульсно-кодовой модул цией
JPH0353778A (ja) 高能率符合化装置
SU794774A1 (ru) Система передачи телевизионногоСигНАлА
AU645923B2 (en) Moving-image signal encoding apparatus
JP2518224B2 (ja) 高能率符号化装置
JPH02220583A (ja) 予測符合化ならびに復号化回路
SU1570028A1 (ru) Устройство передачи телевизионного сигнала
SU1633521A1 (ru) Устройство передачи приема телевизионного сигнала с помощью дифференциальной импульсно-кодовой модул ции
SU1133692A1 (ru) Устройство фильтрации импульсных помех на изображении
JPH088684B2 (ja) 高能率符号の復号装置
SU1095452A1 (ru) Система передачи телевизионного сигнала
SU1277429A2 (ru) Система передачи телевизионного сигнала