SU1103277A1 - Device for transmitting coded information - Google Patents
Device for transmitting coded information Download PDFInfo
- Publication number
- SU1103277A1 SU1103277A1 SU833549941A SU3549941A SU1103277A1 SU 1103277 A1 SU1103277 A1 SU 1103277A1 SU 833549941 A SU833549941 A SU 833549941A SU 3549941 A SU3549941 A SU 3549941A SU 1103277 A1 SU1103277 A1 SU 1103277A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- switch
- voltage source
- outputs
- terminal
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Abstract
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ КОДОВОЙ ИНФОРМАЦИИ, содержащее первый и второй источники напр жени , положительна клемма первого источника напр жени соединена с объединенными первыми входами первого и второго усилителей мощности, отрицательна клемма второго источника напр жени соединена с объединенными вторыми входами первого и второго усилителей мощности, дешифратор, первый и второй входы которого вл ютс соответ-. ственно первым и вторым входами устройства , первый и второй выходы дешифратора соединены с соответствующими первым и вторым входами коммутатора , первый и второй выходы коммутатора соединены с третьими входами соответственно первого и второго усилителей мощности, выходы которых вл ютс соответственно первым и вторым выходами устройства, отрицательна клевала первого источника напр жени , положительна клемма второго источника напр жейи и третий вход коммутатора подключены к шине нулевого потенциала, отличающеес тем, что с целью повышени надежности устройства, в него введены первый и второй ограничительные элементы , первые выводы которых подключены соответственно к положительной клемме первого источника напр жени и к отрицательной клемме второго источника напр жени , второй вывод первого ограничительного элемента соединен с четвертыми входами коммутатора и первого и второго усилителей мощности , второй вывод второго ограничительного элемента соединен с п тыми входами коммутатора и первого и второго усилителей мсадности.A DEVICE FOR TRANSMITTING CODE INFORMATION, containing the first and second voltage sources, the positive terminal of the first voltage source is connected to the combined first inputs of the first and second power amplifiers, the negative terminal of the second voltage source is connected to the combined second inputs of the first and second power amplifiers, a decoder, the first and second inputs of which are respectively. Actually, the first and second inputs of the device, the first and second outputs of the decoder are connected to the corresponding first and second inputs of the switch, the first and second outputs of the switch are connected to the third inputs of the first and second power amplifiers, respectively, whose outputs are the first and second outputs of the device, negatively the first voltage source, the positive terminal of the second voltage source and the third input of the switch are connected to the zero potential bus, characterized in that In order to increase the reliability of the device, the first and second limiting elements are introduced into it, the first terminals of which are connected respectively to the positive terminal of the first voltage source and to the negative terminal of the second voltage source, the second terminal of the first limiting element is connected to the fourth inputs of the switch and the first and second amplifiers power, the second output of the second limiting element is connected to the fifth inputs of the switch and the first and second amplifiers.
Description
.Изобретение относитс к электросв зи и может использоватьс в сист мах передачи кодоимпульсной информа ции. Известно устройство дл передачи кодовой информации, содержащее усил тели мощности, источники напр жени и блок управлени устройством на п ти микросхемах ij . Недостатком известного устройства вл етс сложность блока управле ни . Наиболее близким по технической сущности к предлагаемому вл етс устройство дл передачи кодовой информации , содержащее первый и второ источники напр жени , положительна клемма первого источника напр жени соединена с первыми входами первого и второго усилителей мощности и коммутатора, отрицательна : клемма второго источника напр жени соединена с вторыми входами первого и второго усилителей мощности и ком мутатора, дешифратор, первый и втор входы которого вл ютс соответстве но первым и вторым входами устройст на, первый, второй и третий выходы дешифратора соединены с соответствую щими третьими,. четвертыми и п тыми входами коммутатора, первый выход коммутатора соединен с третьим вход первого усилител мощности и с первы входом третьего усилител мощности, второй выход коммутатора соединен с третьим входом второго усилител мощ ности и с первым входом четвертого усилител мощности, выходда первого и второго усилителей мощности соединен с вторыми входами соответственно третьего и четвертого усилителей мощ ности , выходы которых вл ютс COOTветственно первым и вторым выходами устройства, отрицательна клемма пер вого источника напр жени объединена с положительной клеммой второго источника напр жени , шестым входом коммутатора, третьим выходом устройства и подключена к шине нулевого потенциала 2 . Недостатком -этого устройства вл етс то, что при коротком замыкании на общий провод выходов устройства ток, протекающий через коммутаторы и усилители мощности, приводит к выходу из стро последних. Цель изобретени - повышение надежности устройства путем предотвращени выхода из стро коммутаторов и усилителей мощности при коротком замыкании выходов устройства. Указанна цель достигаетс тем, что в устройство дл передачи кодовой информации, содержащее первый и второй .источники напр жени , положительна клемма первого источника напр жени соединена с объединенными первыми входами первого и второго усилителей мощности, отрицательна i клемма второго источника напр жени соединена с объединенными вторы1 1и входами первого и второго усилителей мощности, дешифратор, первый и второй входы которого вл ютс соответственно первым и вторым входами устройства , первый и втордй выходы дешифратора соединены с соответствующими первым и вторым входами коммутатора , первый .и второй выходы коммутатора соединены с третьими входами соответственно первого и второго усилителей мощности, выходы которых вл ютс соответственно первым и вторым выходами устройства, отрицательна клемма первого источника напр жени , положительна клемма второго источника напр жени и третий вход коммутатора подключены к шине нулевого потенциала, введены первый и второй ограничительные элементы, первые выводы которых подключены соответственно к положительной клемме первого источника напр жени и к отрицательной клемме второго источника напр жени , второй вывод первого ограничительного элемента соединен с четвертыми входами коммутатора и первого и второго усилителей мощности, второй вывод второго ограничительного элемента соединён с п тыми входами коммутатора и первого и второго усилителей мощности. На чертеже представлена принципиальна схема предлагаемого устройства . Устройство содержит дешифратор 1, коммутатор 2, источники 3 и 4 напр ени , ограничительные элементы 5 и б (резисторы), усилители 7 и 8 мощности, транзисторы 9,10,11 и 12, ограничительные элементы 13 и 14 (резисторы ), шунтирующие усилители 15 и 16, транзисторы 17,18,19 и 20, ограничительные элементы 21 и 22 (резисторы ), выходы 23 и 24 устройства. I Устройство работает следующим о разом. В исходном состо нии на входах устройства нулевые уровни напр жени . При этом дешифратор 1 подает управл ющее напр жение на коммутатор 2, который подсоедин ет входы усилителей 7 и 8 к общему проводу. При передаче по линии св зи единичной информации на входы устройства подаютс соответственно единичный и нулевой уровни напр жени . При этом дешифратор 1 подает управл ющее напр жение на коммутатор 2, который подсоедин ет вход усилител 7 через резистор 6 к источнику 4 напр жени , а вход усилител .8 через резистор5 к источнику 3 напр жени . На выходе 23 устройства по витс напр жение положительной пол рности, а на выходе 24 устройства - напр жение отрицательной пол рности.The invention is related to telecommunications and may be used in the transmission of coding and pulse information. A device for transmitting code information is known, which contains power amplifiers, voltage sources and a device control unit on five chips ij. A disadvantage of the known device is the complexity of the control unit. The closest in technical essence to the present invention is a device for transmitting code information containing the first and second voltage sources, the positive terminal of the first voltage source is connected to the first inputs of the first and second power amplifiers and the switch, negative: the second voltage source terminal is connected to the second inputs of the first and second power amplifiers and the switch, the decoder, the first and second inputs of which are correspondingly the first and second inputs of the device, the first, second second and third decoder outputs are connected with the corresponding third ,. the fourth and fourth inputs of the switch, the first output of the switch is connected to the third input of the first power amplifier and the first input of the third power amplifier, the second output of the switch is connected to the third input of the second power amplifier, and the first input of the fourth power amplifier connected to the second inputs of the third and fourth power amplifiers, respectively, the outputs of which are COOT respectively the first and second outputs of the device, the negative terminal of the first source voltage is connected to the positive terminal of the second voltage source, the sixth input of the switch, the third output of the device and is connected to the zero potential bus 2. The disadvantage of this device is that during a short circuit on the common wire of the device outputs, the current flowing through the switches and power amplifiers leads to the failure of the latter. The purpose of the invention is to increase the reliability of the device by preventing the switching off of switches and power amplifiers during a short circuit of the outputs of the device. This goal is achieved in that the device for transmitting code information containing the first and second voltage sources, the positive terminal of the first voltage source is connected to the combined first inputs of the first and second power amplifiers, the negative i terminal of the second voltage source is connected to the combined second 1 and the inputs of the first and second power amplifiers, the decoder, the first and second inputs of which are respectively the first and second inputs of the device, the first and second outputs of the decoder The first and second outputs of the switch are connected to the third inputs of the first and second power amplifiers, the outputs of which are the first and second outputs of the device, respectively, the negative terminal of the first voltage source, the positive terminal of the second voltage source and the third input of the switch is connected to the zero potential bus, the first and second limiting elements are introduced, the first terminals of which are connected respectively to the polo the second terminal of the first limiting element is connected to the fourth inputs of the switch and the first and second power amplifiers, the second terminal of the second limiting element is connected to the fifth inputs of the switch and the first and second power amplifiers. The drawing shows a schematic diagram of the proposed device. The device contains a decoder 1, a switch 2, sources 3 and 4 of the voltage, limiting elements 5 and b (resistors), power amplifiers 7 and 8, transistors 9,10,11 and 12, limiting elements 13 and 14 (resistors), shunt amplifiers 15 and 16, transistors 17,18,19 and 20, restrictive elements 21 and 22 (resistors), outputs 23 and 24 devices. I The device works as follows. In the initial state at the inputs of the device, zero voltage levels. In this case, the decoder 1 supplies the control voltage to the switch 2, which connects the inputs of the amplifiers 7 and 8 to the common wire. When transmitting a single information on the communication line, the unit inputs and zero voltage levels are supplied to the device inputs. In this case, the decoder 1 supplies the control voltage to the switch 2, which connects the input of the amplifier 7 through a resistor 6 to the voltage source 4, and the input of the amplifier .8 through a resistor 5 to the voltage source 3. At the output 23 of the device, the voltage is positive polarity, and at the output 24 of the device, the voltage is negative polarity.
При передачи по линии св зи нулевой информации на входы устройства подаютс соответственно нулевой и единичный уровни напр жени , при этом на выходе 23 устройства по вл етс отрицательное напр жение, а на выходе 24 устройства - положительное напр жение.When the zero information is transmitted over the communication line, zero and unit voltage levels are applied to the device inputs, a negative voltage appears at the device output 23, and a positive voltage at the device output 24.
Рассмотрим работу устройства при коротком замыкании выхода 23 устройства (подсоединение к общему проводу ) при передаче единичной информации . В этом случае открываетс транзистор 17 шунтирующего усилител 15, увеличиваетс ток, прохсЗд щий через него, и на резисторе б возрастает падение напр жени от источника 4, напр жение на базе транзистора 9 уменьшаетс до нул , транзистор 9 закрываетс и выхода из стро усилител 7 неConsider the operation of the device in case of short circuit of the device output 23 (connection to the common wire) during the transmission of single information. In this case, the transistor 17 of the shunt amplifier 15 opens, the current through it increases, and the voltage drop from source 4 increases at resistor b, the voltage at the base of transistor 9 decreases to zero, transistor 9 closes and the output 7 fails
происходит.going on.
II
При сн тии короткого замыкани устройство возвращаетс в исходное состо ние.When a short circuit is removed, the device returns to its original state.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833549941A SU1103277A1 (en) | 1983-02-07 | 1983-02-07 | Device for transmitting coded information |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833549941A SU1103277A1 (en) | 1983-02-07 | 1983-02-07 | Device for transmitting coded information |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1103277A1 true SU1103277A1 (en) | 1984-07-15 |
Family
ID=21048786
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833549941A SU1103277A1 (en) | 1983-02-07 | 1983-02-07 | Device for transmitting coded information |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1103277A1 (en) |
-
1983
- 1983-02-07 SU SU833549941A patent/SU1103277A1/en active
Non-Patent Citations (1)
Title |
---|
1. Машины цифровые, вычислительные ЦВМ 20-7. Техническое описание. Часть 16Ф1.700.024 ТО, М., 1978, ,с. 24-63. 2. Авторское свидетельство СССР № 879G18, кл. G 08 С 19/28, 1981 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930703685A (en) | Shift Register Used as Select Line Scanner for Liquid Crystal Displays | |
KR880001109A (en) | Integrated Logic Circuit | |
US3969638A (en) | Integrated circuit breaker | |
KR870001709A (en) | D / A Converter | |
SU1103277A1 (en) | Device for transmitting coded information | |
US4016559A (en) | Digital-to-analog converter having transient suppressor system | |
SU1173545A1 (en) | Transistorized switch | |
KR960706226A (en) | ELECTRICAL SWITCHING ASSEMBLY | |
FR2369740A1 (en) | Current surge eliminating device - has circuit with several branches, one of which connects input to output and other circuits connect output to reference potential | |
SU1206938A1 (en) | Transistor bridge d.c.voltage converter | |
IL43332A (en) | Voltage adapting arrangement between switching units of switch circuit series and outer circuits | |
KR860000113Y1 (en) | Electronic switching system | |
SU919084A1 (en) | Switching device | |
SU725169A1 (en) | Bridge-type transistorized inverter | |
SU1042191A1 (en) | Device for transmitting and receiving binary signals | |
SU1127092A1 (en) | Versions of a.c.signal selector switch | |
SU1458971A1 (en) | Device for switching analog signals | |
SU1275506A1 (en) | Remote control device | |
SU1622941A1 (en) | Device for switching electric circuits | |
SU570067A1 (en) | Device for evaluating powers | |
KR910001582Y1 (en) | Audio transfer circuit for multi-audio television | |
SU1289733A1 (en) | Rail circuit | |
SU1021008A1 (en) | Signal switching device | |
SU1005001A1 (en) | Dc voltage stabilizer | |
SU610292A2 (en) | Pulse-comparing device |