SU1101762A1 - Устройство дл предварительной проверки транзисторов - Google Patents

Устройство дл предварительной проверки транзисторов Download PDF

Info

Publication number
SU1101762A1
SU1101762A1 SU823487085A SU3487085A SU1101762A1 SU 1101762 A1 SU1101762 A1 SU 1101762A1 SU 823487085 A SU823487085 A SU 823487085A SU 3487085 A SU3487085 A SU 3487085A SU 1101762 A1 SU1101762 A1 SU 1101762A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
switch
control unit
Prior art date
Application number
SU823487085A
Other languages
English (en)
Inventor
Аухат Муртазинович Муртазин
Original Assignee
Предприятие П/Я В-2769
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2769 filed Critical Предприятие П/Я В-2769
Priority to SU823487085A priority Critical patent/SU1101762A1/ru
Application granted granted Critical
Publication of SU1101762A1 publication Critical patent/SU1101762A1/ru

Links

Landscapes

  • Testing Of Individual Semiconductor Devices (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ПРЕДВАРИТЕЛЬНОЙ ПРОВЕРКИ ТРАНЗИСТОРОВ, содержащее коммутатор, три горизонталь ные шины которого соединены с блоком подключени  транзистора, измеритель параметров, подключенный своими входами к первой, второй и третьей вертикальным шинам коммутатора, первый и второй накопительные конденсаторы , а также первый и второй диоды , причем катод первого диода соединен с анодом второго диода, от л ич а юще е с  тем, что, с целью расширени  функциональных возможностей , в него введены генератор двухпол рных импульсов, управл емый переключатель, два дополнительных диода и два дополнительных накопительных конденсатора, четьфе пороговых элемента, дешифратор, два триггера , два интегратора, блок сравнени ,, элемент И и блок управлени , при этом выход генератора двухпол рных импульсов соединен с четвертой вертикальной шиной коммутатора, а его, вход - с первым выходом блока управлени  , шина второго выхода которого соединена с з равл ющим входом коммутатора , п та  и шеста  вертикальные шины которого соединены соответственно с первой и второй входными шинами управл емого переключател , управл ющий вход которого соединен с выходом первого триггера и первым входом элемента И, выход которого соединен с управл ющим входом измерител  параметров и входом блока управлени , третий выход котог рого соединен с управл ющим входом дешифратора, первый, второй, третий и четвертый входы которого соединены с выходами соответственно первого , второго, третьего и четвертого пороговых элементов, а его выход с первым входом первого триггера, второй вход которого соединен с четвертым выходом блока управлени  и первым входом второго триггера, (Л выход которого соединен с вторым С входом элемента И, а второй вход с выходом блока сравнени , первый и второй входы которого соединены с выходами соответственно первого и второго интеграторов, входы которых подключены соответственно к первому и второму замыкающим выходным контактам управл емого переключател , первый выходной размыкающий контакт которого соединен .с катодом третьего ч и анодом четвертого диодов, а вто35 рой выходной размыкающий контакт INO с катодом первого диода, анод которого подключен к входу первого порогового элемента, анод третьего диода подключен к входу второго порогового элемента, катоды второго и четвертого диодов подключены со- . ответственно к входам третьего и четвертого пороговых элементов, параллельно входам первого, второго, третьего и четвертого пороговых элементов подключены соответственно

Description

первый, третий, второй и четвертый накопительные конденсаторы, а выходы пороговых.элементов соединены с соответствукмцими входами дешифратора .
2. Устройство по п.1, о т л ичающеес  тем, что блок управлени  выполнен в виде формировател  импульса, вход которого соединен с кнопкой запуска, а выход .с первыми входами первого и второго триггеров, первым входом распределител  импульсов, входом обнулени  регистра пам ти и четвертым выходом блока управлени , выход генератора тактовых импульсов подключен к первому входу элемента И, второй вход которого соединен с выходом первого триггера, а выход - с вторым входом распределител  импульсов, выходы с первого по шестой которого соединен с соответствукшщми входами шифратора , 1ыходы с первого по дев тый которого соединены с соответствующшда входами регистра пам ти и первой
01762
группы усилителей мощности, втора  группа усилителей мощности своими входами подключена к.первому по дев тый выходам регистра пам ти, I выходы усилителей мощности первой и второй групп подключены к шине второго выхода блока управлени , выход переключател  амплитуды соединен с первым выходом блока управлени , а выход переключател  типа транзистора соединен с третьим выходом блока управлени , вход блока управлени  соединен с дес тым входом регистра пам ти, входом элемента НЕ, первым входом элемента ИЛИ и третьим входом распределител  импульсов, седьмой выход которого соединен с первым входом элемента И и вторым входом элемента ИЛИ. выход которого соединен с вторым входом первого триггера, второй вход элемента И соединен с выходом элемента НЕ, а выход - с вторым входом второго триггера, выход которого подключен к индикатору.
Изобретение относитс  к измерению и контролю электрических параметров транзисторов и может быть использовано в установках, где возможны случаи неправильной ориентации транзисторов при включении их в измерительные позиции .
Известно устройство дл  классификации транзисторов, содержащее генератор импульсов,формкрователь импульсов , коммутатор, блок схем измерени , блок исполнителэншс устройств, пороговую схему, блок сопр жени , счётчик и схемы НЕ.
Данное устройГство осуществл ет автоматическое подключение электродов испытуемого транзистора к схемам измерени  и позвол ет полностью автоматизировать процесс классификации транзисторов по коэффициенту усилени  / О .
Однако в данном устройстве электроды испытуемого транзистора не определ ютс  дл  однозначного под- ,
кЛючени  его к блоку схем измерени  остальных параметров транзистора. Кроме того, определение без однозначного подключени  транзистора к блоку схем измерени  может привести к ошибочному результату, так как у транзистора между коллекторным и эмиттерным переходами принципиальной разницы нет, поэтому он допускает инверсное включение. Дл  некоторых транзисторов, например II27 и П29, инверсньй коэффициент усилени  входит в допуск пр мого коэффициента усилени . Поэтому не исключена возможность классификации транзисторов по инверсному коэффициенту усилени , что снижает достоверность контрол . .
Наиболее близким к изобретению по технической сущности  вл етс  устройство дл  предварительной проверки полупроводниковых приборов, содержащее коммутатор, три горизонтальйые шины которого соединены с 3 блоком подключени  транзистора,, измеритель параметров, подключенны своими входами к первой, второй и третьей вертикальным шинам коммутатора , первый и второй накопитель ные конденсаторы, а также первый и второй диоды, причем катод первого диода соединен с анодом второго диода. Устройство позвол ет отбраковьшать полупроводниковые приборы с посто нным коротким замыканием электродных выводов с одновременны контролем ориентации провер емого прибора в контактном устройстве 2J Однако известное устройство может быть использовано только дл  проверки транзисторов определенной конструкции с известным расположением электродов, например транзистор типа КТ-315,у кото1)ых вывод коллектора расположен между двум  другими электродами, а электроды расположены вр д. Вывод коллектора определ етс  однозначно конструкцией транзистора и при установке последнего в блок подключени могут перепутатьс  только эмиттер с базой. В известном устройстве осуществл етс  определение эмиттер и базы при известном коллекторе. Поэтому, если возможна проверка транзисторов в услови х крупносери ного производства, когда дл  прове ки каждого типа транзистора можно использовать отдельное устройство, то проверка транзисторов при много номенклатурном малосерийном производстве невозможно. Таким образом, известное устрой ство имеет ограниченные функциональные возможности. Целью изобретени   вл етс  расш рение функциональных возможностей устройства путем расширени  номенклатуры провер емых транзисторов. Поставленна  цель достигаетс  тем, что в устройство дл  предвари тельной проверки транзисторов, содержащее коммутатор, три горизон тальные шины которого соединены с блоком подключени  транзистора, измеритель параметров, подключенны своими входами к первой, второй и третьей вертикальным шинам коммута тора, первый и второй накопительны конденсаторы, а также первый и второй диоды, причем катод первого 24 диода соединен с анодом второго диода , введены генератор двухпол рных импульсов, управл емый переключатель , два дополнительных диода и два дополнительных накопительных конденсатора , четыре пороговых Элемента, дешифратор, два триггера, два интегратора , блок сравнени , элемент И и блок управлени , при этом выход Генератора двухпол рных и myльcoв соединен с четвертой вертикальной шиной коммутатора, а его вход - с первым выходом блока управлени , шина второго выхода которого соединенй с управл ющим входом коммутатора , п та  и шеста  вертикальные шины которого соединены соответственно с первой .и второй входными шинами уппавл емого переключател , управл ющей вход которого соединен с выходом первого триггера и первым входом элемента И, выход которого соединен с управл ющим входом измерител  параметров и входом блока управлени , третий выход которого соединен с управл ющим входом дешифратора,.первый, второй,третий и четвертьй входы которого соединены с выходами соответственно первого , второго, третьего и четвертого пороговых элементов, а его выход - с первым входом первого триггера, второй вход которого соединен с четвертым выходом блока управлени  и первым входом второго триггера, выход которого соединен с вторым входом элемента И, а второй вход - с выходом блока сравнени , первый и второй входы которого соединены с . выходами соответственно первого и второго интеграторов, входы которых подключены cootBeTCTBeHHo к первому и второму замыкающем выходным контактам управл емого переключател , первый выходной размыкающий контакт которого соединен с катодом третьего и анодом четвертого диодов, а второй выходной размыкающий контакт - с, катодом первого диода, анод которого подключен к входу первого порогового элемента, анод третьего диода подключен к входу второго порогового элемента, катоды второго и четвертого диодов подключены соответственно к входам третьего и четвертого пороговых элементов, параллельно входам первого, второго, третьего и четвертого пороговых элементов подключены соответственно первый, третий, второй и четвертьй накопительные конденсаторы, а выходы пороговых элементов соединены с соответствующими входами дешифратора. Кроме того, блок управлени  выполнен в виде формировател  импульс вход которого соединен с кнопкой запуска, а выход - с первыми входами первого и второго.триггеров, первьа входом распределител  импуль сов, входом обнулени  регистра пам ти и четвертым выходом блока управлени , выход генератора тактовых импульсов подключен к первому входу элемента И, второй вход которого соединен с выходом первого триггера а выход - с вторым входом распределител  импульсов, выходы с первого по шестой которого соединены с соответствующими входами шифратора, выходы с первого по дев тый которог соединены с соответствукмцими входам регистра пам ти и первой группы уси телей мощности, втора  группа усилителей мощности CSQHEMH входами под ключена к первому по дев тый выхода регистра пам ти, выходы усилителей мощности первой и второй групп под ,ключены к шине второго выхода блока управлени , выход переютючател  амплитуды соединен с первым тапсодом блока управлени , выход переключате л  типа транзистора соединен с третьим выходом блока управлени , вход блока управлени  соединен с дес тьи входом регистра -пам ти,входом элемента НЕ, первым входом элемента ИЛИ и третьим входом распреде лител  импульсов, седьмой выход которого соединен с первым входом элемента И и вторым входом элемента ИЛИ, выход которого соединен с вторым входом первого триггера,второй вход элемента И соединен с выходом элемента НЕ, а выход - с вторым входом второго триггера, выход которого подключен к индикатору. На фиг.1 изображена блок-схема устройства дл  предварительной проверки транзисторовJ на фиг.2 блок-схема .блока управлени  устройства J на фиг.З - пример выполнени  коммутатора на электромагнитных реле на фиг.4 - пример выполнени  генератора двухпол рных импульсов с регулируемой амплитудой; на фиг.5 пример выпапнени  дешифратора. Устройство дл  предварительной проверки транзисторов (фиг.1) содержит коммутатор 1, три горизонтальные шины которого соединены с блоком 2 подключени , к которому подключен провер емьй транзистор 3 с выводами 3.1-3.3, измеритель 4 параметров , подключенный своими входами База,Эмиттер 5 Коллектор к первой, второй и третьей вертикальным шинам коммутатора 1, первый и второй накопительные конденсаторы 5 и 6, а также первый и второй диоды 7 и 8 , причем катод первого диода 7 соединен с анодом второго диода 8, генератор 9 двухпол рных импульсов , управл емый переключатель 10, третий и четвертый диоды 11 и 12 и третий и четвертый накопительные конденсаторы 13 и 14, первый, второй, третий и четвертый пороговые элементы 15-18, дешифратор 19,первый и второй триггеры 20 и 21,первый и второй интеграторы 22 и 23, блок 24 сравнени , элемент И 25 и блок 16 управлени , при этом выход генератора 9 двухпол рных импульсов соединен с четвертой вертикальной шиной коммутатора 1, а его вход - с первым выходом блока 26 управлени , шина второго выхода которого соединена с управл ющим входом коммутатора 1, п та  и шеста  вертикальные шины которого соединены соответственно с первой и второй входными шинами управл емого переключател  10, управл нлций вход которого соединен с выходом первого триггера 20 и первым входом элемента И 25, выход которого соединен с управл ющим входом и измерител  4 и входом блока 26, третий выход которого - с 5шравл ющим входом дешифратора 19, первый, второй, третий и четвертый входы которого соединены с выходами соответственно первого, второго, третьего и четвертого пороговых элементов 15-18, а его выход - с первым входом первого триггера 20, второй вход которого соединен с вторым входом элемента И 25, четвертым выходом блока 26 управлени  И первым входом второго триггера 21, выход которого соединен с вторым входом элемента И 25, а второй вход - с выходом блока 24 сравнени , первый и второй входы которого соединены с выходами соответст71 венно первого и второго интеграторов , входы которых подключены соответственно к первому и второму выходным замыкающим контактам управл емого переключател  10, первый выходной размыкающий контакт которого соединен с катодом третьего и анодом четвертого диодов 11 и 12, а второй выходной размьжающий контакт - с катодом первого диода 7, анод которого подключен к входу первого порогового элемента 15, ано третьего диода подключен к входу второго порогового элемента 16,катоды второго и четвертого диодов 8 и 12 подключены соответственно к входам третьего и четвертого пороговых элементов 17 и 18, параллельн входам первого, второго, третьего и четвертого пороговых элементов 15-18 подключены соответственно пер вый, третий, второй и. четвертьй накопительные конденсаторы 5, 13, 6 и 14, а выходы пороговых элементов соединены с соответствующими входам дешифратора. Блок 26 управлени  (фиг.2) выполнен в виде формировател  27 импульса , вход которого соединен с кнопкой 28 запуска, а выход с первыми входами первого и второго триггеров 29 и 30, первым входом распределител  31 импульсов, входом обнулени  регистра 32 пам ти и четвертым выходом блока 26 управлени , выход генератора 33 тактовых импульсов подключен к первому входу элемента И 34, второй вход которого соединен с выходом первого триггера 29, а выход - с вторым входом распределител  31 импульсов, выходы с первого по шестой которого соединен с соответствуюш 1ми входами шифратора 35, выходы с первого по дев тый которого соединены с соответствующи ми входами регистра 32 пам ти и первой грзпппы усилителей 36 мощности , втора  группы усилителей 37 мощности своими входами подключена к первому по дев тьй выходам регист ра 32 пам ти, выходы усилителей 36 и 37 мощности первой и второй групп подключены к шине второговыхода блока 26 управлени , первый выход которого соединен с выходом переключател  38 амплитуды, а третий выход - с выходом переключател  39 типа транзистора, вход блока 26 2 управлени  соединен с дес тым входом регистра 32 пам ти, входом элемента НЕ 40, первым входом элемента ИЛИ 41 и третьим входом распределител  31 импульсов, седьмой выход которого соединен с первым входом элемента И 42 и вторым входом элемента ИЛИ 41, выход которого с вторым входом первого триггера 29, второй вход элемента И 42 соединен с выходом элемента Н& 40, а выход с вторым входом второго триггера 30, выход которого подключен к индикатору 43. . Коммутатор 1 (фиг.З) содержит три горизонтальные шины и шесть вертикаль ных шин, в точки пересечени  горизонтальных шин с вертикальными шинами включены, например, замыкающие контакты реле 44.1 - 44.18. Блок подключени  обеспечивает установку провер емого транзистора и св зь электродов транзистора с первой , второй и третьей горизонтальными шинами коммутатора и может быть выполнен, например, в виде держател  транзистора. Генератор 9 (фиг.4) содержит,например , задающий генератор 45 двухпол рных импульсов, выход которого соединен с выходом генератора 9 через делитель амплитуды импульсов на резисторах 46.1-46. Г| и 47.1-47. И,. переключаемых замыкающими парами кон тактов 48 .1.1 -48.1 . П ,48 .2-. 1 -48 .2. П,, реле 48.1-48. h, обмотки которых одт ним выводом соединены с источником . питани , а вторые их выводы - с управл ющим входом генератора 9. В качестве измерител  4 параметров транзисторов может быть использован , налример, универсальньй тестер типа УТ-1А. I Дешифратор 19 (фиг.5) содержит восемь элементов НЕ 49.1-49.8,два элемента И 50.1 и 50.2, дев тый элемент НЕ 51, элемент ИЛИ 52. При этом входы первых четырех элементов НЕ 49.1-49.4  вл ютс  входами дешифратора 19, а выходы непосредственно и через элементы 49..4 подключены соответствующим образом к сигнальным входам элементов 50.1 и 50.2. Стробирующий вход элемента 50.1 непосредственно, а аналогичный вход элемента 50.2 через элемент 51 подключены к второму входу дешифратора 19, а выходы элв ментов 50.1 и 50.2 подключены к элементу 52, выход которого  вл ет с  выходом дешифратора 19. Устройство дл  предварительной проверки транзисторов работает в три этапа следуюпщм образом. Первый этап - определение базы провер емого транзистора. При опре делении базового электрода структу транзистора рассматриваетс  как дв элементарных р- п перехода (диода) включенньт встречно, у которых средн   точка  вл етс  электродом базы. Если на базу транзистора р-п-р 1И-.йтипа подают отрицательные (положительные ) импульсы, то на эмиттере и коллекторе по вл ютс  тольк отрицательные (положительные) импульсы . При подаче импульсов на эмиттер или коллектор на двух других электродах сигналы имеют разну пол рность. В исходном положении устройства триггеры 20, 21, 29 и 30, распреде литель 31 импульсов, регистр 32 пам ти-обнул ютс , реле 44.1-44.18 48.1-48. п обесточиваютс , индикатор 43 не зажигаетс  элементы НЕ 40.1-50.4 открываютс , а эле менты 50.1 и 50.2 запрещаютс  сигн лами с выходом элементов 49.5-49.8 соответственно. Через блок 2 подкл чают к горизонтальным шинам коммутатора 1 транзистор 3. Затем переключателем 39 задают тип структуры, например р-п-р кон |тролируемого транзистора 3. Элемент 50.1 разрешаетс  по стробирую щему входу, элемент 50,2 по аналогичному входу запрещаетс  сигналом с выхода элемента 51. Переключателем 38 задают амплитуду выходных импульсов генератора 9. По сигналу с переключател  38 включаетс  одно из реле 48.1-48. п J например реле 48.1 контакты 48.1 .1 и 48.2.1 замь1каютс и резисторы 46.1 и 47.1 образуют делитель амплитуды импульсов задающего генератора 45. Ток в импул се ограничиваетс  резистором 47.1. Так обеспечиваетс  необходима  и допустима  мощность воздействующих на транзистор 3 импульсов. Амплитуда импульсов генератора 9 выбираетс , исход  из минимального ток базы провер емого транзистора 3. В случае проверки транзисторов с примерно одинаковыми по техническим услови м минимальными токами базы амплитуда импульсов генератора 9 посто ннаГи равна, примерно, 0,7В. Далее нажимают кнопку 28 в блоке 26 управлени . При этом срабатывает формирователь 27, который передним фронтом подтверждает нулевое состо ние распределител  31 импульсов , триггеров 20, 21 и 30, а задним - устанавливает триггер 29 в состо ние, при котором элемент 34 разрешаетс , в результате импульсы с генератора 33 тактовых импульсов поступают на вход распределител  31 импульсов. По первому импульсу генератора 33 по вл етс  сигнал на первом выходе распределител  31 импульсов . По этому сигналу шифратор 35 формирует код, поступающий через усилитель 36 на обмотки реле 44.16, 44.13 и 44.14 коммутатора 1. Эти реле срабатывают, замыка  своими контактами шины с четвертой по шестую коммутатора 1 с его горизонтальными шинами.. Двухпол рные импульсы задающего генератора 9 поступают через Замкнутые шины коммутатора 1 на вьшод 3.1 контролируемого транзистора 3. Два других вьшода транзистора 3 подключаютс  соответственно через контакты реле 44.13 и 44.14, п тую и лпестую шины коммутатора и контакты перекпюча- ел  10, диоды 7 и 11 к накопительным конденсаторам 5 и 13 и пороговым элементам 15 и 16, а через диоды 8 и 12 - к накопительным конденсаторам 6 и 14. t- Если вьшод 3.1 оказываетс  базовым электродом, то на выводах 3.2 и 3.3 по вл ютс  импульсы отрицатель ной пол рности. Через диоды 7 и 11 происходит перезар д конденсаторов 5 и 13, и на них образуетс  отрицательный потенциал. Пороговые элементы 15 и 16 срабатывают. Элементы 49.1 и 49.2 закрываютс , а 49.5 и 49.6 открываютс . Элемент 50.1 разрешаетс  по всем п ти входам, и сигнал с его выхода через элемент ИЛИ 52 устанавливает в 1 триггер 20. На этом этап определени  базы.заканчиваетс , и начинйетс  определение эмиттера и колектора . 111 По сигналу с триггера 20 элемент 25 разрешаетс  по одному из выходов а контакты переключател  10 переключаютс  так, что п та  и шеста  шины коммутатора 1 через контакты переклю чател  10, интеграторы 22 и 23 подключаютс  соответственно к входам (ь) и (-) блока 24 сравнени . Второй и третий этапы определени  эмиттера и коллектора производ тс  сравнением напр жений;;на дифференциальных сопротивлени х г и, 1 соответствующих переходов. Как известно Т , - г , а ток эмиттера больше тока коллектора, т.е. вьтолн етс  соотношениеЗ - Зз Зд Поэтому конденсатор интегратора 22, подключенного к эмиттеру, зар жаетс всегда до большего по абсолютной величине потенциала, чем конденсатор интегратора 23, подключенного к коллектору транзистора 3. Знак ра ности этих потенциалов определ етс  блоком 24 сравнени , причем состо ние блока 24 измен етс  только тогда, когда потецциал входа (-) ни потенциала входа (+). Если, например, вывод 3.2  вл ет с  эмиттером, 3,3-коллектором, потенциал входа (+) блока 24 ниже потенциала (-), состо ние триггера 21 не измен етс . Тогда через врем  равное периоду следовани  импульсов генератора 33, сигнал на первом выходе распределител  31 пропадает, реле 44.16, 44.13 и 44.14 отпускают по вл етс  сигнал на втором выходе распределител  31. По этому сигналу срабатывают реле 44.16 и 44.12 и 44.15. . Выводы 3.2 и 3.3 подключаютс  к входам (-) и (+) блока 24 соответственно . .. Так как к входу (-) блока 24 оказываетс  подключенным эмиттер транзистора 3, потенциал входа (-) оказьшаетс  более отрицательньм, чем потенциал входа (+), и на входе блока 24 по вл етс  пе:репад напр же ни . По этому перепаду триггер 2t устанавливаетс  в 1, и на этом этап определени  эмиттера и коллектора заканчиваетс . Сигнал с выхода триггера 21 через разрешенный тригером 20 ,-элемент 25 поступает в блок 26 и переписывает в регистр 32 код шифратора 35, соответствующий сигналувторого 2 выхода распределител  31. По коду с регистра 32 через, соответствующие усилители 37 срабатывают реле 44.1, 44.5 и 44.9 и выводы 3.1 (База), 3,2 (Эмиттер) и 3.3 (Коллектор) транзистора 3 подключаютс  соответственно контактами 44.1, 44.5 и 44.9 к шинам измерител  4. Кроме того, по сигналу с элемента 25 через элемент 41 обнул етс  триггер 29 и с задержкой, достаточной дл  записи в регистр 32, распреде литель 31 импульсов (элемент задержки входит в состав распределител  31). Сигнал на втором выходе распределител  31 пропадает, реле 44.16, 44.12 и 44.15 отпускают, соответствую щие контакты этих реле размыкаютс , отключа  горизонтальные шины от четвертой, п той и шестой шин коммутатора . 1. Сигнал с элемента 25 также поступает в измеритель 4 в качестве стартового сигнала, и начинаетс  этап проверки параметров транзистора.Таким образом, этап определени  базы продолжаетс  до срабатывани  триггера 20, а этап определени  эмиттера и коллектора - до срабатывани  триггера 21 по сигналам распределител  31. Если при сигнале с шестого выхода распределител  31 триггер 20 не устанавливаетс  в 1, формируетс  сигнал на седьмом выходе распределител  31. Этот сигнал через элемент 42,раз- . решенный по другому входу триггером 20 через элементы 25 и 40, устанавливает в 1 триггер 30, загораетс  индикатор 43, ивдицирующий сигнал Брак. Это значит, что транзистор 3 неисправен. Технико-экономический эффект от использовани  изобретени  в производстве заключаетс  в расширении номенклатуры провер емых транзисторов, что позвол ет использовать предлагаемое устройство дл  проверки транзисторов , например, на входном контроле и производстве при большой номенклатуре транзисторов, особенно бескорпусных. Расширение функциональных возможностей предлагаемого устройства достигаетс  благодар  универсальности методов определени  электродов транзисторов и особенност м конструкции.
Фиг.1
Фиг.З
5
п.
щи I 8.Ш
|4б.г
На utuHyd коммутатора /
От блока 26 Фиъ.
/
§
i
I
К триггеру 20
Фиг.5

Claims (2)

1. УСТРОЙСТВО ДЛЯ ПРЕДВАРИТЕЛЬНОЙ ПРОВЕРКИ ТРАНЗИСТОРОВ, содержащее коммутатор, три горизонталь ’ ные шины которого соединены с блоком подключения транзистора, измеритель параметров, подключенный своими входами к первой, второй и третьей вертикальным шинам коммутатора, первый и второй накопительные конденсаторы, а также первый и второй диоды, причем катод первого диода соединен с анодом второго диода, от л ичающееся тем, что, с целью расширения функциональных возможностей, в него введены генератор двухполярных импульсов, управляемый переключатель, два дополнительных диода и два дополнительных накопительных конденсатора, четыре пороговых элемента, дешифратор, два триггера, два интегратора, блок сравнения,, элемент И и блок' управления, при этом выход генератора двухполярных импульсов соединен с четвертой вертикальной шиной коммутатора, а его. вход - с первым выходом блока управления , шина второго выхода которого соединена с управляющим входом коммутатора, пятая и шестая вертикальные шины которого соединены соответственно с первой и второй входными шинами управляемого переключателя, управляющий вход которого -соединен с выходом первого триггера и первым входом элемента И, выход которого соединен с управляющим входом измерителя параметров и входом блока управления, третий выход которого соединен с управляющим входом дешифратора, первый, второй, третий и четвертый входы которого соединены с выходами соответственно первого, второго, третьего и четвертого пороговых элементов, а его выход с первым входом первого триггера, второй вход которого соединен с четвертым выходом блока управления <g и первым входом второго триггера, выход которого соединен с вторым входом элемента И, а второй вход с выходом блока сравнения, первый и второй входы которого соединены с выходами соответственно первого и · второго интеграторов, входы которых подключены соответственно к первому и второму замыкающим выходным контактам управляемого переключателя, первый выходной размыкающий контакт которого соединен с катодом третьего и анодом четвертого диодов, а второй выходной размыкающий контакт с катодом первого диода, анод которого подключен к входу первого порогового элемента, анод третьего диода подключен к входу второго порогового элемента, катоды второго и четвертого диодов подключены со- . ответственно к входам третьего и четвертого пороговых элементов, параллельно входам первого, второго, третьего и четвертого пороговых элементов подключены соответственно
SU-.. 1101762 первый, третий, второй и четвертый накопительные конденсаторы, а выходы пороговых.элементов соединены с соответствующими входами дешифратора .
2. Устройство по п.1, о т л ичающееся тем, что блок управления выполнен в виде формирователя импульса, вход которого соединен с кнопкой запуска, а выход с первыми входами первого и второго триггеров, первым входом распределителя импульсов, входом обнуления регистра памяти и четвертым выходом блока управления, выход генератора тактовых импульсов подключен к первому входу элемента И, второй вход которого соединен с выходом первого триггера, а выход - с вторым входом распределителя импульсов, выходы с первого по шестой которого соединены с соответствующими входами шифратора, выходы с первого по девятый которого соединены с соответствующими входами регистра памяти и первой группы усилителей мощности, вторая группа усилителей мощности своими входами подключена к.первому по девятый выходам регистра памяти, :выходы усилителей мощности первой и второй групп подключены к шине второго выхода блока управления, выход переключателя амплитуды соединен с первым выходом блока управления, а выход переключателя типа транзистора соединен с третьим выходом блока управления, вход блока управления соединен с десятым входом регистра памяти, входом элемента НЕ, первым входом элемента ИЛИ и третьим входом распределителя импульсов, седьмой выход которого соединен с первым входом элемента И и вторым входом элемента ИЛИ выход которого соединен с вторым входом первого триггера, второй вход элемента И соединен с выходом элемента НЕ, а выход - с вторым входом второго триггера, выход которого подключен к индикатору.
SU823487085A 1982-08-31 1982-08-31 Устройство дл предварительной проверки транзисторов SU1101762A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823487085A SU1101762A1 (ru) 1982-08-31 1982-08-31 Устройство дл предварительной проверки транзисторов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823487085A SU1101762A1 (ru) 1982-08-31 1982-08-31 Устройство дл предварительной проверки транзисторов

Publications (1)

Publication Number Publication Date
SU1101762A1 true SU1101762A1 (ru) 1984-07-07

Family

ID=21027780

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823487085A SU1101762A1 (ru) 1982-08-31 1982-08-31 Устройство дл предварительной проверки транзисторов

Country Status (1)

Country Link
SU (1) SU1101762A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1:. Авторское свидетельство СССР № 405088, кл. G 01 R 31/26, 1973. 2. Авторское свидетельство СССР №473133, кл. G 01 R 31/26, 1973. *

Similar Documents

Publication Publication Date Title
US3619775A (en) Polarity and voltage level detecting test probe
US4004450A (en) Device for measuring impact pulses
US4743842A (en) Tri-state circuit tester
SU1101762A1 (ru) Устройство дл предварительной проверки транзисторов
US3521155A (en) Ignition amplifier and coil tester
GB1313707A (en) Osciloscope signal sampling method and system
US3076140A (en) Transistor test set
US3663955A (en) Apparatus for detecting error direction to establish the balanced state of a bridge circuit
US20020180414A1 (en) Tester and testing method for differential data drivers
SU750732A1 (ru) Матричный коммутатор
SU1164636A1 (ru) Устройство дл разбраковки полупроводниковых диодов
SU1285419A1 (ru) Устройство дл поверки вольтметров,измер ющих напр жение пробо вентильных разр дников
SU694822A1 (ru) Устройство параметрического контрол интегральных схем
SU845190A1 (ru) Устройство контрол контактовРЕлЕ
RU2029968C1 (ru) Устройство для контроля сопротивления изоляции электрических цепей
SU742825A1 (ru) Компаратор сопротивлений дл контрол подгонки делителей напр жени
SU646280A2 (ru) Устройство дл контрол микроэлектронных логических схем
US3747002A (en) Time and sequence determining circuit
SU1193609A1 (ru) Устройство дл обнаружени и локализации коротких замыканий в электронных блоках
SU748297A1 (ru) Устройство дл контрол контактировани
SU1288903A1 (ru) Стробируемое пороговое устройство
SU748263A1 (ru) Логический тестер
SU1239651A1 (ru) Устройство дл измерени токовых шумов резистивных структур
RU2020498C1 (ru) Устройство контроля контактирования интегральных схем
SU1430914A1 (ru) Устройство контрол интегральных схем