SU1095239A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU1095239A1
SU1095239A1 SU823547730A SU3547730A SU1095239A1 SU 1095239 A1 SU1095239 A1 SU 1095239A1 SU 823547730 A SU823547730 A SU 823547730A SU 3547730 A SU3547730 A SU 3547730A SU 1095239 A1 SU1095239 A1 SU 1095239A1
Authority
SU
USSR - Soviet Union
Prior art keywords
diode
cathode
anode
diodes
output
Prior art date
Application number
SU823547730A
Other languages
English (en)
Inventor
Герман Дмитриевич Бахтиаров
Петр Андреевич Азарданов
Original Assignee
Предприятие П/Я Р-6082
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6082 filed Critical Предприятие П/Я Р-6082
Priority to SU823547730A priority Critical patent/SU1095239A1/ru
Application granted granted Critical
Publication of SU1095239A1 publication Critical patent/SU1095239A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее первый и второй генераторы тока, выходы которых соединены с входами соответственно первого и второго переключателей, первый накопительный элемент на первом конденсаторе , перва  обкладка которого соединена с шиной нулевого потенциала, втора  обкладка  вл етс  выходом устройства, четыре разделительных элемента на первом, втором, третьем и четвертом диодах, аноды первого и второго диодов соединень с первым выходом первого переключател , катоды третьего и четвертого диодов соединены с первом выходом второго переключател , отличающеес  тем, что, с целью повышени  точности и быстродействи  устройства, в него введены шесть разделительных элементов на п том , шестом, седьмом, восьмом, дев том и дес том диодах, два пассивных элемента на первом и втором резисторах, два ускор ющих элемента на первом и втором туннельных диодах, второй накопительный элемент на втором конденсаторе, одна обкладка которого соединена с шиной нулевого потенциала , друга  обкладка - с первыми выходами первого и второго резисторов, катодом первого туннельного диода, катодом седьмого диода, анодом второго туннельного диода и анодом восьмого диода, катод которого соединен с анодом четвертого и катадом дес того диодов, вторым выводом второго резистора и катодом второго туннельного диода, катод второго диода соединен с анодами седьмого и дев того диодов, вто (Л рым выводом первого резистора и анодом первого туннельного диода, катод первого CZ диода соединен с анодом п того диода, катод которого соединен с анодом шестого диода и  вл етс  входом устройства, катод шестого диода соединен с анодом третьего диода, катод дев того диода соединен с анодом дес того диода и второй обкладкой первого конденсатора, вторые выходы первого и второго переключателей соединены с шиной нусо левого потенциала. ел ьо оо со

Description

Изобретение относитс  к автоматике и вычислительной технике и может найти применение при построении аналого-цифровых преобразователей и других устройств, использующих запоминание выборочных значений аналогового сигнала.
Известно аналоговое запоминающее устройство , содержащее диодный мостовой ключ, накопительный элемент на конденсаторе , входной и выходной повторители напр жени , а также два генератора стробируемых токов 1.
Однако данное устройство характеризуетс  недостаточно высокой точностью из-за прохождени  входного сигнала на выход устройства через барьерные емкости разомкнутого диодного мостового ключа, а также ограниченным быстродействием, обусловленным конечным временем выключени  тока на выходе -генераторов стробируемых токов.
Наиболее близким к предлагаемому по технической сущности  вл етс  аналоговое запоминающее устройство, содержащее накопительный элемент на конденсаторе, одна обкладка которого соединена с щиной нулевого потенциала, друга  - с выходом диодного мостового ключа, вход которого  вл етс  входом устройства, двух генераторов тока, выходы которых соединены . соответственно через первый и второй переключатели с первым и вторым управл ющими входами диодного мостового ключа, выход которого  вл етс  выходом устройства 2.
Недостатком прототипа  вл етс  низка  точность из-за сквозного прохождени  входного сигнала на конденсатор через барьерные емкости диодов разомкнутого ключа в режиме хранени . Так, в случае использовани  быстродействующих импульсных диодов с величиной барьерной емкости пор дка 1 пФ и конденсатора с номиналом 30 пФ (указанные значени   вл ютс  типовыми дл  быстродействующих устройств) величина помехи сквозного прохождени  может достигать 3% от амплитуды входного сигнала. К,роме того, врем  размыкани  диодного мостового ключа не может быть меньще полного времени выключени  тока на выходе переключател , что приводит к возникновению существенных апертурных погрещностей при работе с быстромен ющимис  сигналами .
Целью изобретени   вл етс  повыщение точности и быстродействи  аналогового запоминающего устройства.
Указанна  цель достигаетс  тем, что в аналоговое запоминающее устройство, содержащее первый и второй генераторы тока , выходы которых соединены с входами соответственно первого и второго переключателей , первый накопительный элемент на первом конденсаторе, перва  обкладка которого соединена с шиной нулевого потенциала , втора  обкладка  вл етс  выходом устройства, четыре разделительных элемента на первом, втором, третьем и четвертом диодах, аноды первого и второго диодов
соединены с первым выходом первого переключател , катоды третьего и четвертого диодов соединены с первым выходом второго переключател , введены щесть разделительных элементов на п том, щестом, седьMOM , восьмом, дев том и дес том диодах, два пассивных элемента на первом и втором резисторах, два ускор ющих элемента на первом и втором туннельных диодах, второй накопительный элемент на втором конденсаторе , одна обкладка которого соединена с щиной нулевого потенциала, друга  обкладка - с первыми выводами первого и второго резисторов, катодом первого туннельного диода, катодом седьмого диода, анодом второго туннельного диода и анодом восьмого диода, катод которого соединен с анодом четвертого и к.атодом дес того диодов, вторый выводом второго резистора и катодом второго туннельного диода, катод второго диода соединен с анодами седьмого и дев того диодов, вторым выводом первого
резистора и анодом первого туннельного диода, катод первого диода соединен с анодом п того диода, катод которого соединен с анодом шестого диода и  вл етс  входом устройства, катод шестого диода соединен с анодом третьего диода, катод дев того диода соединен с анодом дес того диода и второй обкладкой первого конденсатора, вторые выходы первого и второго переключателей соединены с щиной нулевого потенциала. На чертеже приведена электрическа  схема предлагаемого устройства. Устройство содержит диоды 1-10, туннельные диоды 11 и 12, резисторы 13 и 14, конденсаторы 15 и 16, генераторы тока 17, 18 и переключатели 19, 20.
0 Устройство работает следующим образом .
В режиме выборки генераторы тока 17 и 18 посредством переключателей 19 и 20 подключаютс  к сложному диодному мостовому ключу, состо щему из диодов 1 -10.
5 Значени  выходных токов генераторов 17, 18 выбираютс  равными и достаточно большими дл  того, чтобы обеспечить высокое быстродействие схемы в этом режиме. Приэтом рабочие точки туннельных диодов 11
Q И 12 оказываютс  на диффузионной ветви их вольтамперных характеристик, а диоды 1 -10 смещены в пр мом направлении и провод т ток. Тогда по окончании переходного процесса на конденсаторах 15 и 16 устанавливаютс  равные напр жени , близкие к на5 пр жению входного сигнала.
Переход устройства из режима выборки в режим хранени  осуществл етс  подачей строб-импульса, по которому переключатели
19 и 20 коммутируют выходные токи генераторов 18 и 17 на шину нулевого потенциала Процесс выключени  тока через диодный мостовой ключ, также как и в прототипе, про исходит за конечное врем . Однако при уменьшении тока через туннельные диоды 11 и 12 до значени  тока впадины прЪисходит их быстрое переключение в состо ние с низким внутренним сопротивлением. При этом практически весь ток, протекающий через диоды 2 и 4, переключаетс  в туннельные диоды 11 и 12, а диоды 9 и 10, через которые осуществл етс  зар д конденсатора 16, форсированно выключаютс . Тем самым достигаетс  уменьшение апертурной погрешности устройства.
Кроме того, низкое внутреннее сопротивление туннельных диодов И и 12, имеющее величину пор дка единиц Ом, шунтирует в режиме запоминани  катод диода 2 и анод диода 4 на конденсатор 15, что позвол ет уменьшить паразитное прохождение сигнала со входа устройства на конденсатор 16 в Ci5/C6ep раз, где Cis - емкость конденсатора 15, Cffep - барьерна  емкость диодов 2, 4.
Благодар  использованию туннельных диодов врем  размыкани  диодного мостового .ключа в предложенном устройстве удаетс  уменьшить по сравнению с прототипом примерно в 3 раза, а погрешность сквозного прохождени  - примерно в 30 раз.

Claims (1)

  1. ' АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее первый и второй генераторы тока, выходы которых соединены с входами соответственно первого и второго переключателей, первый накопительный элемент на первом конденсаторе, первая обкладка которого соединена с шиной нулевого потенциала, вторая обкладка является выходом устройства, четыре разделительных элемента на первом, втором, третьем и четвертом диодах, аноды первого и второго диодов соединены с первым выходом первого переключателя, катоды третьего и четвертого диодов соединены с первом выходом второго переключателя, отличающееся тем, что, с целью повышения точности и быстродействия устройства, в него введены шесть разделительных элементов на пятом, шестом, седьмом, восьмом, девятом и десятом диодах, два пассивных элемента на первом и втором резисторах, два ускоряющих элемента на первом и втором туннельных диодах, второй накопительный элемент на втором конденсаторе, одна обкладка которого соединена с шиной нулевого потенциала, другая обкладка — с первыми выходами первого и второго резисторов, катодом первого туннельного диода, катодом седьмого диода, анодом второго туннельного диода и анодом восьмого диода, катод которого соединен с анодом четвертого и катодом десятого диодов, вторым выводом второго резистора и катодом второго туннельного диода, катод второго диода соединен с анодами седьмого и девятого диодов, вторым выводом первого резистора и анодом первого туннельного диода, катод первого диода соединен с анодом пятого диода, катод которого соединен с анодом шестого диода и является входом устройства, катод шестого диода соединен с анодом третьего диода, катод девятого диода соединен с анодом десятого диода и второй обкладкой первого конденсатора, вторые выходы первого и второго переключателей соединены с шиной нулевого потенциала.
SU823547730A 1982-12-13 1982-12-13 Аналоговое запоминающее устройство SU1095239A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823547730A SU1095239A1 (ru) 1982-12-13 1982-12-13 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823547730A SU1095239A1 (ru) 1982-12-13 1982-12-13 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1095239A1 true SU1095239A1 (ru) 1984-05-30

Family

ID=21048012

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823547730A SU1095239A1 (ru) 1982-12-13 1982-12-13 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1095239A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Бахтиаров Г. Д. и др. Аналого-цифровые преобразователи. М., «Советское радио, 1980, рис. 6.12. 2. Беломестных В. А. и др. Элементы устройства выборки и хранени дл конвейерного АЦП. - Автометри , 1975, № 1, с. 115-117 (прототип). *

Similar Documents

Publication Publication Date Title
SE452229B (sv) Kretsanordning for omvandling mellan pcm-signaler och analoga signaler
US5036219A (en) Precise, high speed CMOS track (sample)/hold circuits
US4535257A (en) Comparator circuit
US11342931B2 (en) Reference voltage controlling circuit and analog-to-digital converter
SU1095239A1 (ru) Аналоговое запоминающее устройство
US4517551A (en) Digital to analog converter circuit
US3512140A (en) Sample and hold system
US4401974A (en) Digital sample and hold circuit
US3967270A (en) Analog-to-digital converter
US3453615A (en) Analog-to-digital converters
SU1200203A1 (ru) Устройство дл измерени времени установлени тока на выходе сверхбыстродействующих цифроаналоговых преобразователей
CN208209914U (zh) 一种基于集成电路的脉冲分解器
SU1162034A1 (ru) Преобразователь логических уровней
SU1598125A1 (ru) Триггер с предварительной установкой
SU1614104A1 (ru) Формирователь импульсов
SU993483A1 (ru) Кольцевой счетчик импульсов
SU1231581A1 (ru) Мостовой троичный триггер
SU1256097A1 (ru) Запоминающее устройство
SU1368967A1 (ru) Аналого-цифровой преобразователь
SU1211855A1 (ru) Многостабильный триггер Богдановича
SU452072A1 (ru) Ключ
SU1422390A1 (ru) Полупроводниковый ключ
SU1267619A1 (ru) Аналого-цифровой преобразователь
SU1345262A1 (ru) Аналоговое запоминающее устройство
SU1129715A1 (ru) Мультивибратор на тиристорах